2023年計(jì)算機(jī)組成原理期末考試試題及答案篩選_第1頁
2023年計(jì)算機(jī)組成原理期末考試試題及答案篩選_第2頁
2023年計(jì)算機(jī)組成原理期末考試試題及答案篩選_第3頁
2023年計(jì)算機(jī)組成原理期末考試試題及答案篩選_第4頁
2023年計(jì)算機(jī)組成原理期末考試試題及答案篩選_第5頁
已閱讀5頁,還剩22頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

計(jì)算機(jī)組成原理期末考試試題及答案一、選擇題1、完整的計(jì)算機(jī)系統(tǒng)應(yīng)涉及A.A.運(yùn)算器、存儲(chǔ)器和控制器A.運(yùn)算器、存儲(chǔ)器和控制器B.外部設(shè)備和主機(jī)A.運(yùn)算器、存儲(chǔ)器和控制器B.外部設(shè)備和主機(jī)C.主機(jī)和實(shí)用程序D,配套的硬件設(shè)備和軟件系統(tǒng)2、計(jì)算機(jī)系統(tǒng)中的存儲(chǔ)器系統(tǒng)是指B.ROM存儲(chǔ)器A.RAM存儲(chǔ)器B.ROM存儲(chǔ)器C.主存儲(chǔ)器C.主存儲(chǔ)器D.C.主存儲(chǔ)器3、馮?諾依曼機(jī)工作方式的基本特點(diǎn)是44、4、A.多指令流單數(shù)據(jù)流B.按地址訪問并順序執(zhí)行指令4、A.多指令流單數(shù)據(jù)流B.按地址訪問并順序執(zhí)行指令C堆棧操作D.存儲(chǔ)器按內(nèi)部選擇地址F列說法中不對(duì)的的是A.任何可以由軟件實(shí)現(xiàn)的操作也可以由硬件來實(shí)現(xiàn)B.固件就功能而言類似于軟件,而從形態(tài)來說又類似于硬件C.在計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)中,微程序級(jí)屬于硬件級(jí),其他四級(jí)都是軟件級(jí)D.面向高級(jí)語言的機(jī)器是完全可以實(shí)現(xiàn)的55、5、在下列數(shù)中最小的數(shù)為A.(101001)2B.(52)8C.(101001)BCDD.(233)166、在下列數(shù)中最大的數(shù)為A.(10010101)2B.(227)8C.5、在下列數(shù)中最小的數(shù)為A.(101001)2B.(52)8C.(101001)BCDD.(233)166、在下列數(shù)中最大的數(shù)為A.(10010101)2B.(227)8C.(143)5D.(96)167、在機(jī)器中,的零的表達(dá)形式是唯一的。B9、A.原碼B.補(bǔ)碼C.反碼D.原碼和反碼針對(duì)8位二進(jìn)制數(shù),下列說法中對(duì)的的是A.-127的補(bǔ)碼為10000(X)0A.-127A.-127的補(bǔ)碼為10000(X)0B.-127的反碼等于0的移碼B答:計(jì)算機(jī)硬件(Hardware)是指構(gòu)成計(jì)算機(jī)的所有實(shí)體部件的集合,通常這些部件由電路(電子元件)、機(jī)械等物理部件組成。計(jì)算機(jī)軟件(Software)是指能使計(jì)算機(jī)工作的程序和程序運(yùn)營時(shí)所需要的數(shù)據(jù),以及與這些程序和數(shù)據(jù)有關(guān)的文字說明和圖表資料,其中文字說明和圖表資料又稱為文檔。固件(Firmware)是一種介于傳統(tǒng)的軟件和硬件之間的實(shí)體,功能上類似軟件,但形態(tài)上又是硬件。微程序是計(jì)算機(jī)硬件和軟件相結(jié)合的重要形式。軟件和硬件的邏輯等價(jià)含義:(1)任何?個(gè)由軟件所完畢的操作也可以直接由硬件來實(shí)現(xiàn)(2)任何一條由硬件所執(zhí)行的指令也能用軟件來完畢在物理意義上軟件和硬件是不等價(jià)的。5、計(jì)算機(jī)系統(tǒng)按程序設(shè)計(jì)語言劃分為哪幾個(gè)層次?答:計(jì)算機(jī)系統(tǒng)是一個(gè)由硬件、軟件組成的多級(jí)層次結(jié)構(gòu),它通常由微程序級(jí)、?般機(jī)器級(jí)、操作系統(tǒng)級(jí)、匯編語言級(jí)、高級(jí)語言級(jí)組成,每一級(jí)上都能發(fā)明程序設(shè)計(jì),且得到下級(jí)的支持。6、解釋如下概念:ALU,CPU,主機(jī)和字長。答:算術(shù)邏輯運(yùn)算部件(ALU:ArithmeticLogicUnit),是運(yùn)算器的核心組成,功能是完畢算數(shù)和邏輯運(yùn)算?!敝醒虢鉀Q單元”(CPU:CentralProcessingUnit)涉及運(yùn)算器和控制器,是計(jì)算機(jī)的信息解決的中心部件。存儲(chǔ)器、運(yùn)算器和控制器在信息解決操作中起重要作用,是計(jì)算機(jī)硬件的主體部分,通常被稱為“主機(jī)”。字長決定了計(jì)算機(jī)的運(yùn)算精度、指令字長度、存儲(chǔ)單元長度等,可以是8/16/32/64/128位(bit)等。7、常用的計(jì)算機(jī)性能指標(biāo)有哪些?答:評(píng)價(jià)計(jì)算機(jī)性能是一個(gè)復(fù)雜的問題,初期只限于字長、運(yùn)算速度和存儲(chǔ)容量3大指標(biāo)。目前要考慮的因素有如下幾個(gè)方面。(1)主頻主頻很大限度上決定了計(jì)算機(jī)的運(yùn)營速度,它的單位是兆赫茲(MHz)。(2)字長字長決定了計(jì)算機(jī)的運(yùn)算精度、指令字長度、存儲(chǔ)單元長度等,可以是8/16/32/64/128位(bit)。(3)運(yùn)算速度衡量計(jì)算機(jī)運(yùn)算速度的初期方法是每秒執(zhí)行加法指令的次數(shù),現(xiàn)在通常用等效速度。(4)存儲(chǔ)容量以字為單位的計(jì)算機(jī)常以字?jǐn)?shù)乘字長來表白存儲(chǔ)容量。(5)可靠性系統(tǒng)是否運(yùn)營穩(wěn)定非常重要,常用平均無端障時(shí)間(MTBF)衡量。(6)可維護(hù)性系統(tǒng)可維護(hù)性是指系統(tǒng)出了故障能否盡快恢復(fù),可用平均修復(fù)時(shí)間(MTRF)表達(dá),它是指從故障發(fā)生到機(jī)器修復(fù)平均所需要的時(shí)間。(7)可用性是指計(jì)算機(jī)的使用效率。(8)兼容性兼容是廣泛的概念,是指設(shè)備或程序可以用于多種系統(tǒng)的性能。兼容使得機(jī)器的資源得以繼承和發(fā)展,有助于計(jì)算機(jī)的推廣和普及。8、多媒體的含義是什么?答:多媒體技術(shù)是指可以同時(shí)獲取、解決、編輯、存儲(chǔ)和展示兩個(gè)以上不同信息類型媒體的技術(shù)。計(jì)算機(jī)信息的形式可以是文字、聲音、圖形和圖象等。9、簡樸描述計(jì)算機(jī)的層次結(jié)構(gòu),說明各層次的重要特點(diǎn)。答:現(xiàn)代計(jì)算機(jī)系統(tǒng)是?個(gè)硬件與軟件組成的綜合體,可以把它當(dāng)作是按功能劃分的多級(jí)層次結(jié)構(gòu)。第0級(jí)為硬件組成的實(shí)體。第1級(jí)是微程序級(jí)。這級(jí)的機(jī)器語言是微指令集,程序員用微指令編寫的微程序一般是直接由硬件執(zhí)行的。第2級(jí)是傳統(tǒng)機(jī)器級(jí)。這級(jí)的機(jī)器語言是該機(jī)的指令集,程序員用機(jī)器指令編寫的程序可以由微程序進(jìn)行解釋。第3級(jí)操作系統(tǒng)級(jí)。從操作系統(tǒng)的基本功能來看,一方面它要直接管理傳統(tǒng)機(jī)器中的軟硬件資源,另?方面它又是傳統(tǒng)機(jī)器的延伸。第4級(jí)是匯編語言級(jí)。這級(jí)的機(jī)器語言是匯編語言,完畢匯編語言翻譯的程序叫做匯編程序。第5級(jí)是高級(jí)語言級(jí)。這級(jí)的機(jī)器語言就是各種高級(jí)語言,通常用編譯程序來完畢高級(jí)語言翻譯工作。第6級(jí)是應(yīng)用語言級(jí)。這?級(jí)是為了使計(jì)算機(jī)滿足某種用途而專門設(shè)計(jì)的,因此這?級(jí)語言就是各種面向問題的應(yīng)用語言。10、計(jì)算機(jī)系統(tǒng)的重要技術(shù)指標(biāo)有哪些?計(jì)算機(jī)系統(tǒng)的重:要技術(shù)指標(biāo)有:機(jī)器字長、數(shù)據(jù)通路寬度、主存儲(chǔ)器容量和運(yùn)算速度等。機(jī)器字長是指參與運(yùn)算的數(shù)的基本位數(shù),它是由加法器、寄存器的位數(shù)決定的。數(shù)據(jù)通路寬度是指數(shù)據(jù)總線一次所能并行傳送信息的位數(shù)。主存儲(chǔ)器容量是指主存儲(chǔ)器所能存儲(chǔ)的所有信息。運(yùn)算速度與機(jī)器的主頻、執(zhí)行什么樣的操作、主存儲(chǔ)器自身的速度等許多因素有關(guān)。11、試計(jì)算采用32X32點(diǎn)陣字形的一個(gè)漢字字形占多少字節(jié)?存儲(chǔ)6763個(gè)16X16點(diǎn)陣以及24X24點(diǎn)陣字形的漢字庫各需要多少存儲(chǔ)容量?答:128B216416B486936B12、海明校驗(yàn)碼的編碼規(guī)則有哪些?答:若海明碼的最高位號(hào)為m,最低位號(hào)為I,即HmHm/…H2H1,則海明碼的編碼規(guī)則是:(1)校驗(yàn)位與數(shù)據(jù)位之和為m,每個(gè)校驗(yàn)位Pi在海明碼中被分在位號(hào)2i-l的位置上,其余各位為數(shù)據(jù)位,并按從低向高逐位依次排列的關(guān)系分派各數(shù)據(jù)位。(2)海明碼的每一位位碼Hi(涉及數(shù)據(jù)位和校驗(yàn)位)由多個(gè)校驗(yàn)位校驗(yàn),其關(guān)系是被校驗(yàn)的每一位位號(hào)要等于校驗(yàn)它的各校驗(yàn)位的位號(hào)之和。13、簡述CRC碼的糾錯(cuò)原理。答:CRC碼是一種糾錯(cuò)能力較強(qiáng)的編碼。在進(jìn)行校驗(yàn)時(shí),將CRC碼多項(xiàng)式與生成多項(xiàng)式G(X)相除,若余數(shù)為0,則表白數(shù)據(jù)對(duì)的;當(dāng)余數(shù)不為。時(shí),說明數(shù)據(jù)有錯(cuò)。只要選擇適當(dāng)?shù)纳啥囗?xiàng)式G(X),余數(shù)與CRC碼犯錯(cuò)位位置的相應(yīng)關(guān)系是一定的,由此可以用余數(shù)作為依據(jù)判斷犯錯(cuò)位置從而糾正錯(cuò)碼。14、運(yùn)算器由哪兒部分組成?答:運(yùn)算器的基本結(jié)構(gòu)應(yīng)涉及以下幾個(gè)部分:(1)能實(shí)現(xiàn)算術(shù)和邏輯運(yùn)算功能的部件ALU;(2)存放待加工的信息或加工后的結(jié)果信息的通用寄存器組;(3)按操作規(guī)定控制數(shù)據(jù)輸入的部件:多路開關(guān)或數(shù)據(jù)鎖存器;(4)按操作規(guī)定控制數(shù)據(jù)輸出的部件:輸出移位和多路開關(guān);(5)計(jì)算器與其它部件進(jìn)行信息傳送的總線以及總線接受器與發(fā)送器;總線接受器與發(fā)送器通常是由三態(tài)門構(gòu)成的。15、主存儲(chǔ)器有哪些性能指標(biāo)?它們的含義是什么?答:存儲(chǔ)器的性能指標(biāo)是對(duì)存儲(chǔ)器進(jìn)行設(shè)計(jì)、使用和提高時(shí)的重要依據(jù),存儲(chǔ)器性能指標(biāo)也稱為存儲(chǔ)器參數(shù)。存儲(chǔ)容量是指一個(gè)功能完備的存儲(chǔ)器所能容納的二進(jìn)制信息總量,即可存儲(chǔ)多少位二進(jìn)制信息代碼。存儲(chǔ)器速度:存儲(chǔ)器取數(shù)時(shí)間和存儲(chǔ)器存取周期(3)數(shù)據(jù)傳輸率:單位時(shí)間可寫入存儲(chǔ)器或從存儲(chǔ)器取出信息的最大數(shù)量,稱為數(shù)據(jù)傳輸率或稱為存儲(chǔ)器傳輸帶寬bM可靠性存儲(chǔ)器的可靠性是指在規(guī)定期間內(nèi)存儲(chǔ)器無端障的情況,一般用平均無端障時(shí)間MTBF來衡量。價(jià)格:又稱成本,它是衡量主存儲(chǔ)器經(jīng)濟(jì)性能的重要指標(biāo)。16、主存的基本組成有哪些部分?各部分重要的功能是什么?答:主存儲(chǔ)器的基本組成:(1)貯存信息的存儲(chǔ)體。一般是一個(gè)全體基本存儲(chǔ)單元按照一定規(guī)則排列起來的存儲(chǔ)陣列。存儲(chǔ)體是存儲(chǔ)器的核心。(2)信息的尋址機(jī)構(gòu),即讀出和寫入信息的地址選擇機(jī)構(gòu)。這涉及:地址寄存器(MAR)和地址譯碼器。地址譯碼器完畢地址譯碼,地址寄存器具有地址緩沖功能。(3)存儲(chǔ)器數(shù)據(jù)寄存器MDR。在數(shù)據(jù)傳送中可以起數(shù)據(jù)緩沖作用。(4)寫入信息所需的能源,即寫入線路、寫驅(qū)動(dòng)器等。(5)讀出所需的能源和讀出放大器,即讀出線路、讀驅(qū)動(dòng)器和讀出放大器。(6)存儲(chǔ)器控制部件。涉及主存時(shí)序線路、時(shí)鐘脈沖線路、讀邏輯控制線路,寫或重寫邏輯控制線路以及動(dòng)態(tài)存儲(chǔ)器的定期刷新線路等,這些線路總稱為存儲(chǔ)器控制部件。17、靜態(tài)MOS存儲(chǔ)元、動(dòng)態(tài)MOS存儲(chǔ)元各有什么特點(diǎn)?答:在MOS半導(dǎo)體存儲(chǔ)器中,根據(jù)存儲(chǔ)信息機(jī)構(gòu)的原理不同,又分為靜態(tài)MOS存儲(chǔ)器(SRAM)和動(dòng)態(tài)MOS存儲(chǔ)器(DRAM),前者運(yùn)用雙穩(wěn)態(tài)觸發(fā)器來保存信息,只要不斷電,信息不會(huì)丟失,后者運(yùn)用MOS電容存儲(chǔ)甩荷來保存信息,使用時(shí)需不斷給電容充電才干使信息保持。18、什么是刷新?為什么要刷新?有哪幾種常用的刷新方式?答:對(duì)動(dòng)態(tài)存儲(chǔ)器要每隔一定期間(通常是2ms)給所有基本存儲(chǔ)元的存儲(chǔ)電容補(bǔ)充一次電荷,稱為RAM的刷新,2ms是刷新間隔時(shí)間。由于存放信息的電荷會(huì)有泄漏,動(dòng)態(tài)存儲(chǔ)器的電荷不能象靜態(tài)存儲(chǔ)器電路那樣,由電源經(jīng)負(fù)載管源源不斷地補(bǔ)充,時(shí)間一長,就會(huì)丟失信息,所以必須刷新。常用的刷新方式有兩利集中式刷新、分布式刷新。19、簡要說明提高存儲(chǔ)器速度有哪些措施?答:高速緩沖存儲(chǔ)器、多體交叉存儲(chǔ)器。20、Cache有哪些特點(diǎn)?答:Cache具有如下特點(diǎn):(1)位于CPU與主存之間,是存儲(chǔ)器層次結(jié)構(gòu)中級(jí)別最高的一級(jí)。(2)容量比主存小,目前一般有數(shù)KB到數(shù)MB。(3)速度一般比主存快5~10倍,通常由存儲(chǔ)速度高的雙極型三極管或SRAM組成。(4)其容量是主存的部分副本。(5)可用來存放指令,也可用來存放數(shù)據(jù)。(6)快存的功能所有由硬件實(shí)現(xiàn),并對(duì)程序員透明。21、如何區(qū)別存儲(chǔ)器和寄存器?兩者是一回事的說法對(duì)嗎?答:存儲(chǔ)器和寄存器不是?回事。存儲(chǔ)器在CPU的外邊,專門用來存放程序和數(shù)據(jù),訪問存儲(chǔ)器的速度較慢。寄存器屬于CPU的一部分,訪問寄存器的速度不久。22、存儲(chǔ)器的重要功能是什么?為什么要把存儲(chǔ)系統(tǒng)提成若干個(gè)不同層次?重要有哪些層次?答:存儲(chǔ)器的重要功能是用來保存程序和數(shù)據(jù)。存儲(chǔ)系統(tǒng)是由幾個(gè)容量、速度和價(jià)格各不相同的存儲(chǔ)器用硬件、軟件以及硬件與軟件相結(jié)合的方法連接起來的系統(tǒng)。把存儲(chǔ)系統(tǒng)提成若干個(gè)不同層次的H的是為了解決存儲(chǔ)容量、存取速度和價(jià)格之間的矛盾。由高速緩沖存儲(chǔ)器、主存儲(chǔ)器和輔助存儲(chǔ)器構(gòu)成的三級(jí)存儲(chǔ)系統(tǒng)可以分為兩個(gè)層次,其中高速緩沖和主存間稱為Cache一主存存儲(chǔ)層次(Cache存儲(chǔ)系統(tǒng));主存和輔存間稱為主存一輔存存儲(chǔ)層次(虛擬存儲(chǔ)系統(tǒng))。23、說明存儲(chǔ)周期和存取時(shí)間的區(qū)別。答:存取周期是指主存進(jìn)行一次完整的讀寫操作所需的所有時(shí)間,即連續(xù)兩次訪問存儲(chǔ)器操作之間所需要的最短時(shí)間。存取時(shí)間是指從啟動(dòng)一次存儲(chǔ)器操作到完畢該操作所經(jīng)歷的時(shí)間。存取周期一定大于存取時(shí)間。24、指令格式設(shè)計(jì)的準(zhǔn)則有哪些?答:一臺(tái)計(jì)算機(jī)選擇如何的指令格式,涉及多方面因素。一般規(guī)定指令的字長要短一些,以得屆時(shí)間和空間上的優(yōu)勢(shì)。但指令也必須有足夠的長度以利于增長信息量。再者,指令字長一般應(yīng)是機(jī)器字符長度的整數(shù)倍以便存儲(chǔ)系統(tǒng)的管理。此外,指令格式的設(shè)計(jì)還與如何選定指令中操作數(shù)地址的位數(shù)有關(guān)。25、指令是靈活多變的,體現(xiàn)在哪些方面?答:指令是靈活多變的,重要體現(xiàn)在以下幾個(gè)方面:指令格式多樣;尋址方式豐富:指令類型多種;操作碼位數(shù)可隨地址碼個(gè)數(shù)變化而變化(擴(kuò)展操作碼方式);指令長度可變等。26、試比較基址尋址和變址尋址的異同點(diǎn)。答:基址尋址方式和變址尋址方式,在形式上是類似的。但用戶可使用變址尋址方式編寫程序,而基址尋址方式中對(duì)于基址寄存器,用戶程序無權(quán)操作和修改,由系統(tǒng)軟件管理控制程序使用特權(quán)指令來管理的。再者基址尋址方式重要用以解決程序在存儲(chǔ)器中的定位和擴(kuò)大尋址空間等問題。27、堆棧是什么?它有什么特點(diǎn)?功能有哪些?答:(1)堆棧的概念是若干個(gè)存儲(chǔ)單元(或寄存器)的有序集合,它順序地存放一組元素。數(shù)據(jù)的存取都只能在棧頂單元內(nèi)進(jìn)行,即數(shù)據(jù)的進(jìn)棧與出棧都只能通過棧頂單元這個(gè)“出入口”。堆棧中的數(shù)據(jù)采用“先進(jìn)后出”或“后進(jìn)先出”的存取工作方式。(2)堆棧結(jié)構(gòu)在計(jì)算機(jī)中的作用?具有堆棧結(jié)構(gòu)的機(jī)器使用零地址指令,這不僅合指令長度短,指令結(jié)構(gòu)簡樸,機(jī)器硬件簡化。?實(shí)現(xiàn)程序調(diào)用,子程序嵌套調(diào)用和遞歸調(diào)用。?對(duì)于“中斷”技術(shù),堆棧更是不可缺少的,保存“斷點(diǎn)”和“現(xiàn)場”。(3)堆棧的操作設(shè)數(shù)據(jù)進(jìn)棧方向?yàn)閺母叩刂废虻偷刂钒l(fā)展,當(dāng)向堆棧壓入數(shù)據(jù)時(shí),SP的內(nèi)容先自動(dòng)遞減而指向一個(gè)新的空棧頂單元,再把數(shù)據(jù)寫入此棧頂單元;當(dāng)數(shù)據(jù)彈出堆棧時(shí),立即讀出SP所指向的棧頂單元內(nèi)容,再把SP內(nèi)容自動(dòng)遞增而指向新的棧頂位置。即PUSHX;(SP)-1->SP(X)f(SP)POPX;((SP))->X(SP)+1tSP28、指令長度和機(jī)器字長有什么關(guān)系?半字長指令、單字長指令、雙字長指令分別表達(dá)什么?答:指令長度與機(jī)器字長沒有固定關(guān)系,指令長度可以等于機(jī)器字長,也可以大于或小于機(jī)器字長。通常,把指令長度等于機(jī)器字長的指令稱為單字長指令;指令長度等于半個(gè)機(jī)器字長的指令稱為半字長指令;指令長度等于兩個(gè)機(jī)器字長的指令稱為雙字長指令。29、計(jì)算機(jī)進(jìn)行程序控制工作的基本原理是如何的?答:程序控制原理:(1)編程;(2)送MM(通過輸入設(shè)備);(3)機(jī)器工作時(shí),是按一定的序列逐條取出指令,分析指令,執(zhí)行指令,并自動(dòng)轉(zhuǎn)到下?條指令執(zhí)行,直到程序規(guī)定的任務(wù)完畢;(4)程序控制由控制器承擔(dān),程序存儲(chǔ)由存儲(chǔ)器完畢。30、控制器的基本功能是什么?基本組成部件涉及哪些?答:控制器的基本功能就是負(fù)責(zé)指令的讀出,進(jìn)行辨認(rèn)和解釋,并指揮協(xié)調(diào)各功能部件執(zhí)行指令。控制器的基本結(jié)構(gòu)涉及:指令部件、時(shí)序部件、微操作控制線路、中斷控制邏輯。31、微程序控制的基本思想是什么?答:微程序控制技術(shù)在現(xiàn)今計(jì)算機(jī)設(shè)計(jì)中得到廣泛的采用,其實(shí)質(zhì)是用程序設(shè)計(jì)的思想方法來組織操作控制邏輯。32、說明機(jī)器指令和微指令的關(guān)系。答:抽象級(jí)別不同。機(jī)器指令是由一組二進(jìn)制代碼組成的。微指令是具有微地址的控制字。一系列微指令的有序集合構(gòu)成微程序。在微程序控制邏輯法中,機(jī)器指令由微程序?qū)崿F(xiàn)。格式不同。機(jī)器指令涉及操作碼和操作數(shù)地址碼字段,微指令根據(jù)編譯法的不同有多種情況,一般涉及微操作信息和下地址字段。33、控制器有哪幾種控制方式?各自有什么特點(diǎn)?答:控制器的控制方式可以分為3種:同步控制方式、異步控制方式和聯(lián)合控制方式。同步控制控制方式的各項(xiàng)操作都由統(tǒng)一的時(shí)序信號(hào)控制,在每個(gè)機(jī)器周期中產(chǎn)生統(tǒng)一數(shù)目的節(jié)拍電位和工作脈沖。這種控制方式設(shè)計(jì)簡樸,容易實(shí)現(xiàn);但是對(duì)于許多簡樸指令來說會(huì)有較多的空閑時(shí)間,導(dǎo)致較大數(shù)量的時(shí)間浪費(fèi),從而影響了指令的執(zhí)行速度。異步控制方式的各項(xiàng)操作不采用統(tǒng)一的時(shí)序信號(hào)控制,而根據(jù)指令或部件的具體情況決定,需要多少時(shí)間,就占用多少時(shí)間。異步控制方式?jīng)]有時(shí)間上的浪費(fèi),因而提高了機(jī)器的效率,但是控制比較復(fù)雜。聯(lián)合控制方式是同步控制和異步控制相結(jié)合34、指令和數(shù)據(jù)都存放在主存,如何辨認(rèn)從主存儲(chǔ)器中取出的是指令還是數(shù)據(jù)?答:指令和數(shù)據(jù)都存放在主存,它們都以二進(jìn)制代碼形式出現(xiàn),區(qū)分的方法為:(I)取指令或數(shù)據(jù)時(shí)所處的機(jī)器周期不同:取指周期取出的是指令;分析、取數(shù)或執(zhí)行周期取出的是數(shù)據(jù)。(2)取指令或數(shù)據(jù)時(shí)地址的來源不同:指令地址來源于程序計(jì)算器;數(shù)據(jù)地址來源于地址形成部件。35、什么是微指令和微操作?微程序和機(jī)器指令有何關(guān)系?微程序和程序之間有何關(guān)系?答:微指令是控制計(jì)算機(jī)各部件完畢某個(gè)基本微操作的命令。微操作是指計(jì)算機(jī)中最基本的、不可再分解的操作“微指令和微操作是一一相應(yīng)的,微指令是微操作的控制信號(hào),微操作是微指令的操作過程。微指令是若干個(gè)微命令的集合。微程序是機(jī)器指令的實(shí)時(shí)解釋器,每一條機(jī)器指令都相應(yīng)一個(gè)微程序。微程序和程序是兩個(gè)不同的概念。微程序是由微指令組成的,用于描述機(jī)器指令,事實(shí)上是機(jī)器指令的實(shí)時(shí)解釋器,微程序是由計(jì)算機(jī)的設(shè)計(jì)者事先編制好并存放在控制存儲(chǔ)器中的,一股不提供應(yīng)用戶;程序是由機(jī)器指令組成的,由程序員事先編制好并存放在主存放器中。36、比較水平微指令和垂直微指令的優(yōu)缺陷。答:(1)水平型微指令并行操作能力強(qiáng)、效率高并且靈活性強(qiáng),而垂直型微指令則較差。(2)水平型微指令執(zhí)行一條指令的時(shí)間短,垂直型微指令執(zhí)行時(shí)間長。3)由水平型微指令解釋指令的微程序,因而具有微指令字比較長,但微程序短的特點(diǎn),而垂直型微指令則正好相反。(4)水平型微指令用戶難以掌握,而垂直型微指令與指令相似,相對(duì)來說比較容易。37、比較單總線、雙總線和多總線結(jié)構(gòu)的性能特點(diǎn)。答:在單總線結(jié)構(gòu)中,規(guī)定連接到總線上的邏輯部件必須高速運(yùn)營,以便在某些設(shè)備需要使用總線時(shí),能迅速獲得總線控制權(quán);而當(dāng)不再使用總線時(shí),能迅速放棄總線控制權(quán)。否則,由于?條總線由多種功能部件共用,也許導(dǎo)致很大的時(shí)間延遲。在雙總線結(jié)構(gòu)中,存在2種總線:存儲(chǔ)總線,用于CPU與主存儲(chǔ)器的信息互換;I/O總線,用于外設(shè)與主機(jī)的信息互換。在雙總線結(jié)構(gòu)的基礎(chǔ)之上,為了使高速外設(shè)(如磁盤機(jī))能高速度地與主存儲(chǔ)器進(jìn)行數(shù)據(jù)互換,在高速外設(shè)與主存儲(chǔ)器之間可以增設(shè)直接存儲(chǔ)器訪問(DMA:DirectMemoryAccess)方式的高速I/O總線(DMA總線),從而形成多總線結(jié)構(gòu)38、什么叫總線周期、時(shí)鐘周期、指令周期?它們之間一般有什么關(guān)系?答:時(shí)鐘周期是系統(tǒng)工作的最小時(shí)間單位,它由計(jì)算機(jī)主頻決定;總線周期指總線上兩個(gè)設(shè)備進(jìn)行一次信息傳輸所需要的時(shí)間(如CPU對(duì)存儲(chǔ)器或I/O端口進(jìn)行一次讀/寫操作所需的時(shí)間):指令周期指CPU執(zhí)行-一條指令所需要的時(shí)間。三者之間的關(guān)系是:時(shí)鐘周期是基本動(dòng)作單位;一個(gè)總線周期通常由n個(gè)時(shí)鐘周期組成;而一個(gè)指令周期中也許包具有一個(gè)或幾個(gè)總線周期,也也許一個(gè)總線周期都沒有,這取決于該指令的功能。39、說明總線結(jié)構(gòu)對(duì)計(jì)算機(jī)系統(tǒng)性能的影響。答:重要影響有以下三方面:(1)最大存儲(chǔ)容量單總線系統(tǒng)中,最大內(nèi)存容量必須小于由計(jì)算機(jī)字長所決定的也許地址總線。雙總線系統(tǒng)中,存儲(chǔ)容量不會(huì)受到外圍設(shè)備數(shù)量的影響(2)指令系統(tǒng)雙總線系統(tǒng),必須有專門的I/O指令系統(tǒng)單總線系統(tǒng),訪問內(nèi)存和I/O使用相同指令(3)吞吐量總線數(shù)量越多,吞吐能力越大40、接口電路在系統(tǒng)結(jié)構(gòu)中的作用是什么?答:外設(shè)接口(或叫作I/O接口)是主機(jī)和外設(shè)(控制器)之間的實(shí)體部件,是實(shí)現(xiàn)主機(jī)與C.+1的移碼等于-127的反碼D.0的補(bǔ)碼等于—1的反碼9、一個(gè)8位二進(jìn)制整數(shù)采用補(bǔ)碼表達(dá),且由3個(gè)“1”和5個(gè)“0”組成,則最小值為。BA.-127B.-32C.-125D.-31()、計(jì)算機(jī)系統(tǒng)中采用補(bǔ)碼運(yùn)算的目的是為了。CA.與手工運(yùn)算方式保持一致B.提高運(yùn)算速度C.簡化計(jì)算機(jī)的設(shè)計(jì)D.提高運(yùn)算的精度11、若某數(shù)x的真值為-0.1010,在計(jì)算機(jī)中該數(shù)表達(dá)為1.0110,則該數(shù)所用的編碼方法是碼。BA.原B.補(bǔ)C.反D.移12、長度相同但格式不同的2種浮點(diǎn)數(shù),假定前者階段長、尾數(shù)短,后者階段短、尾數(shù)長,其他規(guī)定均相同,則它們可表達(dá)的數(shù)的范圍和精度為。BA.兩者可表達(dá)的數(shù)的范圍和精度相同B.前者可表達(dá)的數(shù)的范圍大但精度低C.后者可表達(dá)的數(shù)的范圍大且精度高D.前者可表達(dá)的數(shù)的范圍大且精度高13、某機(jī)字長32位,采用定點(diǎn)小數(shù)表達(dá),符號(hào)位為1位,尾數(shù)為31位,則可表達(dá)的最大正小數(shù)為,最小負(fù)小數(shù)為。DA.+(231-1)B.-(1-2-32)C.+(l-2-31戶+1D.-(1-2⑶戶一]14、運(yùn)算器雖有許多部件組成,但核心部分是。BA.數(shù)據(jù)總線B.算數(shù)邏輯運(yùn)算單元C.多路開關(guān)D.通用寄存器15、在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過來實(shí)現(xiàn)。DA.原碼運(yùn)算的二進(jìn)制減法器B.補(bǔ)碼運(yùn)算的二進(jìn)制減法器C.補(bǔ)碼運(yùn)算的十進(jìn)制加法器D,補(bǔ)碼運(yùn)算的二進(jìn)制加法器16、在定點(diǎn)運(yùn)算器中,無論采用雙符號(hào)位還是單符號(hào)位,必須有,它一般用來實(shí)現(xiàn)。C外設(shè)之間信息互換所必不可少的硬件支持。41、接口電路應(yīng)具有哪些基本功能?答:接口電路應(yīng)具有的基本的功能:(I)數(shù)據(jù)的暫存與緩沖;(2)保存設(shè)備的工作狀態(tài);(3)信息互換方式的控制;(4)通信聯(lián)絡(luò)控制;(5)外設(shè)的辨認(rèn);(6)數(shù)據(jù)格式的變換控制。42、外部設(shè)備在系統(tǒng)中如何編址,如何與主機(jī)連接?答:通常根據(jù)與存儲(chǔ)器地址的關(guān)系,有兩種編址方式。(1)統(tǒng)一編址:指外設(shè)接口中的I/O寄存器和主存單元同樣看待,將它們和主存單元組合在一起編排地址;或者說,將主存的一部分地址空間用作I/O地址空間。這樣就可以用訪問主存的指令去訪問外設(shè)的某個(gè)寄存器,因而也就不需要專門的I/O指令,可以簡化CPU的設(shè)計(jì)。(2)單獨(dú)編址:為了更清楚地區(qū)別I/O操作和存儲(chǔ)器操作,I/O地址通常與存儲(chǔ)地址分開獨(dú)立編址。這樣,在系統(tǒng)中就存在了另一種與存儲(chǔ)地址無關(guān)的I/O地址,CPU也必須具有專用于輸入輸出操作的I/O指令和控制邏輯。43、什么是I/O組織方式?有哪幾種I/O組織方式?各自的特點(diǎn)是什么?答:I/O組織是指計(jì)算機(jī)主機(jī)與外部設(shè)備之間的信息互換方式。計(jì)算機(jī)主機(jī)與外設(shè)之間的信息互換方式有5種:程序查詢式、中斷式、DMA式、通道式、外圍解決機(jī)方式。從系統(tǒng)結(jié)構(gòu)的觀點(diǎn)看,前兩種方式是以CPU為中心的控制,都需要CPU執(zhí)行程序來進(jìn)行I/O數(shù)據(jù)傳送,而DMA式和通道式這兩種方式是以主存貯器為中心的控制,數(shù)據(jù)可以在主存和外設(shè)之間直接傳送。對(duì)于最后??種方式,則是用微型或小型計(jì)算機(jī)進(jìn)行輸入和輸出控制。程序查詢和程序中斷方式合用于數(shù)據(jù)傳輸率比較低的外設(shè),而DMA、通道和外圍解決機(jī)使用于數(shù)據(jù)傳輸率比較高的外設(shè)。程序查詢式控制簡樸,但系統(tǒng)效率很低;中斷式通過服務(wù)程序完畢數(shù)據(jù)互換,實(shí)現(xiàn)了主機(jī)與外設(shè)的并行性;DMA式通過硬件實(shí)現(xiàn)了數(shù)據(jù)傳送,速度快,但只能控制同一類外設(shè);通道式采用執(zhí)行通道程序?qū)崿F(xiàn)對(duì)不同類型設(shè)備的控制和管理,并行性進(jìn)一步提高;外圍解決機(jī)方式具有更大的靈活性和并行性。44、查詢方式和中斷方式的重要異同點(diǎn)是什么?答:兩種方式都是以CPU為中心的控制方式,都需要CPU執(zhí)行程序來進(jìn)行I/O數(shù)據(jù)傳送。程序查詢式控制簡樸,但系統(tǒng)效率很低,無法實(shí)現(xiàn)并行操作;中斷式通過服務(wù)程序完畢數(shù)據(jù)互換,實(shí)現(xiàn)了主機(jī)與外設(shè)的并行性。45、什么是中斷?中斷技術(shù)給計(jì)算機(jī)系統(tǒng)帶來了什么作用?答:中斷是指這樣一個(gè)過程:當(dāng)計(jì)算機(jī)執(zhí)行正常程序時(shí),系統(tǒng)中出現(xiàn)某些異常情況或特殊請(qǐng)求,CPU暫停它正在執(zhí)行的程序,而轉(zhuǎn)去解決所發(fā)生的事件:CPU解決完畢后,自動(dòng)返回到本來被中斷了的程序繼續(xù)運(yùn)營。中斷的作用:(1)主機(jī)與外部設(shè)備并行工作;(2)實(shí)現(xiàn)實(shí)時(shí)解決;(3)硬件故障解決;(4)實(shí)現(xiàn)多道程序和分時(shí)操作。46、中斷系統(tǒng)為什么要進(jìn)行中斷判優(yōu)?何時(shí)進(jìn)行中斷判優(yōu)?如何進(jìn)行判優(yōu)?答:(I)中斷優(yōu)先級(jí)有兩個(gè)方面的含義:(A)一是中斷請(qǐng)求與CPU現(xiàn)行程序優(yōu)先級(jí)的問題;(B)另一含義是各中斷源之間,誰更迫切的問題。(2)方法:(A)軟件;(B)硬件:為了得到較高的效率,一般采用硬件判優(yōu)方法。判優(yōu)邏輯隨著判優(yōu)方案的不同可有不同的結(jié)構(gòu),其組成部分既也許在設(shè)備接口之中,也也許在CPU內(nèi)部,也也許這兩部分都有。其作用是決定CPU的響應(yīng)并且找出最高優(yōu)先請(qǐng)求者,假如擬定接受這個(gè)請(qǐng)求的話,就由CPU發(fā)出中斷響應(yīng)信號(hào)INTAo(C)軟硬件結(jié)合。中斷判優(yōu)發(fā)生在中斷過程的第二步,中斷請(qǐng)求之后,中斷響應(yīng)之前。47、外部設(shè)備有哪些重要功能?可以分為哪些大類?各類中有哪些典型設(shè)備?答:外部設(shè)備的重要功能有數(shù)據(jù)的輸入、輸出、成批存儲(chǔ)以及對(duì)信息的加工解決等。外部設(shè)備可以分為五大類:輸入輸出設(shè)備、輔助存儲(chǔ)器、終端設(shè)備、過程控制設(shè)備和脫機(jī)設(shè)備。其典型設(shè)備有鍵盤、打印機(jī)、磁盤、智能終端、數(shù)/模轉(zhuǎn)換器和鍵盤一軟盤數(shù)據(jù)站等。48、磁表面存儲(chǔ)器的特點(diǎn)有哪些?答:磁表面存儲(chǔ)器有如下顯著的特點(diǎn):(I)存儲(chǔ)密度高,記錄容量大,每位價(jià)格低;(2)記錄介質(zhì)可以反復(fù)使用;(3)記錄信息可長時(shí)間保存而不致丟失;(4)非破壞性讀出,讀出時(shí)不需再生信息;(5)存取速度較低,機(jī)械結(jié)構(gòu)復(fù)雜,對(duì)工作環(huán)境規(guī)定較嚴(yán)。三、分析與計(jì)算題I、設(shè)機(jī)器字長32位,定點(diǎn)表達(dá),尾數(shù)31位,數(shù)符1位,問:(1)定點(diǎn)原碼整數(shù)表達(dá)時(shí),最大正數(shù)是多少?最大負(fù)數(shù)是多少?(2)定點(diǎn)原碼小數(shù)表達(dá)時(shí),最大正數(shù)是多少?最大負(fù)數(shù)是多少?答:(1)定點(diǎn)原碼整數(shù)表達(dá):最大正數(shù):n11111111|1111111111數(shù)值=(23J1)(0數(shù)值=-(23l-l)io(2)定點(diǎn)原碼小數(shù)表達(dá):最大正數(shù)=(1-2-31)10最大負(fù)數(shù)=-(1-2-31)|02、現(xiàn)有1024X1的存儲(chǔ)芯片,若用它組成容量為16Kx8的存儲(chǔ)器。試求:(1)實(shí)現(xiàn)該存儲(chǔ)器所需的芯片數(shù)最?(2)若將這些芯片分裝在若干個(gè)塊板上,每塊板的容量為4KX8,該存儲(chǔ)器所需的地址線總位數(shù)是多少?其中幾位用于選板?幾位用于選片?幾位用作片內(nèi)地址?答:(1)需1024X1的芯片128片。(2)該存儲(chǔ)器所需的地址線總位數(shù)是14位,其中2位用于選板,2位用于選片,10位用作片內(nèi)地址。3、設(shè)存儲(chǔ)器容量為32位,字長64位,模塊數(shù)m=8,分別用順序方式和交叉方式進(jìn)行組織。若存儲(chǔ)周期T=200ns,數(shù)據(jù)總線寬度為64位,總線傳送周期為50ns,則順序存儲(chǔ)器和交叉存儲(chǔ)器帶寬各是多少?答:順序存儲(chǔ)器和交叉存儲(chǔ)器連續(xù)讀出m=8個(gè)字的信息總量都是:q=64位x8=512位順序存儲(chǔ)器和交叉存儲(chǔ)器連續(xù)讀出8個(gè)字所需的時(shí)間分別是:t2=mT=8x200ns=1600ns=16xIO7(S)tl=T+(m-1)t=200ns+7x50ns=550ns=5.5xIO7(S)順序存儲(chǔ)器帶寬W2=q/t2=512/(16x10:)=32x0(位/S)交叉存儲(chǔ)器帶寬WI=q/ll=512/(5.5x10-7)=73xIO7(e/S)4、CPU的地址總線16根(A15?AO,A0是低位),雙向數(shù)據(jù)總線16根(D15~D0),控制總線中與主存有關(guān)的信號(hào)有!MREQ(允許訪存,低電平有效),R/!W(高電平讀命令,低電平寫命令)。主存地址空間分派如下:0-8191為系統(tǒng)程序區(qū),由EPROM芯片組成,從8192起一共32K地址空間為用戶程序區(qū),最后(最大地址)4K地址空間為系統(tǒng)程序工作區(qū)。如圖1所示。上述地址為十進(jìn)制,按字編址?,F(xiàn)有如下芯片。EPROM:8Kxi6位(控制端僅有!CS),16位X8位SRAM:16Kxi位,2KX8位,4Kxi6位,8K義16位請(qǐng)從上述芯片中選擇芯片設(shè)計(jì)該計(jì)算機(jī)的主存儲(chǔ)器,畫出主存邏輯框圖。08K(EPROM)819181924096032K(SRAM)20K(空。614294K(SRAM)65535圖1地址分派情況答:主存地址分布及芯片連接圖如圖2所示。根據(jù)給定條件,選用EPROM8Kxi6位芯片1片,SRAM8Kxi6位芯片4片,4Kxi6位芯片1片,3:8譯碼器1片,與非門及反向器。A1”Ao進(jìn)行片內(nèi)譯碼A15-A13進(jìn)行片外譯碼(8組)圖2主存地址分布及芯片連接圖5、某計(jì)算機(jī)指令字長16位,地址碼是6位,指令有無地址、一地址和二地址3種格式,設(shè)有N條二地址指令,無地址指令M條,試問1地址指令最多有多少條?解:設(shè)1地址指令有X條((24-N)*26-X)*26=M得:X=(24-N)-*2-66、假設(shè)某計(jì)算機(jī)指令長度為20位,具有雙操作數(shù)、單操作數(shù)和無操作數(shù)3類指令格式,每個(gè)操作數(shù)地址規(guī)定用6位表達(dá)。問:若操作碼字段固定為8位,現(xiàn)己設(shè)計(jì)出m條雙操作數(shù)指令,n條無操作數(shù)指令,在此情況下,這臺(tái)計(jì)算機(jī)最多可以設(shè)計(jì)出多少條單操作數(shù)指令?答:由于設(shè)定所有指令采用8位固定的OP字段,故這臺(tái)計(jì)算機(jī)最多的指令條數(shù)為28=256條。因此最多還可以設(shè)計(jì)出(256-m-n)條單操作數(shù)指令。9、某系統(tǒng)總線的一個(gè)存取周期最快為3個(gè)總線時(shí)鐘周期,在一個(gè)總線周期中可以存取32位數(shù)據(jù)。若總線的時(shí)鐘頻率為8.33MHz,則總線的帶寬為多少M(fèi)B/s?解:總線的帶寬二數(shù)據(jù)寬度X總線周期的最高頻率=(32/8)ByteX(8.33/3)M/s=11.1MB/s13、設(shè)有兩個(gè)浮點(diǎn)數(shù)x=2exxSx,y=2EyxSy,Ex=(-10)2,Sx=(+0.1001)2,Ey=(+10)2,Sv=(+0.101l)2o若尾數(shù)4位,數(shù)符1位,階碼2位,階符1位,求x+y并寫出運(yùn)算環(huán)節(jié)及結(jié)果。解:因x+y=2&(S、+S、.)(4=石丫),求X+Y要通過對(duì)階、尾數(shù)求和及規(guī)格化等環(huán)節(jié)。(1)對(duì)階:△J=Ex-Ey=(-10)2-(+10)2=(-100)2所以Ex<Ey,則Sx右移4位,Ex+(100)2=(10)2=EyoSx右移四位后Sx=0.00001001,通過舍入后Sx=0001,通過對(duì)階、舍入后,x=2(10)2x(0.0001)2o(2)尾數(shù)求和:Sx+Sy0.0001(Sx)+0.1011(Sy)Sx+Sy=0.l100結(jié)果為規(guī)格化數(shù)。x+y=2(l0)2x(SA+SV)=2(,O)2(0.1100)2=(11.00)214、設(shè)有兩個(gè)十進(jìn)制數(shù),x=-0.875x2',y=0.625x22:(1)將x、y的尾數(shù)轉(zhuǎn)換為二進(jìn)制補(bǔ)碼形式。(2)設(shè)階碼2位,階符1位,數(shù)符1位,尾數(shù)3位,通過補(bǔ)碼運(yùn)算規(guī)則求出2=乂-丫的二進(jìn)制浮點(diǎn)規(guī)格化結(jié)果。解:(1)設(shè)Si為x的尾數(shù),S2為y的尾數(shù),則Si=(-0.875)io=(-0.111)2[Sihb=1.001S2=(0.625)!o=(+0.101)2[S"?卜=0.101(2)求z=x-y的二進(jìn)制浮點(diǎn)規(guī)格化結(jié)果。(A)對(duì)階:設(shè)X的階碼為jx,y的階碼為jy,jx=(+01)2?jy=(+10)2,jx-jy=(01)2-(10)2=(-01)2,小階的尾數(shù)S1右移一位,S1=(-0.0111)2,jx階碼加1,則jx=(10)2=jy,經(jīng)舍入后,Si=(-0J00)2,對(duì)階完畢。x=2jxxS1=2(,<,)2X(-0J0(,)2y=2jyxS,=2(,0hx(+0,0l)2(B)尾數(shù)相減[Si]?b=11.100+0補(bǔ)=11.011[Si-S2]^=10,111尾數(shù)求和絕對(duì)值大于1尾數(shù)右移一位,最低有效位舍掉,階碼加1(右規(guī)),則[SiS]補(bǔ)=11.011(規(guī)格化數(shù)),jx=jy=11A.譯碼電路,與非門A.譯碼電路,與非門B.編碼電路,或非門C.溢出判斷電路,異或門D.移位電路,與或非門17、下列說法中對(duì)的的是。DA.采用變形補(bǔ)碼進(jìn)行加減運(yùn)算可以避免溢出B.只有定點(diǎn)數(shù)運(yùn)算才有也許溢出,浮點(diǎn)數(shù)運(yùn)算不會(huì)產(chǎn)生溢出C.只有帶符號(hào)數(shù)的運(yùn)算才有也許產(chǎn)生溢出D.將兩個(gè)正數(shù)相加有也許產(chǎn)生溢出18、在定點(diǎn)數(shù)運(yùn)算中產(chǎn)生溢出的因素是oCA.運(yùn)算過程中最高位產(chǎn)生了進(jìn)位或借位B.參與運(yùn)算的操作數(shù)超過了機(jī)器的表達(dá)范圍C.運(yùn)算的結(jié)果的操作數(shù)超過了機(jī)器的表達(dá)范圍D.寄存器的位數(shù)太少,不得不舍棄最低有效位19、下溢指的是(>AA.運(yùn)算結(jié)果的絕對(duì)值小于機(jī)器所能表達(dá)的最小絕對(duì)值B.運(yùn)算的結(jié)果小于機(jī)器所能表達(dá)的最小負(fù)數(shù)C.運(yùn)算的結(jié)果小于機(jī)器所能表達(dá)的最小正數(shù)D.運(yùn)算結(jié)果的最低有效位產(chǎn)生的錯(cuò)誤20、存儲(chǔ)單元是指oBA.存放一個(gè)二進(jìn)制信息位的存儲(chǔ)元B.存放一個(gè)機(jī)器字的所有存儲(chǔ)元集合C.存放一個(gè)字節(jié)的所有存儲(chǔ)元集合D.存放兩個(gè)字節(jié)的所有存儲(chǔ)元集合21、和外存儲(chǔ)器相比,內(nèi)存儲(chǔ)器的特點(diǎn)是。CA.容量大、速度快、成本低B.容量大、速度慢、成本高C.容量小、速度快、成本高D.容量小、速度快、成本低22、某計(jì)算機(jī)字長16位,存儲(chǔ)器容量64KB,若按字編址,那么它的尋址范圍是。BA.64KB.32KC.64KBD.32KB23、某DRAM芯片,其存儲(chǔ)容量為512Kx8位,該芯片的地址線和數(shù)據(jù)線數(shù)目為。C

A.8,512B.512,8C.18,8D.19,824、某計(jì)算機(jī)字長32位,其存儲(chǔ)容量為4MB,若按字編址,它的尋址范圍是。DA.IMB.4MBC.4MD.1MB25、主存儲(chǔ)器和CPU之間增長Cache的目的是。AA.解決CPU和主存之間的速度匹配問題B.擴(kuò)大主存儲(chǔ)器的容量C.擴(kuò)大CPU中通用寄存器的數(shù)量D.既擴(kuò)大主存容量又?jǐn)U大CPU通用寄存器數(shù)量26、EPROM是指。DA.只讀存儲(chǔ)器B.隨機(jī)存儲(chǔ)器C.可編程只讀存儲(chǔ)器D.可擦寫可編程只讀存儲(chǔ)器27、寄存器間接尋址方式中,操作數(shù)處在oBA.通用寄存器B.內(nèi)存單元C.程序計(jì)數(shù)器D.堆棧28、擴(kuò)展操作碼是。DA.操作碼字段外輔助操作字段的代碼B.操作碼字段中用來進(jìn)行指令分類的代碼C.指令格式中的操作碼D.一種指令優(yōu)化技術(shù),不同地址數(shù)指令可以具有不同的操作碼長度29、指令系統(tǒng)中采用不同尋址方式的目的重要是。BA.實(shí)現(xiàn)存儲(chǔ)程序和程序控制B.縮短指令長度、擴(kuò)大尋址空間、提高編程靈活性C.可以直接訪問外存D.提供擴(kuò)展操作碼的也許并減少指令譯碼難度30、單地址指令中為了完畢兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)數(shù)常采用oCA.堆棧尋址模式A.堆棧尋址模式B.立即尋址方式C.隱含尋址方式D.間接尋址方式31C.隱含尋址方式D.間接尋址方式A,直接A,直接B.間接C.寄存器D.寄存器間接32、寄存器間接尋址方式中,操作數(shù)處在oBA.通用寄存器B.主存單元C.程序計(jì)數(shù)器D.堆棧33、變址尋址方式中,操作數(shù)的有效地址等于oCA.基值寄存器內(nèi)容加上形式地址(位移量)C,變址寄存器內(nèi)容加上形式地址34A.基值寄存器內(nèi)容加上形式地址(位移量)C,變址寄存器內(nèi)容加上形式地址34、程序控制類指令的功能是oDA.進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算C.進(jìn)行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送35、同步控制方式是。CA.只合用于CPU控制的方式C.由統(tǒng)一時(shí)序信號(hào)控制的方式B.堆棧指示器內(nèi)容加上形式地址D.程序計(jì)數(shù)器內(nèi)容加上形式地址B.進(jìn)行主存與CPU之間的數(shù)據(jù)傳送D.改變程序執(zhí)行的順序B.只合用于外設(shè)控制的方式D.所有指令執(zhí)行時(shí)間都相同的方式A.在單總線結(jié)構(gòu)計(jì)算機(jī)中訪問主存與外設(shè)時(shí)B.微型機(jī)的CPU控制中C.組合邏輯控制的CPU中D.微程序控制器中37、在一個(gè)微周期中oDA.只能執(zhí)行一個(gè)微操作B.能執(zhí)行多個(gè)微操作,但它們?定是并行操作的C.能順序執(zhí)行多個(gè)微操作D.只能執(zhí)行相斥性的操作38、指令周期是指。CCPU從主存取出一條指令的時(shí)間CPU執(zhí)行一條指令的時(shí)間CPU從主存取出一條指令加上執(zhí)行這條指令的時(shí)間D.時(shí)鐘周期時(shí)間39、在CPU中跟蹤指令后繼地址的寄存器是oBA.主存地址寄存器B.程序計(jì)數(shù)器C.指令寄存器D.狀態(tài)寄存器40、中央解決器是指。CA.運(yùn)算器B.控制器C.運(yùn)算器和控制器D.運(yùn)算器、控制器和主存儲(chǔ)器41、計(jì)算機(jī)操作的最小時(shí)間單位是。AA.時(shí)鐘周期B.指令周期C.CPU周期D.外圍設(shè)備42、微程序控制器中,機(jī)器指令與微指令的關(guān)系是。BA.每一條機(jī)器指令由一條微指令來執(zhí)行B.每一條機(jī)器指令由一段用微指令編成的微程序來解釋執(zhí)行C.一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行一條微指令由若干條機(jī)器指令組成43、為了擬定下一條微指令的地址,通常采用斷定方式,其基本思想是oCA.用程序計(jì)數(shù)器PC來產(chǎn)生后繼續(xù)微指令地址B.用微程序計(jì)數(shù)器pPC來產(chǎn)生后繼微指令地址C.通過微指令控制字段由設(shè)計(jì)者指定或者由設(shè)計(jì)者指定的判別字段控制產(chǎn)生后繼微指令地址D.通過指令中指令?個(gè)專門字段來控制產(chǎn)生后繼微指令地址44、就微命令的編碼方式而言,若微操作命令的個(gè)數(shù)已擬定,則。BA.直接表達(dá)法比編碼表達(dá)法的微指令字長短B.編碼表達(dá)法比直接表達(dá)法的微指令字長短C.編碼表達(dá)法與直接表達(dá)法的微指令字長相等D.編碼表達(dá)法與直接表達(dá)法的微指令字長大小關(guān)系不擬定45、下列說法中對(duì)的的是。BA.微程序控制方式和硬布線控制方式相比較,前者可以使指令的執(zhí)行速度更快B.若采用微程序控制方式,則可用"C取代PCC.控制存儲(chǔ)器可以用掩模ROM、EPROM或閃速存儲(chǔ)器實(shí)現(xiàn)D.指令周期也稱為CPU周期46、系統(tǒng)總線中地址線的功用是oCA.用于選擇主存單元B.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備C.用于指定主存單元和I/O設(shè)備接口電路的地址D.用于傳送主存物理地址和邏輯地址47、數(shù)據(jù)總線的寬度由總線的定義。AA.物理特性B.功能特性C.電氣特性D.時(shí)間特性48、在單機(jī)系統(tǒng)中,多總線結(jié)構(gòu)的計(jì)算機(jī)的總線系統(tǒng)一般由組成。AA.系統(tǒng)總線、內(nèi)存總線和I/O總線B.數(shù)據(jù)總線、地址總線和控制總線C.內(nèi)部總線、系統(tǒng)總線和I/O總線D.ISA總線、VESA總線和PCI總線49、下列陳述中不對(duì)的的是oAA.總線結(jié)構(gòu)傳送方

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論