74系列芯片特點_第1頁
74系列芯片特點_第2頁
74系列芯片特點_第3頁
74系列芯片特點_第4頁
74系列芯片特點_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

數(shù)字集成電路的分類、特點、使用方法2007-01-1810:12:40大中小轉(zhuǎn):數(shù)字集成電路有雙極型集成電路(如TTL、ECL)和單極型集成電路(如CMOS)兩大類,數(shù)字集成電路有雙極型集成電路(如每類中又包含有不同的系列品種TTL數(shù)字集成電路:這類集成電路內(nèi)部輸入級和輸出級都是晶體管結(jié)構(gòu),屬于雙極型數(shù)字集成電路。其主要系列有:1D74-系列這是早期的產(chǎn)品,現(xiàn)仍在使用,但正逐漸被淘汰。2D74H-系列這是74-系列的改進(jìn)型,屬于高速TTL產(chǎn)品。其“與非門”的平均傳輸時間達(dá)10ns左右,但電路的靜態(tài)功耗較大,目前該系列產(chǎn)品使用越來越少,逐漸被淘汰。3D74S-系列這是TTL的高速型肖特基系列。在該系列中,采用了抗飽和肖特基二極管,速度較高,但品種較少。4D74LS-系列這是當(dāng)前TTL類型中的主要產(chǎn)品系列。品種和生產(chǎn)廠家都非常多。性能價格比比較高,目前在中小規(guī)模電路中應(yīng)用非常普遍。5D74ALS-系列這是“先進(jìn)的低功耗肖特基”系列。屬于74LS-系列的后繼產(chǎn)品,速度(典型值為4ns)、功耗(典型值為1mW)等方面都有較大的改進(jìn),但價格比較高。6D74AS-系列這是74S-系列的后繼產(chǎn)品,尤其速度(典型值為1.5ns)有顯著的提高,又稱“先進(jìn)超高速肖特基”系列。CMOS集成電路CMOS數(shù)字集成電路是利用NMOS管和PMOS管巧妙組合成的電路,屬于一種微功耗的數(shù)字集成電路。主要系列有:1D標(biāo)準(zhǔn)型4000B/4500B系列該系列是以美國RCA公司的CD4000B系列和CD4500B系列制定的,與美國Motorola公司的MC14000B系列和MC14500B系列產(chǎn)品完全兼容。該系列產(chǎn)品的最大特點是工作電源電壓范圍寬

(3D18V)、功耗最小、速度較低、品種多、價格低廉,是目前CMOS集成電路的主要應(yīng)用產(chǎn)品。2D74HC-系列54/74HC-系列是高速CMOS標(biāo)準(zhǔn)邏輯電路系列,具有與74LS-系列同等的工作度和CMOS集成電路固有的低功耗及電源電壓范圍寬等特點。74HCxxx是74LSxxx同序號的翻版,型號最后幾位數(shù)字相同,表示電路的邏輯功能、管腳排列完全兼容,為用74HC替代74LS提供了方便。3D74AC-系列該系列又稱“先進(jìn)的CMOS集成電路”,54/74AC系列具有與74AS系列等同的工作速度和與CMOS集成電路固有的低功耗及電源電壓范圍寬等特點。CMOS集成電路的主要特點有:具有非常低的靜態(tài)功耗。在電源電壓VCC=5V時,中規(guī)模集成電路的靜態(tài)功耗小于100mW。具有非常高的輸入阻抗。正常工作的CMOS集成電路,其輸入保護(hù)二極管處于反偏狀態(tài),直流輸入阻抗大于100MQ。寬的電源電壓范圍。CMOS集成電路標(biāo)準(zhǔn)4000B/4500B系列產(chǎn)品的電源電壓為3D18V。(4)扇出能力強(qiáng)。在低頻工作時,一個輸出端可驅(qū)動CMOS器件50個以上輸入端。(5)抗干擾能力強(qiáng)。電平的噪聲容限值基本相等。(6)邏輯擺幅大。0.05V。CMOS集成電路的電壓噪聲容限可達(dá)電源電壓值的45%,且高電平和低CMOS電路在空載時,輸出高電平VOHDVCC—0.05V,輸出低電平V0LD數(shù)字集成電路的應(yīng)用要點叮仔細(xì)認(rèn)真查閱使用器件型號的資料對于要使用的集成電路,首先要根據(jù)手冊查出該型號器件的資料,注意器件的管腳排列圖接對于要使用的集成電路,首先要根據(jù)手冊查出該型號器件的資料,注意器件的管腳排列圖接線,按參數(shù)表給出的參數(shù)規(guī)范使用,在使用中,不得超過最大額定值(如電源電壓、環(huán)境溫度、輸出電流等),否則將損壞器件。叮注意電源電壓的穩(wěn)定性為了保證電路的穩(wěn)定性,供電電源的質(zhì)量一定要好,要穩(wěn)壓。在電源的引線端并聯(lián)大的濾波電容,以避免由于電源通斷的瞬間而產(chǎn)生沖擊電壓。更注意不要將電源的極性接反,否則將為了保證電路的穩(wěn)定性,供電電源的質(zhì)量一定要好,要穩(wěn)壓。在電源的引線端并聯(lián)大的濾波電容,以避免由于電源通斷的瞬間而產(chǎn)生沖擊電壓。更注意不要將電源的極性接反,否則將會損壞器件。叮采用合適的方法焊接集成電路在需要彎曲管腳引線時,不要靠近根部彎曲。焊接前不允許用刀刮去引線上的鍍金層,焊接在需要彎曲管腳引線時,不要靠近根部彎曲。焊接前不允許用刀刮去引線上的鍍金層,焊接所用的烙鐵功率不應(yīng)超過25W,焊接時間不應(yīng)過長。焊接時最好選用中性焊劑。焊接后嚴(yán)禁將器件連同印制線路板放入有機(jī)溶液中浸泡。所用的烙鐵功率不應(yīng)超過25W,焊接時間不應(yīng)過長。焊接時最好選用中性焊劑。焊接后嚴(yán)禁將器件連同印制線路板放入有機(jī)溶液中浸泡。叮注意設(shè)計工藝,增強(qiáng)抗干擾措施在設(shè)計印刷線路板時,應(yīng)避免引線過長,以防止竄擾和對信號傳輸延遲。此外要把電源線設(shè)在設(shè)計印刷線路板時,應(yīng)避免引線過長,以防止竄擾和對信號傳輸延遲。此外要把電源線設(shè)計的寬些,地線要進(jìn)行大面積接地,這樣可減少接地噪聲干擾。TTL集成電路使用應(yīng)注意的問題

叮正確選擇電源電壓TTL集成電路的電源電壓允許變化范圍比較窄,一般在將電源與地顛倒接錯,否則將會因為過大電流而造成器件損壞。叮對輸入端的處理TTL集成電路的各個輸入端不能直接與高于+5.5V和低于—0.5V的低內(nèi)阻電源連接。對多余的輸入端最好不要懸空。雖然懸空相當(dāng)于高電平,并不影響“叮正確選擇電源電壓TTL集成電路的電源電壓允許變化范圍比較窄,一般在將電源與地顛倒接錯,否則將會因為過大電流而造成器件損壞。叮對輸入端的處理TTL集成電路的各個輸入端不能直接與高于+5.5V和低于—0.5V的低內(nèi)阻電源連接。對多余的輸入端最好不要懸空。雖然懸空相當(dāng)于高電平,并不影響“與門、與非門”的邏輯關(guān)系,但4.5VD5.5V之間。在使用時更不能懸空容易接受干擾,有時會造成電路的誤動作。因此,多余輸入端要根據(jù)實際需要作適當(dāng)處理。例如“與門、與非門”的多余輸入端可直接接到電源Vcc上;也可將不同的輸入端共用一個電阻連接到Vcc上;或?qū)⒍嘤嗟妮斎攵瞬⒙?lián)使用。對于“或門、或非門”的多余輸入端應(yīng)直接接地。對于觸發(fā)器等中規(guī)模集成電路來說,平。叮對于輸出端的處理除“三態(tài)門、集電極開路門”外,電極開路門”電路的輸出端并聯(lián)的上拉電阻。不使用的輸入端不能懸空,應(yīng)根據(jù)邏輯功能接入適當(dāng)電TTL集成電路的輸出端不允許并聯(lián)使用。如果將幾個“集,實現(xiàn)線與功能時,應(yīng)在輸出端與電源之間接入一個計算好集成門電路的輸出更不允許與電源或地短路,否則可能造成器件損壞。CMOS集成電路使用應(yīng)注意的問題1.正確選擇電源由于CMOS集成電路的工作電源電壓范圍比較寬(CD4000B/4500B:3D18V),選擇電源電壓時首先考慮要避免超過極限電源電壓。其次要注意電源電壓的高低將影響電路的工作頻率。降低電源電壓會引起電路工作頻率下降或增加傳輸延遲時間。例如+15V下降到+3V時,其最高頻率將從10MHz下降到幾十叮防止CMOS電路出現(xiàn)可控硅效應(yīng)的措施當(dāng)CMOS電路輸入端施加的電壓過高(大于電源電壓)或過低(小叮然變化時,電源電流可能會迅速增大,燒壞器件,這種現(xiàn)象稱為可控硅效應(yīng)。預(yù)防可控硅效應(yīng)的措施主要有:(1)輸入端信號幅度不能大于Vcc和小于0V。(2)要消除電源上的干擾。(3)在條件允許的情況下,盡可能降低電源電壓。如果電路工作頻率比較低,用供電最好。(4)對使用的電源加限流措施,使電源電流被限制在CMOS觸發(fā)器,當(dāng)Vcc由kHz。V),或者電源電壓突30mA以內(nèi)。+5V電源叮對輸入端的處理在使用CMOS電路器件時,對輸入端一般要求如下:VSSDVIDVcc,一般VSS(1)VSSDVIDVcc,一般VSS旳V。(2)輸入脈沖信號的上升和下降時間一般應(yīng)小于數(shù)ms,否則電路工作不穩(wěn)定或損壞器件。(3)所有不用的輸入端不能懸空,應(yīng)根據(jù)實際要求接入適當(dāng)?shù)碾姸ccODV)。由于CMOS集成電路輸入阻抗極高,一旦輸入端懸空,極易受外界噪聲影響,從而破壞了電路的

正常邏輯關(guān)系,也可能感應(yīng)靜電,造成柵極被擊穿。叮對輸出端的處理CMOS電路的輸出端不能直接連到一起。否則導(dǎo)通的P溝道MOS場效應(yīng)管和導(dǎo)通的N溝道MOS場效應(yīng)管形成低阻通路,造成電源短路。在CMOS邏輯系統(tǒng)設(shè)計中,應(yīng)盡量減少電容負(fù)載。電容負(fù)載會降低CMOS集成電路的工作速度和增加功耗。CMOS電路在特定條件下可以并聯(lián)使用。當(dāng)同一芯片上口個以上同樣器件并聯(lián)使用(例如各種門電路)時,可增大輸出灌電流和拉

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論