電磁兼容考試重點要點_第1頁
電磁兼容考試重點要點_第2頁
電磁兼容考試重點要點_第3頁
電磁兼容考試重點要點_第4頁
電磁兼容考試重點要點_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

電磁兼容考試重點重點電磁兼容考試重點重點10/10電磁兼容考試重點重點1、電磁兼容的看法電磁兼容(EMC是指設(shè)備或系統(tǒng)在所處的電磁環(huán)境中能正常工作且不對該環(huán)境中任何其余事物組成不能夠承受的電磁騷擾的能力。2、電磁兼容的三因素1、存在必定的噪聲源2、存在易受攪亂的敏感器件3、存在著攪亂流傳路子3、PCB布局遵守的原則1、依據(jù)電路的信號流程安排各個功能電路單元的地址,使布局便于信號流通,并使信號盡可能保持一致的方向。2、以每個功能電路的核心元件為中心,圍繞它來進行布局。元器件應(yīng)平均、整齊、緊湊地擺列在PCB上。盡量減少和縮短各元器件之間的引線和連接。3、在高頻下工作的電路,要考慮元器件之間的散布參數(shù)。一般電路應(yīng)盡可能使元器件同一方向擺列。這樣,不單雅觀,并且裝焊簡單、易于批量生產(chǎn)。4、盡可能縮短高頻元器件之間的連線,想法減少它們的散布參數(shù)和相互間的電磁攪亂。易受攪亂的元器件不能夠相互挨得太近,輸入和輸出元器件應(yīng)盡量遠離。5、對于信號線,特別是高頻、接口信號線,必定要防備信號線之間的耦合問題,在PCB設(shè)計早期就要考慮到它們之間的走線關(guān)系。6、某些元器件貨導(dǎo)線之間可能有較高的電位差,應(yīng)加大它們之間的距離,省得放電引出不測短路。帶高壓的元器件應(yīng)盡量部署在調(diào)試時手不易波及的地方。7、重量高出14g的元器件,應(yīng)該用支架加以固定,熱敏元件應(yīng)遠離發(fā)熱元件。8、對于電位器、可調(diào)電感線圈、可變電壓器、微動開關(guān)等可調(diào)元件的布局,應(yīng)考慮整機的結(jié)構(gòu)要求。弱勢機內(nèi)調(diào)治,應(yīng)放在印制板上便于調(diào)治的地方;若是機外調(diào)節(jié),其地址要與調(diào)治旋鈕在機箱面板上的地址相適應(yīng)。4、PCB分層是要考慮哪些因素1、信號層,特別是高速信號層必定重要靠平面層,最好是緊靠地平面層。2、阻抗要求不嚴格的信號線可走微帶線,重要信號線必定要走帶狀線,并且對于時鐘、復(fù)位、敏感信號線。最好用兩個地平面包圍起來。3、主電源平面(板上功率最大的那種電源必定重要靠地平面,并且在地平面之下。5、PCB布線遵守的原則1、輸入輸出墻用的導(dǎo)線應(yīng)盡量防備相鄰長距離的平行(差分線除外,若是受密度要求的限制,則必定按3W要求做。2、印制傳輸線拐彎處一般走圓弧形或135度角,而直角或小角度的夾角在高頻電路中會影響電氣性能。3、布線時盡量防備使用大面積銅箔,若是有些器件下邊必定鋪銅箔,則最好用柵格狀,并且要用很多過孔連到地平面上。4、印刷板傳輸線的最小寬度主要由導(dǎo)線與絕緣基板間的粘附強度以及流過它們的電流值決定,但要考慮阻抗控制和生產(chǎn)加工能力。5、高密度器件、小間距時期的布線,必定采納寬度和空間極小的布線方式,最好經(jīng)過球下邊的孔將信號線從下邊引出,才能保證較高的成品率。6、電容選擇的重點ESR(等效電阻、ESL(等效電感、絕緣電阻、電介質(zhì)吸取、額定電壓和浪涌電壓能力、工作頻率等參數(shù)。7、儲能電容安裝的地址要注意哪些1、PCB板的電源端2、子卡、外面設(shè)備和子電路I/O接口和電源終端連線處3、功率耗資電路和元器件的周邊4、輸入電壓連接器的最遠地址5、遠離直流電壓輸入連接器的高密元件地址6、時鐘產(chǎn)生電路和脈動敏感器件周邊8、除掉反射的端接方案:(1降低系統(tǒng)頻率以便在另一個信號加到傳輸線上從前傳輸線的反射達到穩(wěn)態(tài);(2縮短PCB走線以便反射在短時間達到穩(wěn)態(tài);(3阻抗般配除掉反射。9、源端阻抗般配源般配端端接供給一種電路結(jié)構(gòu),使驅(qū)動器的輸出阻抗和電阻走線的阻抗般配,反射系數(shù)為0.這類端接要求緩沖器阻抗與串連阻抗的和等于線的特點阻抗。10、終端般配幾種般配方法的優(yōu)缺點是什么1、串連般配長處:串連電阻端般配可供給較慢的上升時間,并且存在更小的節(jié)余反射及產(chǎn)生更小的EMI,這類端接方式有益于減少地電位顛簸,降低過沖,進而可加強信號傳輸質(zhì)量。缺點:當(dāng)TTL、CMOS器件出現(xiàn)在同樣的網(wǎng)絡(luò)上時,串連端接般配不是最正確的選擇。當(dāng)驅(qū)動散布負載時,平常不能夠使用串連終端這是因為,在走線路徑的中間,電壓僅是電源電壓的一半,在走線中間的器件直到時鐘周期今后許久才能獲取適合的電壓值。2、并聯(lián)般配長處:并聯(lián)電阻端般配可用于散布負載,并且能夠全吸取傳輸波以除掉反射。當(dāng)散布負載用于走線路徑的終端時,并聯(lián)端接般配對總線特別適合。缺點:并聯(lián)電阻端接般配最大的缺點就是額外增添電路的功耗,并且會降低噪聲容限。所以,并聯(lián)電阻端接法在系統(tǒng)設(shè)備中使用廣泛,而在可搬動設(shè)備中則極少使用。3、戴維南般配長處:使用這類端接方法可圓滿吸取發(fā)送的波而除掉反射,并且特別適用于總線使用。缺點:使用這類端接方法的不足之處是會增添系統(tǒng)的功率耗資,降低噪聲的容限。4、RC網(wǎng)絡(luò)長處:RC端接般配方法可在宣告負載及總線布線中使用,認為它全吸取發(fā)送波,能夠除掉反射,并且擁有很低的直流功率耗資。缺點:RC網(wǎng)絡(luò)端接的不足是它將特別高速的信號速率降低,其余,RC電路的時間常數(shù)會致使電路中存在反射。所以,對于高頻、快速上升沿的信號應(yīng)多加考慮。5、二極管般配長處:可限制走線過程的過沖。缺點:對高速信號的頻率響應(yīng)11、串?dāng)_的產(chǎn)生和對電路的影響有哪些串?dāng)_的產(chǎn)生:即能量從一條線耦合到另一條線上。當(dāng)導(dǎo)線中經(jīng)過交變電流時就會產(chǎn)生磁場,當(dāng)不同樣導(dǎo)線產(chǎn)生的電磁場發(fā)生相互作用是就會產(chǎn)生串?dāng)_。串?dāng)_對電路的影響:當(dāng)一個數(shù)字脈沖信號沿著信號線傳輸時、上升沿與降落沿就會在周邊線上產(chǎn)生連續(xù)的噪聲。遠端噪聲與驅(qū)動線路上的信號邊沿同時向遠端傳輸而近端噪聲則在信號邊沿產(chǎn)生并向近端傳輸。12、在設(shè)計過程中怎樣減少串?dāng)_1、不限條件贊成的狀況下,盡量拉大傳輸線間的距離;也許應(yīng)該盡可能地減少相鄰傳輸線間的平行距離,最好不幸好不同樣層間走線。2、在獲取同樣目標特點阻抗的狀況下,應(yīng)該使布線層與參照平面間的介質(zhì)層可能薄,這樣就加大了傳輸線與參照平面間的耦合度,減少相鄰傳輸線的耦合。3、對系統(tǒng)中重點傳輸線,能夠改用差分線傳輸,以減少其余傳輸線對它的串?dāng)_;也能夠?qū)⒅攸c信號線夾在兩個地平面層內(nèi)。4、相鄰兩層的信號層走線方向應(yīng)該垂直,盡量不要平行走線以減少層間的串?dāng)_。5、在保證信號時序的狀況下,盡可能選擇變換速度低的元器件,這樣電場與磁場的變化速率慢一點,進而可減低串?dāng)_。6、盡量少在表層走線,因為表層線的電場耦合比中間層的要強。13、PCB走線3W原則是什么二平行走線間距離間隔必定很多于單一走線寬度的3倍14、時鐘信號出問題會致使哪些問題影響時序;使時鐘偏移;振鈴;非線性邊沿;上沖/下沖;時鐘源的電源濾波;時鐘驅(qū)動電路會產(chǎn)生EMI問題。15、時鐘系統(tǒng)的設(shè)計布局需要注意哪些時鐘晶體和相關(guān)電路應(yīng)部署在

PCB的中央地址并且要有優(yōu)異的地層

,而不是靠近

I/O

接口處,若是時鐘信號需要經(jīng)過帶狀電纜聯(lián)到子卡或其余外面設(shè)備

,需要在內(nèi)部接口部位進行端接手理

,這是介紹為點對點業(yè)務(wù)所必定進行的

,其余時鐘端接對抑制射頻發(fā)射很有奏效

,對供給時鐘源的晶體要求只好安裝在主

PCB上,不能夠?qū)r鐘做成子卡,使用插座進行時鐘信號的傳輸。16、單板電源集中式與散布式供電的優(yōu)缺點集中式:長處:價格低價缺點:1、靠譜性差,一旦電壓變換器出現(xiàn)故障,整個系統(tǒng)就會癱瘓。2、適應(yīng)性差,系統(tǒng)重構(gòu)周期長,成本高。3、系統(tǒng)的效率低,因為集中供電,整個系統(tǒng)的供電電流造成直流傳達線上的壓降很大,對低壓輸出特別嚴重。散布式:長處:1、靠譜性高,因為各部分電源比較獨立,采納冗余設(shè)計和備用電池比較簡單,局部功率小,散熱條件好2、適應(yīng)性強,系統(tǒng)重組成本低。因為各部分功能獨立,同一封裝的模塊可以有很多個功率的等級,系統(tǒng)設(shè)計更正不用更正電源設(shè)計。3、系統(tǒng)效率高,電壓牢固性好。減少了低壓大電流傳輸,線路耗資低。負載于電源距離近,減少了線路阻抗和攪亂對供電系統(tǒng)的影響,輸出電壓牢固性好。4、電磁兼容、安全性能夠方便實現(xiàn),并可易于設(shè)計分時啟動等。5、全壽命周期開銷低。固然資料成本高,電源早期的開銷高,但從全壽命周期開銷來看,散布式供電仍是要低價。這主要因為散布式供電每一級模塊都是一個圓滿的變換模塊,比較于集中式供電系統(tǒng),保護,擴容費用較低。缺點:電源早期的開銷高。17、電源設(shè)計時一般會有哪些保護1、過流保護2、欠壓警告3、緩啟動(1、延時加點2、遙控各模塊的開啟時間4、過壓保護18、接地有哪三大類1、出于設(shè)備工作需要接地;包含系統(tǒng)地、工作地、模擬地、數(shù)字地、功率地、系統(tǒng)基準地。2、出于設(shè)備安全的需要;包含安全地、保護地、設(shè)備防雷地、交流保護地、機殼地。3、出于電磁兼容的需要;包含障蔽接地、濾波接地、噪聲和攪亂控制、靜電接地。19、接地的方法有幾種(4種1、浮地接地:設(shè)備內(nèi)部工作地與外面工作地間隔斷緣,系統(tǒng)的任何地線不經(jīng)過任何形式最后接到大地上。2、單點接地:系統(tǒng)或設(shè)備上僅有一點接地,有時也稱為表現(xiàn)形接地。3、多點接地:在高頻電路中必定使用多點接地,并且要求每根接地線的長度小于信號波長的1/20,各線路貨部件分別采納最短的接地線并且多出進行接地。4、混雜接地20、PCB接地設(shè)計原則有哪些1、需要設(shè)置多少種地2、各種地在哪里分開貨合一3、各種地經(jīng)過什么器件連接21、多層電路板的設(shè)計準則(每層分別是什么層層:信號、地層、電源、信號層:信號、地層、信號、信號、電源、信號層:信號、信號、地層、信號、信號、電源、信號、信號10層:信號、地層、信號、信號、地層、電源、信號、信號、地層、信號22、什么是20H原則因磁場效應(yīng)致使射頻電流存在于電源和地平面的邊沿處,一般被人們稱之為邊沿效應(yīng),特別是在高頻系統(tǒng)上此種現(xiàn)象特別顯然,當(dāng)使用高速系統(tǒng)或高速時鐘時,電源平面可能向空間和周邊的電路耦合射頻電流,為了減少這類耦合效應(yīng),要求全部的電源平面物理上比其相鄰的地平面小20H。23、靜電放電對元器件有哪些危害1、直接故障1、PCB上集成電路經(jīng)受靜電放電時,放電賄賂的電阻平常都很小,沒法限制放電電流。2、靜電放電還會引起IC器件的閂(shuan鎖,特別是CMOS器件的閂鎖。不用背《閂鎖效應(yīng)是由NMOS的有源區(qū)、P襯底、N阱、PMOS的有源區(qū)組成的n-p-n-p結(jié)構(gòu)產(chǎn)生的,當(dāng)此中一個三極管正偏時,就會組成正反響形成閂鎖》3、致使芯片驅(qū)動電源產(chǎn)生反向驅(qū)動。2、暗藏故障對某些集成電路,固然PN結(jié)收到靜電放電的損害,但電路參數(shù)的退化其實不顯然,只給電路留下了隱患,使該電路在今后的加電工作中,參數(shù)退化漸漸加重。24、在設(shè)計連接器在選擇設(shè)計時為防備電磁攪亂時應(yīng)遵守哪4個原則(1在信號連接器中使用更多的接地端,使每一根信號線都和接地端相鄰,以

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論