北郵數(shù)字邏輯期中試題及參考_第1頁(yè)
北郵數(shù)字邏輯期中試題及參考_第2頁(yè)
北郵數(shù)字邏輯期中試題及參考_第3頁(yè)
北郵數(shù)字邏輯期中試題及參考_第4頁(yè)
北郵數(shù)字邏輯期中試題及參考_第5頁(yè)
已閱讀5頁(yè),還剩6頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、北京郵電大學(xué)數(shù)字電路與邏輯設(shè)計(jì)期中考試一試題班級(jí)姓名班內(nèi)序號(hào)題號(hào)一二三四五六七八總成績(jī)分?jǐn)?shù)201210101020108得分注意:所有答案(包含選擇題和計(jì)算題)一律寫在試卷紙上,假如卷面地點(diǎn)不夠,請(qǐng)寫在試卷的背后,不然不計(jì)成績(jī)。一、(每題1分,共20分)判斷(填或)、單項(xiàng)選擇題(請(qǐng)先在本試卷上答題以后,將所有答案匯總到此題末端的表格中。)1ECL邏輯門與TTL門對(duì)比,主要長(zhǎng)處是抗擾亂能力強(qiáng)。()2CMOS門電路在使用時(shí)同意輸入端懸空,而且懸空的輸入端相當(dāng)于輸入邏輯“1”。()3.若對(duì)4位二進(jìn)制碼(B3B2B1B0)進(jìn)行奇校驗(yàn)編碼,則校驗(yàn)位C=B3B2B1B01(。)4.依據(jù)表1-1,用CMOS

2、4000系列的邏輯門驅(qū)動(dòng)TTL74系列的邏輯門,驅(qū)動(dòng)門與負(fù)載門之間的電平般配不存在問(wèn)題()依據(jù)表1-1,用CMOS4000系列的邏輯門驅(qū)動(dòng)TTL74系列的邏輯門,驅(qū)動(dòng)門與負(fù)載門之間的電流驅(qū)動(dòng)能力不存在問(wèn)題()表1-1常用的TTL和CMOS門的典型參數(shù)6當(dāng)ij時(shí),必有兩個(gè)最小項(xiàng)之和mi+mj0。()CMOS門電路的靜態(tài)功耗很低,但在輸入信號(hào)動(dòng)向變換時(shí)會(huì)有較大的電流,工作頻次越高,靜態(tài)功耗越大。()邏輯函數(shù)的表達(dá)式是不獨(dú)一的,但其標(biāo)準(zhǔn)的最小項(xiàng)之和的表達(dá)式是獨(dú)一的。()9用數(shù)據(jù)分派器加上門電路能夠?qū)崿F(xiàn)隨意的邏輯函數(shù)。()10.格雷BCD碼擁有單位距離特征(隨意兩個(gè)相鄰的編碼之間僅有一位不一樣)且是無(wú)

3、權(quán)代碼。()11對(duì)于函數(shù)FACBCDABgC,以下說(shuō)法中正確的有B。A.不存在冒險(xiǎn);B.存在靜態(tài)邏輯冒險(xiǎn),需要加冗余項(xiàng)ABD和ACD進(jìn)行除去;C.存在靜態(tài)功能冒險(xiǎn),需要加冗余項(xiàng)ABD和ACD進(jìn)行除去;當(dāng)輸入ABCD從00010100變化時(shí)存在靜態(tài)邏輯冒險(xiǎn)。12.邏輯函數(shù)F=AB和G=AB知足關(guān)系D。A.FGB.FG0C.FgG1D.FGe013.若邏輯函數(shù)F(A,B,C)m(1,2,3,6),G(A,B,C)m(0,2,3,4,5,7),則F?GA。A.m2m3B.1C.ABD.AB14.若干個(gè)擁有三態(tài)輸出的電路輸出端接到一點(diǎn)工作時(shí),一定保證B。A.任何時(shí)刻最多只好有一個(gè)電路處于高阻態(tài),其他應(yīng)

4、處于工作態(tài)。B.任何時(shí)刻最多只好有一個(gè)電路處于工作態(tài),其他應(yīng)處于高阻態(tài)。C.任何時(shí)刻起碼有一個(gè)電路處于高阻態(tài),其他應(yīng)處于工作態(tài)。D.任何時(shí)刻起碼有一個(gè)電路處于工作態(tài),其他應(yīng)處于高阻態(tài)。15能夠用來(lái)傳輸連續(xù)變化的模擬信號(hào)的電路是D。A.三態(tài)輸出的門電路。;B.漏極開路的CMOS門電路;C.ECL門電路;D.CMOS傳輸門邏輯表達(dá)式F(ABC)DEB的對(duì)偶式為B。16AF(ABC)DEBC.F(AB)CDEBB.D.F(ABCD)EBF(ABC)DEB17以下說(shuō)法中正確的選項(xiàng)是D。A三態(tài)門的輸出端能夠直接并聯(lián),實(shí)現(xiàn)線或邏輯功能。OC門的輸出端能夠直接并聯(lián),實(shí)現(xiàn)線或邏輯功能。COD門的輸出端能夠直接

5、并聯(lián),實(shí)現(xiàn)線或邏輯功能。DECL門的輸出端能夠直接并聯(lián),實(shí)現(xiàn)線或邏輯功能。18某集成電路芯片,查手冊(cè)知其最大輸出低電平UOLmax=,最大輸入低電平UILmax=,最小輸出高電平UOHmin=,最小輸入高電平限UNL和高電平噪聲容限UNH分別是C。UIHmin=,則其低電平噪聲容A.、C.、19以下說(shuō)法中不屬于組合電路的特色的是C。組合電路由邏輯門組成;組合電路不含記憶儲(chǔ)存單元;組合電路的輸出到輸入有反應(yīng)回路;D.任何時(shí)刻組合電路的輸出只與當(dāng)時(shí)的輸入相關(guān),而與電經(jīng)過(guò)去的輸入沒(méi)關(guān)。20在圖1-1的CMOS門電路中,輸出為高電平的有D。1=1F11&F21&F41&F30DD1EN5KVA.B.C

6、.D.圖1-1答案匯總:1234567891011121314151617181920BDABDBDCCD二、(共12分)器件的內(nèi)部電路如圖2-1所示,A,B為輸入,F(xiàn)為輸出。(1),寫出L、M、N、O、F點(diǎn)與輸入A、B間的相對(duì)邏輯關(guān)系表達(dá)式。(2),畫出該器件的符號(hào)。解:(1)L=ABM=CDR1AR2R4VCCNABCDNT3LAT1AOABCDBT2AT2BD3D1D1FR1BCMOT4T1BDR3DD22FNOABCD(10分)圖2-12)(2分)三、(10分)請(qǐng)用最少的或非門設(shè)計(jì)一個(gè)檢出8421BCD碼能被4整除的邏輯電路(輸入變量為ABCD,且供給反變量):(1)依據(jù)功能需求達(dá)成表

7、3-1真值表的填寫;(2)并寫出該函數(shù)的標(biāo)準(zhǔn)與或表達(dá)式(使用;F形式);3)將真值表填入圖3-1的卡諾圖,并用卡諾圖法簡(jiǎn)化為最簡(jiǎn)或與式;4)用或非門實(shí)現(xiàn)該函數(shù),畫出邏輯圖。表3-1輸入輸出ABCDFABCD0001111000011110圖3-1解:真值表(2分)輸入輸出ABCDF00001000100010000110010010101001100011101000110010101010111100110111101111Fm(0,4,8)(10,11,12,13,14,15)(2分)ABCD000111100011101000110010002分)FDC(2分)CD1F(2分)四、(10

8、分)請(qǐng)用代數(shù)法化簡(jiǎn)函數(shù)FABAB(ABDCDEeF)為最簡(jiǎn)與或表達(dá)式,畫出實(shí)現(xiàn)此邏輯函數(shù)的最簡(jiǎn)CMOS電路。解:FABAB(ABDCDEeF)ABABAB(ABDCDEeF)BABABAB(化簡(jiǎn)8分,圖2分)五、(10分)TTL門組成的電路如圖5-1所示,請(qǐng)給電阻RL選擇適合的阻值。已知OC門輸出管截止時(shí)的漏電流為IOH=200A,OC門輸出管導(dǎo)通時(shí)同意的最大負(fù)載電流為IOLmax;負(fù)載門的低電平輸入電流為IL,高電平輸入電流為IIH=16mA門的輸出高電平I=1mA,CC,要求OCOH,輸出低電平VOL。=40AV=5VVVCC解:RLG1VCCVOHminVVAG3RL&nIOHmIIHR

9、LCCOL&IOLmaxmIILBF“1”n=2m=7m=4G2G4RLVCCVOHmin532.94KC&DnIOHmIIH20.270.04G5RLVCCVOL50.40.38K1IOLmaxmIIL1641圖5-1(5分/個(gè))六、(20分)求函數(shù)F=(A+B)(B+C)(A+C)的標(biāo)準(zhǔn)與或表達(dá)式,并分別用譯碼器74LS138(輸出低電平有效,功能表見(jiàn)6-1)、數(shù)據(jù)選擇器75LS153(功能表見(jiàn)6-2)、數(shù)據(jù)分派器74LS155(功能表見(jiàn)6-3)和最少的門電路實(shí)現(xiàn)此函數(shù)(輸入不供給反變量,在圖6-1所給的符號(hào)圖上達(dá)成)。表6-174LS138功能表表6-274LS153功能表SASBSCA

10、2A1A0Y0YY2Y3YY5Y6Y7A1A0Y14STD3-D00111111111111111111010000011111111000110111111000D3-D0D01001011011111001D3-D0D11001111101111010D3-D0D21010011110111011D3-D0D3101011111101110110111111011011111111110表6-374LS155功能表1ST1A01F01F11F21F32STA1A02F02F12F22F3A01111111111001D1110002D11110111D1100112D11110111D10

11、10112D11111111D0111112DY0Y1Y2Y34Y5Y6Y7Y74LS138&ENA0ASCA1SASB2CBAA0A1BY1Y274LS153T0123T0D1D23SDDDDSDD11111222221F01F11F21F32F02F12F22F374LS155A0A11ST1D2ST2DB圖6-1解:F=(A+B)(B+C)(A+C)ABCABCABCABC=m(3,5,6,7)(2分)FF&F1F01F11F21F32F02F12F22F3YY1274LS155Y0Y1Y2Y3Y4Y5Y6Y774LS153A0A11ST2ST2D74LS138ENT0123T01231

12、DADDDDSDDDDA1S111122222A&SA01A0A1SBSC002CBCB00AA11ACBA100(18分)七、(10分)邏輯函數(shù)F(A,B,C,D)ABDACDABCD。已知該函數(shù)的拘束條件為ABCABCD0,(1)將邏輯函數(shù)及拘束條件填入圖7-1,利用卡諾圖將函數(shù)化簡(jiǎn)為最簡(jiǎn)與或表達(dá)式;(2)將邏輯函數(shù)及拘束條件填入圖7-2,利用卡諾圖簡(jiǎn)化為最簡(jiǎn)與或非表達(dá)式。AB00011110ABCDCD000111100000010111111010圖7-1圖7-2解:(1)AB011110CD00001010100110000101100(2分)ADBCD(3分)(2)AB00011110CD001010100110000101100(2分)FABACD(3分)八、(8分)由四位數(shù)碼比較器7485(功能表見(jiàn)表8-1)和四位加法器74283組成的電路如圖8-1所示,若輸入為2421BCD碼,(1)在真值表8-2中達(dá)成輸出的填寫;(2)說(shuō)明該電路達(dá)成什么編碼的變換。表8-17485的功能表比較輸入級(jí)聯(lián)輸入輸出a3b3a2b2a1b1a0b0GSEABAb3100a3b2100a3=b3a2b1100a3=b3a2=b2a1b0100a3=b3a2=b2a1=b1a0BI0A00A=B

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論