實(shí)驗(yàn)四1計(jì)數(shù)器、數(shù)值比較器譯碼器產(chǎn)生脈沖序列_第1頁
實(shí)驗(yàn)四1計(jì)數(shù)器、數(shù)值比較器譯碼器產(chǎn)生脈沖序列_第2頁
實(shí)驗(yàn)四1計(jì)數(shù)器、數(shù)值比較器譯碼器產(chǎn)生脈沖序列_第3頁
實(shí)驗(yàn)四1計(jì)數(shù)器、數(shù)值比較器譯碼器產(chǎn)生脈沖序列_第4頁
已閱讀5頁,還剩6頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、 實(shí)驗(yàn)四(1)、用計(jì)數(shù)器、數(shù)值比較器、譯碼器產(chǎn)生脈沖序列 1.掌握用74LS161構(gòu)成任意進(jìn)制計(jì)數(shù)器的方法;2.掌握產(chǎn)生脈沖系列的一般方法。一、實(shí)驗(yàn)?zāi)康亩?、設(shè)計(jì)任務(wù)與要求 1.基本內(nèi)容1.按圖所示電路連接,分析仿真結(jié)果;2.加入時(shí)鐘脈沖,觀察輸出狀態(tài),繪出輸出波形。二、設(shè)計(jì)任務(wù)與要求 2.擴(kuò)展內(nèi)容 用74LS138和74LS151及邏輯門實(shí)現(xiàn)一個(gè)比較電路。要求比較兩個(gè)4位二進(jìn)制數(shù),當(dāng)兩個(gè)4位二進(jìn)制數(shù)相等時(shí)輸出為1,否則為0。三.實(shí)驗(yàn)原理1.計(jì)數(shù)器 集成計(jì)數(shù)器74LS161,可以構(gòu)成任意進(jìn)制的計(jì) 數(shù)器。2.數(shù)值比較器 74LS85的功能及使用。3.脈沖序列發(fā)生器 脈沖序列發(fā)生器能夠產(chǎn)生一組在時(shí)間

2、上有先后的 脈沖序列,利用這組脈沖可以使控制形成所需要 的各種控制信號(hào)。四、實(shí)驗(yàn)儀器、設(shè)備與器件 1. 電子技術(shù)綜合實(shí)驗(yàn)儀; 2. 芯片:74LS10, 74LS30, 74LS85,74LS138,74LS161; 五.實(shí)驗(yàn)內(nèi)容與步驟1.用74LS161和74LS85產(chǎn)生脈沖序列5VcrD0D1D2D3PTLDQ0 Q1 Q2 Q31213111443651024365911191142475V101567535V5V131210A0B3B2B1B0A1A3A2F3ABaba=b74LS16174LS85cp Q3 Q2 Q1 Q0 F1 F2 F3 0 0 0 0 0 0 0 1 0 0

3、1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 15V2.用74LS161和74LS138及邏輯門產(chǎn)生脈沖序列5VF3F15VF2crD0D1D2D3PTLDQ0 Q1 Q2 Q312131114436510243659175V1055V321A0A1A274LS161cp46E3E2E174LS13801765432791011121312341581274LS3074LS10Q3 Q2 Q1 Q0F1 F2 F30 0 1 0 0 0 1 10 1 0 00 1 0 10 1 1 00 1

4、1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 1123456789101112131474LS30ABCDEFGNDVccNCHGNCNCY3.芯片管腳及功能12345678910111213141516VccA3B2A2A1B1A0B0B3ABABA=BAB74LS85數(shù)據(jù)輸入數(shù)據(jù)輸入聯(lián)級(jí)輸入輸出 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9ABC使能輸入輸出地Vcc數(shù) 據(jù) 輸 出Y0 Y1 Y2 Y3 Y4 Y5 Y6輸入端輸出端(低有效)允許選擇G1 G2CBAY0 Y1 Y2 Y3 Y4 Y5 Y6Y7X 1XX

5、X 1 1 1 1 1 1 1 10 XXXX1 1 1 1 1 1 1 11 00 0 0 0 1 1 1 1 1 1 11 00 0 1 1 0 1 1 1 1 1 11 0 0 1 0 1 1 0 1 1 1 1 11 00 1 1 1 1 1 0 1 1 1 11 01 0 0 1 1 1 1 0 1 1 11 01 0 1 1 1 1 1 1 0 1 11 0 1 1 0 1 1 1 1 1 1 0 11 01 1 1 1 1 1 1 1 1 1 0G1=1 G2=0器時(shí)譯碼正常工作 G2=G2A+G2BG2AG2BG1Y774LS13874LS10芯片SN74LS1021345678910111213141A1B2A1CVcc2B2C2Y1Y3C3B3Y3AGND六、實(shí)驗(yàn)報(bào)告要求 1. 實(shí)驗(yàn)?zāi)康摹?2. 簡述實(shí)驗(yàn)原理。 3. 分析各個(gè)電路的功能,將實(shí)測輸出狀態(tài)填入表1和表2,將實(shí)測輸出狀態(tài)與分析結(jié)果記錄比較,對(duì)實(shí)驗(yàn)結(jié)果進(jìn)行分析 4. 比較兩個(gè)電路,分析其特點(diǎn). 。 5. 思考題。七、思考題 1.

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論