超大規(guī)模集成電路_第1頁
超大規(guī)模集成電路_第2頁
超大規(guī)模集成電路_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、Assignment 41. Using HSPICE and TSMC 0.18 pm CMOS technology model with 1.8 V power supply, plot the subthreshold current IDSUB versus VBS,and the saturation current IDSAT versus VBS for an NMOS device with W=400 nm and L=200 nm. Specify the range for VBS as 0 to 2.0 V. Explain the results.2. Using

2、HSPICE and TSMC 0.18 um CMOS technology model with 1.8 V power supply, (1) plot log IDS versus VGS while varying VDS for an NMOS device with L=200 nm, W=800 nm and a PMOS with L=200 nm, W= 2 pm. (2) Which device exhibits more DIBL(Drain-Induced Barrier Lowering)?1、 solution:Codel:*.title Idsub Vs Vb

3、s .lib C:UsersAdministratorDesktopIdsubmm018.l TT * set 0.18um library.opt scale=0.1u * set lambda*.model nch NMOS level=49mn drainn gaten Gnd bodyn nch l=2 w=4 ad=20 pd=4 as=20 ps=4Vdd Vdd 0 1.8Vdsn drainn 0 0.2Vgsn gaten 0 0.2Vbsn bodyn Gnd 1.8 .dc Vbsn 0 -2.0 -0.05 .print dc I1(mn) .enddsatversus

4、 VBS:Code2:*.title Idsat_Vs_Vbs.lib C:UsersAdministratorDesktopIdsubmm018.l TT * set 0.18um library.opt scale=0.1u * set lambda*.model nch NMOS level=49mn drainn gaten Gnd bodyn nch l=2 w=4 ad=20 pd=4 as=20 ps=4Vdd Vdd 0 1.8Vdsn drainn 0 14Vgsn gaten 0 1.8Vbsn bodyn Gnd 1.8.dc Vbsn 0 -2.0 -0.05.prin

5、t dc I1(mn).end上早對(duì)數(shù)化坐標(biāo)下:其中紅色表示NMOS器件,黃色表示PMOS器件。LjLj司A頗!盹 j、 1j.2WLEy I IJ喊皿別Code:*.title Ids_Vs_Vgs.param supply=1.8 *set value of Vdd.lib C:UsersAdministratorDesktopIds_Vgsmm018.l TT * set 0.18um library.opt scale=0.1u * set lambda*.model pch PMOS level=49*.model nch NMOS level=49mp drainp gatep V

6、dd Vdd pch l=2 w=20 ad=100 pd=20 as=100 ps=20mn drainn gaten Gnd Gnd nch l=2 w=8 ad=40 pd=8 as=40 ps=8Vdd Vdd 0 SupplyVgsp Vdd gatep dcVgsn gaten 0 dcVdsp Vdd drainp dcVdsn drainn 0 dc.dc Vgsp 0 Supply Supply/40 Vdsp 0 Supply Supply/8.dc Vgsn 0 Supply Supply/40 Vdsn 0 Supply Supply/8.print dc I1(mp).print dc I1(mn).end(2) DIBL即是當(dāng)溝道長(zhǎng)度減小、電壓VGS增加、使得漏結(jié)與源結(jié)的耗盡層靠近時(shí),溝道中 的電力線可以從漏

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論