電工電子技術(shù) 第八章_第1頁
電工電子技術(shù) 第八章_第2頁
電工電子技術(shù) 第八章_第3頁
電工電子技術(shù) 第八章_第4頁
電工電子技術(shù) 第八章_第5頁
已閱讀5頁,還剩127頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、第八章 門電路和組合(zh)邏輯電路8.1邏輯代數(shù)基礎(chǔ)知識8.2基本邏輯門電路8.3組合邏輯電路(lu j din l)的分析與設(shè)計8.4常用組合邏輯器件共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 數(shù)字電路是電子電路中的一類,它與模擬電路不同,數(shù)字電路處理的信號是離散(lsn)變化的脈沖信號,而模擬電路處理的是連續(xù)變化的模擬信號。因為邏輯代數(shù)是分析和研究數(shù)字邏輯電路的基本工具,而邏輯門電路是構(gòu)成數(shù)字電路的基本單元,故本章在介紹了邏輯代數(shù)的基礎(chǔ)知識后,講述了邏輯門電路及其構(gòu)成,最后介紹了組合邏輯電路的分析和設(shè)計方法以及常用的中小規(guī)模組合邏輯器件。 8.1.1概述 邏輯代數(shù)是一種描述客觀事物

2、間邏輯關(guān)系的數(shù)學(xué)方法,它是英國數(shù)學(xué)家喬治布爾創(chuàng)立的,所以又稱布爾代數(shù),該函數(shù)表達式中邏輯變量的取值和邏輯函數(shù)值都只有兩個值,即0和1。這兩個值不具有數(shù)量大小的意義,僅表示客觀事物的兩種相反的狀態(tài),如開關(guān)的閉合與斷開;晶體管的飽和導(dǎo)通與截止;電位的高與低;真與假等。數(shù)字電路在早期又稱為開關(guān)電路,因為下一頁返回共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 它主要由一系列開關(guān)元件組成,具有相反的二狀態(tài)特征,所以特別適用于用邏輯代數(shù)來進行分析和研究,因此邏輯代數(shù)廣泛應(yīng)用于數(shù)字電路。 數(shù)字信號在時間上和數(shù)值上均是離散的,如圖8-1所示。數(shù)字信號在電路(dinl)中常表現(xiàn)為突變的電壓或電流。 數(shù)字信號

3、是一種二值信號,用兩個電平(高電平和低電平)分別來表示兩個邏輯值(邏輯1和邏輯0)。有兩種邏輯體制:正邏輯體制和負邏輯體制。正邏輯體制規(guī)定:高電平為邏輯1,低電平為邏輯0;負邏輯體制規(guī)定:低電平為邏輯1,高電平為邏輯0。如果采用正邏輯,圖8-1所示的數(shù)字電壓信號就成為下圖所示邏輯信號。 圖8-2 信號波形圖 8.1.數(shù)制與碼制 數(shù)制上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 數(shù)制就是計數(shù)(j sh)的方法。在日常生活中,人們習(xí)慣用十進制數(shù),而在數(shù)字系統(tǒng)中多采用二進制數(shù)、八進制數(shù)、十六進制數(shù)等。 十進制數(shù) 日常生活中人們最習(xí)慣用的就是十進制。十進制用09十個數(shù)碼表示,基數(shù)為

4、10,計數(shù)規(guī)律是“逢十進一”。十進制整數(shù)從個位起各位的權(quán)分別為100、101、102。例如,十進制數(shù)555的按權(quán)展開式為: (555)10=5102+5101+5100 二進制數(shù) 二進制數(shù)用0和1兩個數(shù)碼表示,基數(shù)為2,計數(shù)規(guī)律是“ 逢二進一”。二進制數(shù)從右至左的權(quán)分別為20、21、22。例如,二進制數(shù)1011的按權(quán)展開式為: (1011)2=123+022+121+120 十六進制數(shù) 上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 十六進制數(shù)用09、A、B、C、D、E、F十六個數(shù)碼表示,基數(shù)為16,計數(shù)規(guī)律是“逢十六進一”,其中A、B、C、D、E、F分別表示十進制數(shù)的10、

5、11、12、13、14、15。十六進制數(shù)從右至左的權(quán)分別為160、161、162。例如,十六進制數(shù)4F5的按權(quán)展開式為: (4F5)16=4162+15161+5160 ()不同進制之間的轉(zhuǎn)換 )十進制數(shù)與二進制數(shù)的相互(xingh)轉(zhuǎn)換 十進制整數(shù)轉(zhuǎn)換成二進制數(shù) 將十進制整數(shù)轉(zhuǎn)換成二進制數(shù)可以采用除2取余法。其方法是:將十進制整數(shù)連續(xù)除以2,求得各次的余數(shù),直到商為0,每次所得余數(shù)依次是二進制數(shù)由低位到高位的各位數(shù)碼。 例-1 將十進制數(shù)29轉(zhuǎn)換成二進制數(shù)。上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 解 2 2 9 余1(低位) 2 1 4 余0 2 7 余1 2 3

6、余1 2 1 余1(高位(o wi)) 0 所以 (29)10=(11101)2 二進制整數(shù)轉(zhuǎn)換為十進制數(shù) 二進制整數(shù)轉(zhuǎn)換為十進制數(shù)的方法是:按權(quán)展開相加。 例8-2 將二進制數(shù)110011轉(zhuǎn)換成十進制數(shù) 解 (110011) 2 =125+124+121+120=(51) 10 )二進制數(shù)與十六進制數(shù)的相互轉(zhuǎn)換 二進制整數(shù)轉(zhuǎn)換為十六進制數(shù)上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 二進制整數(shù)轉(zhuǎn)換為十六進制數(shù)的方法是:將二進制整數(shù)從最低位開始,每四位一組,將每組都轉(zhuǎn)換為一位的十六進制數(shù)。 例8-3 寫出二進制數(shù)10011101010的十六進制表示(biosh)。 解 因為

7、 0100 1110 1010 4 E A 所以,(10011101010)2=(4EA)16 十六進制整數(shù)轉(zhuǎn)換為二進制數(shù) 十六進制整數(shù)轉(zhuǎn)換為二進制數(shù)的方法是:將十六進制整數(shù)的每一位轉(zhuǎn)換為相應(yīng)的四位二進制數(shù)。 例8-4 寫出十六進制數(shù)3B9的二進制表示。 解 因為 3 B 9 上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 0011 1011 1001 所以,(3B9)16=(1110111001)2 十進制數(shù)轉(zhuǎn)換成十六進制數(shù),可先將十進制數(shù)轉(zhuǎn)換為二進制數(shù),然后轉(zhuǎn)換成十六進制數(shù),也可用除16取余法。 碼制 在數(shù)字系統(tǒng)中,二進制數(shù)碼不僅可表示數(shù)值的大小,而且(r qi)常用于表

8、示特定的信息。將若干個二進制數(shù)碼0和1按一定的規(guī)則排列起來表示某種特定含義的代碼,稱為二進制代碼。將十進制數(shù)的09十個數(shù)字用二進制數(shù)表示的代碼,稱為二-十進制碼,又稱BCD碼。常用的二-十進制代碼為8421BCD碼,這種代碼的每一位的權(quán)值是固定不變的,為恒權(quán)碼。它取了4位自然二進制數(shù)的前10種組合,即0000(0)1001(9),從高位到低位的權(quán)值分別是8,4,2,1,去掉后6種組合,所以稱為8421BCD碼。如,。表8-1給出了十進制數(shù)與8421BCD碼的對應(yīng)關(guān)系。上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 8.1.基本邏輯運算 基本的邏輯關(guān)系有與邏輯、或邏輯和邏輯非三

9、種,與之對應(yīng)的邏輯運算為與運算(邏輯乘)、或運算(邏輯加)、非運算(邏輯非)。 (1)與邏輯 在圖8-3所示的串聯(lián)開關(guān)電路中,可以看出,只有開關(guān)A和B全都閉合,燈L才亮,兩個開關(guān)中只要有一個不閉合,燈L就不會亮。這個電路表示了這樣一個邏輯關(guān)系(gun x):決定某一事件的全部條件都具備(如開關(guān)A、B都閉合)時,該事件才會發(fā)生(燈L亮)。這種關(guān)系(gun x)稱為與邏輯。 如果規(guī)定開關(guān)閉合、燈亮為邏輯1態(tài),開關(guān)斷開、燈滅為上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 邏輯0態(tài),則開關(guān)A、B的全部狀態(tài)組合和燈L狀態(tài)之間的關(guān)系可用表8-2表示。該表又稱為與邏輯真值表,它真實反映了

10、輸出函數(shù)與輸入變量間的邏輯關(guān)系。由該表可看出邏輯變量A、B的取值和函數(shù)L的值之間的關(guān)系滿足(mnz)邏輯乘的運算規(guī)律,可用下式表示 L=AB (8-1) 式中“ ”是與運算符號,在不致混淆的情況下可省去。實現(xiàn)與運算的電路稱為與門,其邏輯符號如圖8-4所示。對于多變量的邏輯乘可寫成 Y=ABC (2)或邏輯 在圖8-5所示的并聯(lián)開關(guān)電路中,可以看出,只要開關(guān)A閉合,或者開關(guān)B閉合,或者開關(guān)A和B都閉合,燈L就亮;只有上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 兩個開關(guān)都斷開時,燈L才熄滅。這個電路表示了這樣一個邏輯關(guān)系:決定某一事件的全部條件中,只要有一個或幾個條件都具備時

11、,該事件就會發(fā)生(燈L亮)。這種關(guān)系稱為或邏輯。表8-3為或邏輯真值表,由該表可看出邏輯變量A、B的取值和函數(shù)L的值之間的關(guān)系滿足邏輯加的運算規(guī)律,可用下式表示 L=A+B (8-2) 式中“+”是或運算符號,在不致(bzh)混淆的情況下可省去。實現(xiàn)或運算的電路稱為或門,其邏輯符號如圖8-6所示。對于多變量的邏輯加可寫成 L=A+B+C (3)邏輯非 如圖8-7所示的電路中,可看出開關(guān)A的狀態(tài)與燈L的狀態(tài)上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 滿足表8-4所表示的邏輯關(guān)系:開關(guān)閉合則燈滅;反之則燈亮,即在事件中結(jié)果總是和條件呈相反狀態(tài)的邏輯關(guān)系,這種互相否定的因果關(guān)系

12、稱為邏輯非,可用下式表示 (8-3) 式中變量的上方“”號表示非。是A的反變量,讀作A非。實現(xiàn)非運算的電路稱為非門,其邏輯符號如圖8-8所示。由于非門(fi mn)的輸出信號和輸入信號反相,故非門(fi mn)又稱為反相器。 其他常用邏輯運算都可用上述基本運算組合而成。表8-5列出了幾種常用的邏輯運算函數(shù)及其相應(yīng)的邏輯門電路的代表符號,以便于比較和應(yīng)用。上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 例8-5 已知與門、或門的兩個變量的輸入波形如圖8-9所示,試畫出或門輸出L1和與門輸出L2的波形。 8.1.4邏輯代數(shù)(dish)的基本公式、定律及其規(guī)則 1邏輯代數(shù)的基本運算

13、公式 邏輯代數(shù)的基本公式是一些不需要證明的、可以直觀看出的恒等式。它們是邏輯代數(shù)的基礎(chǔ),利用這些基本公式可以化簡邏輯函數(shù),還可以用來推證一些邏輯代數(shù)的基本定律。對于邏輯常量間、變量與常量間以及變量間的與、或、非三種基本邏輯運算公式列于表8-6中。 2邏輯代數(shù)的基本定律上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 邏輯(lu j)代數(shù)的基本定律是分析、設(shè)計邏輯(lu j)電路,化簡和變換邏輯(lu j)函數(shù)式的重要工具。表8-7所列是一些常用的邏輯代數(shù)的基本定律。 3邏輯代數(shù)的重要規(guī)則(定理) 為了更好地理解邏輯恒等式和邏輯函數(shù)的內(nèi)在規(guī)律,為了從已知的恒等式推出更多的恒等式,

14、下面介紹3個重要規(guī)則。 (1)代入規(guī)則(定理) 在任何一個邏輯等式中,如果將等式兩邊的某一變量都用另一個變量或邏輯函數(shù)代替,該等式依然成立。 例如:恒等式A(B+C)=AB+AC,當(dāng)用(C+D)代替等式中的C,則可得到:A(B+C+D)=AB+A(C+D)=AB+AC+AD,此等式仍然成立。 (2)反演規(guī)則(定理)上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 求一個邏輯函數(shù)L的反函數(shù)時,只要將函數(shù)中所有“”換成“+”,“+”換成“”;“0”換成“1”,“1”變成“0”;原變量換成反變量,反變量換成原變量;則得到的邏輯函數(shù)式就是邏輯函數(shù)L的反函數(shù)。 例如利用反演規(guī)則求的反函數(shù)

15、為。 證明:利用反演定理,可以較容易地求出一個函數(shù)的反函數(shù),但變換時要注意兩點:一是要保持原式中運算的優(yōu)先(yuxin)順序,即必須按照先括號,再與后或的順序變換,二是不是同一個變量上的非號應(yīng)保持不變。 (3)對偶規(guī)則(定理) L是一個邏輯表達式,如果將L中的“”換成“+”,“+”換成“”;“0”換成“1”,“1”換成“0”,得到新的邏輯函數(shù)式L,稱L為原函數(shù)L的對偶函數(shù)。求對偶函數(shù)時應(yīng)注意變量和原式中的優(yōu)先順序應(yīng)保持不變。上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 對偶規(guī)則是指當(dāng)某個(mu )恒等式成立時,其對偶式也成立。如果兩個函數(shù)相等,那么它們的對偶函數(shù)式也相等,反

16、之也成立。 例如:,其對偶式為,其對偶式為在運用對偶規(guī)則應(yīng)注意:求對偶式與求反演式不同,對偶變換時,內(nèi)外非號一律不動;要保持變換前后運算次序不變。 8.1.5邏輯函數(shù)及其表示方法 1邏輯函數(shù)的建立 例8-6 三個人表決一件事情,結(jié)果按“少數(shù)服從多數(shù)”的原則決定,試建立該邏輯函數(shù)。 解:第一步:設(shè)置自變量和因變量。 第二步:狀態(tài)賦值。對于自變量A、B、C設(shè):同意為邏輯“1”,不同意為邏輯“0”。對于因變量L設(shè):事情通過為 邏輯“1”,沒通過為邏輯“0”。上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 第三步:根據(jù)題義及上述規(guī)定列出函數(shù)的真值表如表8-8所示。 一般地說,若輸入邏

17、輯變量A、B、C的取值確定以后,輸出邏輯變量L的值也唯一地確定了,就稱L是A、B、C的邏輯函數(shù),寫作(xizu): L=f(A,B,C) 邏輯函數(shù)與普通代數(shù)中的函數(shù)相比較,有兩個突出的特點: (1)邏輯變量和邏輯函數(shù)只能取兩個值0和1。 (2)函數(shù)和變量之間的關(guān)系是由“與”、“或”、“非”三種基本運算決定的。 2邏輯函數(shù)的表示方法 邏輯函數(shù)的表示方法主要有三種,它們是真值表、函數(shù)表達式和邏輯圖。上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 (1)真值表表示法 將輸入邏輯變量的各種可能取值和相應(yīng)的函數(shù)值排列在一起而組成的表格。 如例8-6中以三個輸入A、B、C的表決邏輯,輸出

18、L與輸入的多數(shù)(dush)相一致,表8-8為該表決電路的邏輯真值表,在該表中把全部可能出現(xiàn)的邏輯組合狀態(tài)都反映出來。這種表示方法直觀,并且具有唯一性。 (2)函數(shù)表示法 函數(shù)表示法是由邏輯變量和“與”、“或”、“非”三種運算符所構(gòu)成的表達式。 1)由真值表寫出表達式 以例8-6的三變量表決邏輯為例,從真值 表8-8中可以看出: 當(dāng)A=0,B=1,C=1時,L=1,即。 當(dāng)A=1,B=0,C=1時,L=1,即。上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 當(dāng)A=1,B=1,C=0時,L=1,即。 當(dāng)A=1,B=1,C=1時,L=1,即。 把輸出為“1”時的所有取值組合相邏輯或

19、起來,即可得到表示該函數(shù)的邏輯表達式: 用函數(shù)式表示邏輯關(guān)系不如真值表直觀,但它便于運用定理和規(guī)則(guz)來運算、變換和化簡。 2)邏輯表達式的基本類型 邏輯函數(shù)的真值表是惟一的,而表達式是多種多樣的,常用的典型表達式有:與或式、或與式、與非與非式、或非或非式和與或非式。例如: 上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 這五種類型的表達式恰好和門電路的主要類型相對應(yīng),與或式和或與式可用與門和或門的組合來實現(xiàn),與非與非式可用與非門來實現(xiàn),或非或非式可用或非門來實現(xiàn),與或非式可用與或非門來實現(xiàn)。其中,與或表達式是邏輯函數(shù)的最基本表達形式。 (3)邏輯圖表示法 邏輯圖是由邏

20、輯符號及它們之間的連線而構(gòu)成的圖形。 由函數(shù)表達式可以畫出其相應(yīng)(xingyng)的邏輯圖。 例8-7 畫出函數(shù) 的邏輯圖。 解:可用兩個非門、兩個與門和一個或門組成。如圖8-10所示。 由邏輯圖也可以寫出其相應(yīng)的函數(shù)表達式。 例8-8 寫出如圖8-11所示邏輯圖的函數(shù)表達式。 解:可由輸入至輸出逐步寫出邏輯表達式:上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 8.1.6邏輯函數(shù)的化簡 邏輯圖是根據(jù)表達式做出來的,表示同一個邏輯關(guān)系,表達式越簡單,用的門電路數(shù)目和連接線就越少,既經(jīng)濟,又提高了電路的可靠性。為此,常常要對邏輯函數(shù)進行化簡。化簡時又常以與或式為基礎(chǔ),因為這種表

21、達式便于推演和利用各種定理。公式化簡法就是利用邏輯代數(shù)的基本定理、公式等來化簡。以下介紹一些常用的代數(shù)化簡法。 (1)并項法。 運用(ynyng)公式 ,將兩項合并為一項,消去一個變量。如: (2)吸收法。 運用吸收律A+AB=A,消去多余的與項。如: (3)消去法。上一頁返回下一頁共一百三十二頁8.1邏輯(lu j)代數(shù)基礎(chǔ)知識 (4)配項法。 先通過乘以 或加上 ,增加必要的乘積項,再用以上方法化簡。如: 在化簡邏輯函數(shù)時,要靈活運用上述方法,才能將邏輯函數(shù)化為最簡。 例8-9 化簡邏輯函數(shù): 解: (利用 ) (利用A+AB=A) (利用 ) 代數(shù)化簡法的優(yōu)點是不受變量數(shù)目的限制。缺點是

22、:沒有固定的步驟可循;需要熟練運用各種公式(gngsh)和定理;在化簡一些較為復(fù)雜的邏輯函數(shù)時還需要一定的技巧和經(jīng)驗;有時很難判定化簡結(jié)果是否最簡。上一頁返回共一百三十二頁8.2基本(jbn)邏輯門電路 門電路是數(shù)字電路中最基本的單元電路。門電路的輸入量與輸出量滿足一定的邏輯關(guān)系。按其邏輯功能來分,有與門電路、或門電路、與非門電路、或非門電路等。本節(jié)著重介紹晶體管的開關(guān)特性、TTL門電路、CMOS門電路和集成門電路使用注意事項,主要(zhyo)掌握這些門電路的特點、外部特性和邏輯功能,對其內(nèi)部電路也要作一些了解,以有助于合理地選擇和正確地使用。 8.2.1晶體管的開關(guān)特性 數(shù)字電路中二、三極管

23、和場效應(yīng)管基本上是工作在開關(guān)狀態(tài),既飽和導(dǎo)通和截止?fàn)顟B(tài)。因此需要了解它們在開關(guān)狀態(tài)下工作的特點,同時還要研究它們在“開”與“關(guān)”狀態(tài)轉(zhuǎn)換過程中所出現(xiàn)的問題。 1二極管的開關(guān)特性 二極管電路如圖8-12(a)所示,二極管的特性如圖8-12(b)所示,為二極管兩端的電壓。返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 (1)靜態(tài)特性 輸入電壓uI的波形圖如圖8-12(c)所示,正向電壓值為UF,反向電壓值為UR,在不考慮動態(tài)變化過程的條件下,其正向?qū)娏鳛?式中為二極管導(dǎo)通時的正向壓降(硅管UV0.7V,鍺管UV0.2V),當(dāng)輸入電壓uI為反向電壓UR時,流過二極管和RL中的電流為IR,

24、與輸入uI相對應(yīng)的電流波形圖如圖8-12(c)中的下圖粗實線所示。由以上分析可見:二極管開關(guān)并不是理想開關(guān),正向?qū)〞r有管壓降UV,反向截止時有反向飽和電流IR;如果正向?qū)〞r忽略UV,二極管相當(dāng)于一個閉合的開關(guān),反向截止時忽略IR,二極管相當(dāng)于一個斷開的開關(guān)。 (2)二極管開關(guān)的動態(tài)特性 如圖8-12(c)所示,在t=t1時,輸入電壓uI由UF突變到UR,而二極管不能立刻截止,因為二極管有電容效應(yīng)(PN結(jié)勢壘電容和擴散電容),電容兩端(lin dun)的電壓不能突變,也就是存在上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 電容充放電的漸變過程。在輸入電壓突變的瞬間(shn j

25、in),二極管仍維持突變前的壓降值UV和極性,這瞬間的反向電流為 當(dāng)t=t2時存儲電荷基本消散,反向電流開始下降。當(dāng)t=t3時反向電流降到0.1IR。 ts=t2-t1為存儲時間,這是消散存儲電荷的時間,體現(xiàn)了擴散電容效應(yīng)。 ts=t3-t2為下降時間,這是勢壘區(qū)變寬的過程,體現(xiàn)了勢壘電容效應(yīng)。 trets十tt稱為反向恢復(fù)時間。 二極管作開關(guān)作用是利用它的單向?qū)щ娦?,?dāng)外加電壓頻率較高,輸入的反向電壓保持的時間小于tre時,二極管就失去了單向?qū)щ姷奶匦?,也就不能作開關(guān)了。 同理,二極管從截止轉(zhuǎn)為正向?qū)ㄒ残枰獣r間,這段時間稱為開通時間。開通時間比反向恢復(fù)時間要小得多,一般可以忽略不計。上一頁

26、返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 2三極管的開關(guān)(kigun)特性 (1)靜態(tài)開關(guān)特性 在數(shù)字電路中,三極管是作為一個開關(guān)管來使用的,它工作在飽和導(dǎo)通狀態(tài)或截止?fàn)顟B(tài)。下面參照圖8-13所示共發(fā)射極三極管開關(guān)電路和輸出特性曲線來討論三極管的靜態(tài)開關(guān)特性。 截止條件 當(dāng)輸入uI小于三極管發(fā)射結(jié)死區(qū)電壓時,IBICBO0,ICICEO0,VCEVCC,三極管工作在截止區(qū),對應(yīng)圖8-13(b)中的A點。三極管工作在截止?fàn)顟B(tài)的條件為:發(fā)射結(jié)反偏或小于死區(qū)電壓。對于硅三極管,當(dāng)UBE0.5時, ,即可認為管子處于截止?fàn)顟B(tài)。實際應(yīng)用中,為提高管子的截止可靠性,防止因外界干擾使三極管脫離

27、截止區(qū),一般都加一定的反偏電壓。截止時的等效電路如圖8-14所示。上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 放大狀態(tài) 發(fā)射結(jié)正向偏置,集電結(jié)反向偏置, 與 間呈正比關(guān)系且有放大作用,即 管子工作于放大狀態(tài)。 飽和狀態(tài) 當(dāng) ,集電結(jié)和發(fā)射結(jié)均正偏時,iB增大,iC不再以 保倍的關(guān)系增大,而基本上保持不變。此時三極管工作于飽和狀態(tài)。 通常以 或以 為臨界飽和(boh)條件,當(dāng) 時為過飽和(boh)。稱 / 為飽和(boh)深度系數(shù) ,一般 取值為1.52.5。在飽和(boh)時,C、E間的飽和(boh)壓降很小,即 因此,C、E間可視為短路,相當(dāng)于開關(guān)接通。其等效電路如圖8-1

28、4(b)所示。 上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 (2)動態(tài)開關(guān)(kigun)特性 和二極管相似,三極管工作在開關(guān)狀態(tài)時,其內(nèi)部電荷的建立與消散都需要一定的時間。因此,集電極電流的變化總是滯后于輸入電壓的變化,這說明三極管由截止變?yōu)轱柡突蛴娠柡妥優(yōu)榻刂剐枰欢ǖ臅r間。 8.2.2 MOS管的開關(guān)特性 金屬氧化物半導(dǎo)體場效應(yīng)管(簡稱MOS)也可作為開關(guān)管使用,它分為增強型MOS管和耗盡型MOS管兩類,兩者的工作原理相同,區(qū)別在于當(dāng)柵極源極電壓 時,增強型MOS管無導(dǎo)電溝道,而耗盡型MOS管已存在導(dǎo)電溝道。根據(jù)采用的基片材料不同,增強型和耗盡型MOS管又分別有N溝道和P

29、溝道兩種類型。圖8-15(a)是N溝道增強型管組成的開關(guān)電路,MOS管的開啟電壓為 當(dāng)輸入電壓 時,MOS管形成導(dǎo)電溝道,管子導(dǎo)通,溝道電阻為 上式表明,MOS管溝道電阻與 有關(guān),當(dāng) 時,溝道電阻與近似成反比。 當(dāng)輸入電壓UI增加得足夠大時,MOS管的溝道電阻將變得很小,只要 ,輸出電壓將變?yōu)榈碗娖?,?,MOS管相當(dāng)于開關(guān)閉合狀態(tài), 其等效電路如圖8-15(c)所示。 由于MOS管是單極型器件,溝道的形成和消失基本上不需要時間,MOS管的開關(guān)時間主要取決于輸入電容及輸出電容的充放電時間,因此在等效電路中輸入電容是不能忽略的,它的大小直接(zhji)影響MOS管的開關(guān)時間。上一頁返回下一頁共一

30、百三十二頁8.2基本(jbn)邏輯門電路 8.2.3 TTL與非門 TTL門電路就是(jish)晶體管-晶體管邏輯電路,其輸入端、輸出端均由晶體管組成。TTL門電路具有功耗小、速度快、扇出數(shù)大、成本低等優(yōu)點,是一種使用較為廣泛的電路。 1.TTL與非門 (1)工作原理 標(biāo)準TTL與非門電路和邏輯符號如圖8-16(a)、(b)所示。它的工作原理如下: 輸入A、B、C中有一個為“0”時,T1管飽和,T1管的基極被鉗位在1V左右,不能使T2、T5導(dǎo)通,T3、T4組成的復(fù)合管導(dǎo)通,輸出 ,為高電平“1”。 輸入A、B、C中全為“1”時,+5V經(jīng)R1、T1管集電結(jié)、,T2管的發(fā)射結(jié)、T5管發(fā)射結(jié)導(dǎo)通,此

31、時T1基極被鉗位在2.1V左右,T1管的發(fā)射結(jié)反偏截止,T2、T5飽和導(dǎo)通,T3、T4截止,輸出 為低電平“0”。 上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 (2)電壓傳輸特性 電壓傳輸特性是指輸出電壓隨輸入電壓uI變化的關(guān)系(gun x)曲線。 曲線(分為AB、BC、CD和DE四段)。 如圖8-17(a)所示,將TTL與非門的一個輸入端的電位由小變大,而將其它輸入端接電源(高電平),測其輸出電壓。從圖8-17(b)的電壓傳輸特性上可以看到:當(dāng)輸入電壓UI小于0.6V時,輸出電壓UO為高電平,對應(yīng)圖中AB段;當(dāng)UI由0.6V繼續(xù)升高時,UO線性下降,如圖中BC段,當(dāng)UI增大

32、到1.4V左右時,輸出UO急劇下降,并變?yōu)榈碗娖?,如圖中CD段,這一段叫作過渡區(qū)或轉(zhuǎn)折區(qū),所對應(yīng)的輸入電壓稱為閾值電壓或門限電壓,用UTH表示(典型值為1.3V1.V);此后,UI再升高,輸出UO保持為低電平,即 ,如圖中DE段。 (3)TTL與非門的主要參數(shù) 輸出高電平UOH:在正邏輯體制中代表邏輯“1”的輸出電壓。上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 輸出低電平UOL:在正邏輯體制中代表(dibio)邏輯“0”的輸出電壓。UOL的理論值為0.3V,產(chǎn)品規(guī)定輸出低電平的最大值UOL(max)=0.4V。 開門電平電壓UON是指輸出電壓下降到UOL(max)時對應(yīng)的輸入

33、電壓。即輸入高電壓的最小值。在產(chǎn)品手冊中常稱為輸入高電平電壓,用UIH(min)表示。產(chǎn)品規(guī)定UIH(min)=2V。 關(guān)門電平電壓UOFF是指輸出電壓下降到UOH(min)時對應(yīng)的輸入電壓。即輸入低電壓的最大值。在手冊中常稱為輸入低電平電壓,用UIL(max)表示。產(chǎn)品規(guī)定UIL(max)=0.8V。 輸入低電平電流IIL是指當(dāng)門電路的輸入端接低電平時,從門電路輸入端流出的電流。 產(chǎn)品規(guī)定IIL1.6mA。 輸入高電平電流IIH是指當(dāng)門電路的輸入端接高電平時,流入輸入端的電流。產(chǎn)品規(guī)定:IIH40uA。上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 輸出低電平電流IOL:當(dāng)驅(qū)動

34、門輸出低電平時,電流從負載門灌入驅(qū)動門。當(dāng)負載門的個數(shù)增加(zngji),灌電流增大,會使輸出低電平升高。因此,把允許灌入輸出端的電流定義為輸出低電平電流IOL,產(chǎn)品規(guī)定IOL16mA。 輸出高電平電流IOH:當(dāng)驅(qū)動門輸出高電平時,電流從驅(qū)動門拉出,流至負載門的輸入端。拉電流增大時,會使輸出高電平降低。因此,把允許拉出輸出端的電流定義為輸出高電平電流IOH。產(chǎn)品規(guī)定IOH0.4mA。 扇出系數(shù)N:允許驅(qū)動同類門電路的最大數(shù)目。 輸出高電平時的扇出系數(shù); 輸出低電平時的扇出系數(shù)。 一般NOLNOH,常取兩者中的較小值作為門電路的扇出系數(shù),用NO表示。 噪聲容限:TTL門電路的輸出高低電平不是一個

35、值,而是一個范圍。同樣,它的輸入高低電平也有一個范圍,即它上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 的輸入信號允許(ynx)一定的容差,稱為噪聲容限。 低電平噪聲容限UNLUOFF-UOL(max);高電平噪聲容限UNH UOH(min)-UON。 若UNLUNH,則在衡量門電路的抗干擾能力時,取兩者中的較小值作為依據(jù)。 平均傳輸延遲時間tpd 如圖8-18所示,導(dǎo)通延遲時間tPHL是指從輸入波形上升沿的中點到輸出波形下降沿的中點所經(jīng)歷的時間。截止延遲時間tPLH是指從輸入波形下降沿的中點到輸出波形上升沿的中點所經(jīng)歷的時間。與非門的傳輸延遲時間tPD是tPHL和tPLH的平

36、均值。即 一般TTL與非門傳輸延遲時間tpd的值為幾納秒十幾個納秒,典型值為310ns。 (4)TTL集成芯片 上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 74X系列為標(biāo)準的TTL門系列。其中X為L表示低功耗;X為H表示高速;X為S表示肖特基(采用抗飽和技術(shù))系列;X為LS表示低功耗肖特基系列,這是應(yīng)用較廣泛的一種TTL門電路,相當(dāng)于國產(chǎn)的CT4000系列。常用的集成TTL與非門電路有74LS00(四個二輸入端)、74LS20(二個四輸入端)等。如圖8-19(a)、(b)所示分別為芯片74LS00、74LS20的外引腳排列圖。 三態(tài)與非門 所謂三態(tài)門,是指邏輯門的輸出除有高、

37、低電平兩種狀態(tài)外,還 有第三種狀態(tài)高阻狀態(tài)(或稱禁止?fàn)顟B(tài))的門電路,簡稱TSL門。其電路組成是TTL與非門的輸入級多了一個控制器件D,如圖8-20(a)所示,對應(yīng)的邏輯符號如圖8-20(b)所示。 A和B是輸入端,EN是控制端或稱使能端。當(dāng)EN=0時,T1管和D同時(tngsh)導(dǎo)通,T1導(dǎo)通使T2、T5截止,D導(dǎo)通使T3、T4上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 截止,此時輸出處于高阻態(tài)與輸入A、B間無任何關(guān)系;當(dāng)EN=1時,D截止,此時電路即為普通的與非門,輸出F與輸入A、B之間為與非邏輯關(guān)系,可輸出“0”或“1”。 圖8-20所示的電路,在EN=0時,電路為高阻狀

38、態(tài),在EN=1時,電路為“與非”門狀態(tài),故稱控制端為高電平有效。有的三態(tài)與非門為低電平有效,在邏輯符號中用EN加小圓圈表示,不加小圓圈表示高電平有效。 三態(tài)與非門可作為(zuwi)輸入設(shè)備與數(shù)據(jù)總線之間的接口??蓪⑤斎朐O(shè)備的多組數(shù)據(jù)分時傳遞到同一數(shù)據(jù)總線上,并且任何時刻只允許有一個三態(tài)門處于工作狀態(tài),占用數(shù)據(jù)總線,而其余的三態(tài)門均處于高阻態(tài),即脫離總線狀態(tài)。上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 集電極開路門(OC門) 圖8-16所示的TTL與非門電路是不能并聯(lián)使用的,否則當(dāng)一個門電路輸出為高電平而另一個門電路輸出為低電平時,會產(chǎn)生一個很大的電流,造成功耗過大,損壞門電路

39、。 將兩個或多個門電路的輸出端并聯(lián)起來得到與邏輯關(guān)系,稱為線與。這種電路結(jié)構(gòu)的特點是:節(jié)省組件、減少(jinsho)傳輸延遲和功耗,簡化電路結(jié)構(gòu)。集電極開路門(OC門)是一種能夠?qū)崿F(xiàn)線與邏輯的電路。OC門是將原TTL與非門電路中的T5管的集電極開路,并取消了集電極電阻。使用時,為保證OC門的正常工作,必須在輸出端與電源UCC之間串聯(lián)一個電阻,該電阻稱為上拉電阻。OC門電路如圖8-21(a)所示,圖8-21(b)為OC門的邏輯符號。 TTL門電路使用注意事項 (1)電源和地上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 TTL電路在工作狀態(tài)高速轉(zhuǎn)換時,電源電流會出現(xiàn)瞬態(tài)尖峰值,稱為

40、(chn wi)尖峰電流或浪涌電流,幅度可達45mA,該電流在電源線與地線之間產(chǎn)生的電壓降將引起噪聲干擾。為此,在集成電路電源和地線之間接0.01F的高頻濾波電容,在電源輸入端接2050F的低頻濾波電容或電解電容,以有效地消除電源線上的噪聲干擾。同時,為了保證系統(tǒng)的正常工作,必須保證電路良好地接地。 (2)電路外引線端的連接 電路外引線端的連接應(yīng)注意以下幾點。 不能將電源與地線接錯,否則將燒毀電路。 各輸入端不能直接與高于5.5V和低于0.5V的低內(nèi)阻電源相連,因為低內(nèi)阻電源會產(chǎn)生較大電流而燒壞電路。 輸出端不允許與低內(nèi)阻電源直接相連,但可以通過電阻相連,以提高輸出電平。上一頁返回下一頁共一百

41、三十二頁8.2基本(jbn)邏輯門電路 輸出端接有較大的容性負載時,電路在斷開到接通的瞬間,會產(chǎn)生很大的沖擊電流而損壞電路,應(yīng)用時應(yīng)串聯(lián)電阻(dinz)。 除具有OC結(jié)構(gòu)和三態(tài)結(jié)構(gòu)的電路外,不允許將電路的輸出端并聯(lián)使用。 (3)多余輸入端的處理 與門、與非門電路多余輸入端可以懸空,但這樣處理容易受到外界的干擾而使電路產(chǎn)生錯誤動作,所以應(yīng)接電源UCC以獲得高電平輸入;或門、或非門的多余輸入端不能懸空,所以對門電路的多余輸入端一般采取接地以直接獲得低電平輸入;也可以采取與其他輸入端并聯(lián)使用的方法,但這樣對信號驅(qū)動電流的要求會相應(yīng)增加。3種處理方法如圖8-22所示。 8.2.4 CMOS集成門電路

42、CMOS邏輯門是在NMOS的基礎(chǔ)上發(fā)展起來的,電路采用N溝道增強型MOS管與P溝道增強型MOS管接成互補形式,具有結(jié)構(gòu)簡單、功耗上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 小、品種繁多等優(yōu)點,得到廣泛的應(yīng)用。它的特點是功耗極小,工作電流是納安級,抗干擾能力強,輸入阻抗高,帶負載能力強,電源電壓允許范圍大(315V)。 1CMOS反相器 CMOS反相器是CMOS電路的一種基本結(jié)構(gòu)。在改進的CMOS集成電路中,都以CMOS反相器作為輸入、輸出電路。因而掌握CMOS反相器的組成及特性具有普遍的意義。如圖8-23所示為CMOS反相器電路。CMOS反相器是由一個NMOS管和一個PMOS

43、管串接組成的,兩管的柵極連接在一起作輸入端,兩管的漏極連接在一起作輸出端,如圖8-23所示。對于TN來說,當(dāng) (TN的開啟電壓),就導(dǎo)通;對于TP來說,當(dāng) (TP的開啟電壓),就導(dǎo)通。設(shè): , ,反相器的工作原理(yunl)如下: 當(dāng)UI2V,TN截止,TP導(dǎo)通,輸出UOUDD=10V;當(dāng)2VUI5V,TN上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 工作在飽和區(qū),TP工作在可變電阻區(qū);當(dāng)UI=5V,兩管都工作在飽和區(qū),UO=(UDD/2)=5V;當(dāng)5VUI8V,TP工作在飽和區(qū),TN工作在可變電阻區(qū);當(dāng)UI8V,TP截止,TN導(dǎo)通,輸出UO=0V??梢娫揅MOS門電路的閾值電

44、壓 。 對于反相器來說:當(dāng)輸入為低電平時,輸出為高電平;當(dāng)輸入為高電平時,輸出為低電平。輸入與輸出是反相(非)的關(guān)系,即 在實際的CMOS反相器電路中,為了防止擊穿,需在電路中加保護措施,如圖8-24所示。 2CMOS與非門電路 以CMOS反相器為基礎(chǔ),構(gòu)成(guchng)的CMOS與非門電路如圖8-25所示,由兩個PMOS管和兩個NMOS管構(gòu)成。T1、T2組成反相器,T3、T4也是一個反相器,但T1、T3相串聯(lián),T2、T4相并聯(lián)。只有當(dāng)A=B=1時,T1、T3導(dǎo)通,T2、T4截止,L=0。當(dāng)A、B輸入為其他上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 組合時,T1和T3至少有

45、一個截止,則L=1。這滿足與非邏輯關(guān)系,即。 3CMOS集成門電路使用注意事項 (1)操作規(guī)則:靜電擊穿是CMOS電路失效的原因之一,在實際使用時應(yīng)遵守以下保護原則。 在防靜電材料中儲存或運輸;進行手工焊接時所采用的設(shè)備應(yīng)接地;電源接通期間不應(yīng)把器件從測試座上插入或拔出;調(diào)試電路時,應(yīng)先接通線路板電源,后接通信號源電源。斷電(dun din)時應(yīng)先斷開信號源電源,后斷開線路板電源。 (2)輸入規(guī)則: 輸入信號電壓必須控制在USSUDD之間;輸入端接低內(nèi)阻信號源時,應(yīng)在輸入端與信號源之間串聯(lián)限流電阻;輸入端接大電容時,同樣要加限流電阻;與TTL門電路不同,CMOS門電路的多余輸入端不允許懸空,要

46、根據(jù)電路邏輯功能的不同接UDD(高電平)或USS(低電平)。上一頁返回下一頁共一百三十二頁8.2基本(jbn)邏輯門電路 (3)輸出規(guī)則 輸出端的電平只能在USSUDD之間;除具有OD門結(jié)構(gòu)和三態(tài)輸出結(jié)構(gòu)的門電路外,不允許把輸出端并聯(lián)使用以實現(xiàn)線與邏輯;不允許直接與UDD或USS連接;為增加CMOS門電路的驅(qū)動能力,同一芯片的幾個電路可以并聯(lián)在一起使用,不在同一芯片上不允許這樣使用。 (4)電源使用規(guī)則 電源電壓應(yīng)保持(boch)在最大極限電源電壓范圍之內(nèi);CMOS門電路的電源極性不能倒接。上一頁返回共一百三十二頁8.3組合邏輯電路的分析(fnx)與設(shè)計 8.3.1概述 在數(shù)字系統(tǒng)中,根據(jù)邏輯

47、功能特點的不同,數(shù)字電路可分為(fn wi)組合邏輯電路和時序邏輯電路兩大類。所謂組合邏輯電路是這樣一類電路:在任意時刻,電路的輸出狀態(tài)僅僅取決于該時刻電路輸入信號的取值組合,而與電路以前的狀態(tài)無關(guān)。組合邏輯電路的一般框圖如圖8-26所示。 8.3.2組合邏輯電路的分析 組合邏輯電路的分析主要是根據(jù)給定組合邏輯電路的邏輯圖,確定電路輸入輸出之間的邏輯關(guān)系,從而確定電路的邏輯功能。組合邏輯電路的一般分析步驟如下。 (1)根據(jù)給定邏輯圖,寫出組合邏輯電路輸出端的邏輯函數(shù)表達式。 (2)將輸出邏輯函數(shù)表達式化簡或變換成最簡表達式。返回下一頁共一百三十二頁8.3組合邏輯電路的分析(fnx)與設(shè)計 (3

48、)由邏輯表達式列出電路的真值表。 4)由真值表說明電路的邏輯功能,或直接由真值表給出電路的邏輯功能。 例8-10 組合(zh)電路如圖8-27所示,分析該電路的邏輯功能。 解:(1)由邏輯圖逐級寫出邏輯表達式: (2)化簡與變換如下: (3)由表達式列出真值表,如表8-9所示。 (4)分析邏輯功能: 由表可以看出,當(dāng)A、B、C中有兩個或兩個以上為“1”,電路輸出為“1”,可知這是一個多數(shù)表決電路。 例8-11已知邏輯電路如圖8-28所示,分析其邏輯功能。 解:(1)由邏輯圖逐級寫出邏輯表達式: (2)化簡與變換:上一頁返回下一頁共一百三十二頁8.3組合邏輯電路的分析(fnx)與設(shè)計 (3)列真

49、值表:如表8-10所示。 (4)分析真值表可知本電路的邏輯功能是:輸入相同(同為0或同為1)時輸出為0;輸入相異(一個為0,一個為1) 時輸出為1。這種邏輯電路稱為“異或”門。 邏輯表達式可寫為 如果A與B相同是Y=1,A與B相反時Y=0,這種電路稱為“同或”門,“同或”門的邏輯表達式為: “異或”門和“同或”門的邏輯符號分別如圖8-29 (a)、(b)所示。 8.3.3 用小規(guī)模器件實現(xiàn)組合邏輯電路 組合邏輯電路設(shè)計的一般步驟如下。 (1)對實際(shj)邏輯問題進行邏輯抽象,確定電路的輸入變量和輸出變量,以及它們的邏輯狀態(tài)值。上一頁返回下一頁共一百三十二頁8.3組合邏輯電路的分析(fnx)

50、與設(shè)計 (2)按照邏輯要求確定電路輸入輸出之間的邏輯關(guān)系,列寫電路的真值表。 (3)由真值表寫出輸出的邏輯表達式并進行化簡,并根據(jù)所選用的門電路類型進行適當(dāng)變形。 (4)根據(jù)輸出端的邏輯表達式選用邏輯門,畫出邏輯電路圖。 綜上所述,用小規(guī)模器件實現(xiàn)組合邏輯電路設(shè)計過程的基本步驟如框圖表示。 例8-12設(shè)計一個監(jiān)測信號(xnho)燈工作狀態(tài)的邏輯電路。電路正常工作時,紅、黃、綠三盞燈中只能是紅、綠單獨亮或黃、綠同時亮。而當(dāng)出現(xiàn)其他五種點亮狀態(tài)時,表明發(fā)生了故障,要求監(jiān)測電路發(fā)出故障信號(xnho),以提醒維護人員前去維修。用“與非”門實現(xiàn)電路。 解:(1)以紅、黃、綠三盞燈的狀態(tài)為輸入變量,分別

51、用R、Y、G表示,規(guī)定燈亮為“1”,不亮為“0”。取上一頁返回下一頁共一百三十二頁8.3組合邏輯電路的分析(fnx)與設(shè)計 故障信號為輸出變量,用L表示(biosh),正常工作時L為“0”,發(fā)生故障時L為“1”。根據(jù)題意列出真值表如表8-11所示。 (2)由真值表寫出各輸出的邏輯表達式: (3)根據(jù)要求,將上式化簡并轉(zhuǎn)換為與非表達式: (4)畫出邏輯圖,如圖8-30所示。 例8-13三臺設(shè)備分別為A、B、C,有1號、2號兩個電源,設(shè)計一個設(shè)備電源控制電路。若只有一臺設(shè)備投入運行,則由Y0輸出信號啟動1號電源供電;若有兩臺設(shè)備投入運行則由Y1輸出信號啟動2號電源供電;若三臺設(shè)備同時投入工作則由Y

52、0、Y1同時輸出信號啟動1號、2號電源供電。試按照上述要求設(shè)計該電源自動切換控制電路。 解:以A、B、C三臺設(shè)備的狀態(tài)為輸入變量,規(guī)定投入運行上一頁返回下一頁共一百三十二頁8.3組合邏輯電路(lu j din l)的分析與設(shè)計 為“1”,否則(fuz)為“0”。取輸出信號Y0、Y1為輸出變量,啟動電源工作時為“1”,否則(fuz)為“0”。根據(jù)題意列出真值表如表所示。 (1)列真值表:如表8-12所示 (2)由真值表寫出各輸出的邏輯表達式: (3)化簡與變換輸出邏輯表達式: (4)畫出邏輯圖,如圖8-31 所示。 以上兩個例子說明了如何根據(jù)要求來設(shè)計出邏輯圖,掌握這種方法后,面對各種實用的中規(guī)

53、模電路不僅知其然,而且知其所以然。上一頁返回共一百三十二頁8.4常用(chn yn)組合邏輯器件 組合邏輯電路的種類很多,常用的有編碼器、譯碼器、加法器等。目前,這些組合邏輯電路已被制成各種中小規(guī)模的單片集成器件,它們體積小、適用性強、兼容性好、功耗低、可靠性高,其應(yīng)用日益廣泛(gungfn)。下面介紹幾種常用的組合邏輯器件。 8.4.1編碼器 能實現(xiàn)編碼的數(shù)字電路稱為編碼器。例如計算機的鍵盤就是由編碼器組成的,當(dāng)我們按鍵時,編碼器便自動將該鍵的信號編成一個二進制代碼送到計算機中,以便計算機對信號進行傳送、運算處理和存儲。 編碼器是一個多輸入、多輸出的組合邏輯電路,其每一個輸入端線代表一種信息

54、(如數(shù)、字符等),而全部輸出線表示與該信息相對應(yīng)的二進制代碼。 按照輸出代碼種類的不同,編碼器可分為二進制編碼器和二十進制編碼器。返回下一頁共一百三十二頁8.4常用(chn yn)組合邏輯器件 二進制編碼器 將輸入信號編成二進制代碼的電路稱為二進制編碼器。由于位二進制代碼可以表示個信息,所以輸出位代碼的二進制編碼器最多可以有個輸入信號。 二進制編碼器有普通(ptng)編碼器和優(yōu)先編碼器兩種類型。圖8-32所示的是三位二進制編碼器示意圖,I0,I1,I7是信號輸入端,分別對應(yīng)0,1,7八個數(shù)碼,Y0,Y1,Y2為編碼輸出端。普 通編碼器不可同時輸入兩個或兩個以上的輸入信號,否則,電路的邏輯功能將

55、會混亂。優(yōu)先編碼器允許輸入兩個或兩個以上的輸入信號,它只對優(yōu)先級別最高的輸入信號編碼,故邏輯功能不會混亂。 常用的有8線-3線優(yōu)先編碼器,該編碼器有8個信號輸入端和3個輸出端,任意一個輸入端作用輸入信號后,3個輸出端以三位二進制數(shù)碼與之對應(yīng)。上一頁返回下一頁共一百三十二頁8.4常用組合(zh)邏輯器件 實際的8線-3線優(yōu)先編碼器CT74LS148的引腳如圖8-33所示。圖中為輸入信號端,輸入信號低電平有效;為編碼輸出端,采用反碼輸出。所謂反碼是指它的數(shù)值原定輸出為1時,現(xiàn)在輸出為0。如原定為101,那么它的反碼是010。該編碼器還設(shè)有控制端,也稱選通端、禁止端或使能端,當(dāng)=0時,允許編碼;=1

56、時,禁止編碼,此時輸入不論為何種狀態(tài),輸出和 、均為1。為選通輸出端,在兩片集成電路串接應(yīng)用時,高位片的與低位片相連,以便擴展優(yōu)先編碼功能。為優(yōu)先擴展輸出端,應(yīng)用它可以使所編數(shù)碼輸出位得到擴展。優(yōu)先編碼CT74LS148的真值表如表8-13所示,表中“”表示任意態(tài)。 由真值表可知:編碼器輸入中,優(yōu)先級最高,優(yōu)先級最低,因此,當(dāng)=0時,不管其他編碼輸入為何值,只對“7”編碼,即=000。當(dāng)=1,=0時,不管其他編碼輸入端為何值,只對“6”編碼,即=001。 根據(jù)以上分析可看出,在優(yōu)先編碼器中,允許幾個(j )信號同時加到上一頁返回下一頁共一百三十二頁8.4常用組合(zh)邏輯器件 輸入端,而電路

57、只對優(yōu)先級別最高的信號進行編碼,能保證編碼的唯一性。 二-十進制編碼器 將十進制數(shù)的十個數(shù)字09編成二進制代碼的電路,叫做二-十進制編碼器。8421BCD 碼編碼器的編碼表如表8-14所示。 由編碼表可寫出輸出端Y3、Y2、Y1、Y0表達式為: Y3= I8+ I9=Y2= I4+ I5+ I6+ I7=Y1= I2+ I3+ I6+ I7=Y0= I1+ I3+ I5+ I7+ I9=根據(jù)以上邏輯表達式,可畫出由與非門組成(z chn)的8421BCD碼編碼器的邏輯圖,如圖8-34所示。 二-十進制編碼器由于有10個輸入端,4個輸出端,所以又稱10線-4線編碼器。同二進制編碼器一樣,二-十進

58、制編碼器也有普通編碼器和優(yōu)先編碼器兩種類型,常見二-十進制優(yōu)先編碼器型號有中規(guī)模集成組件CT74LS147等,其管腳與使用可通過有關(guān)手冊查出。上一頁返回下一頁共一百三十二頁8.4常用組合邏輯(lu j)器件 8.4.2譯碼器 譯碼是編碼的逆過程。,它能將輸入的二進制代碼的含義“翻譯”成對應(yīng)的輸出信號,用來驅(qū)動顯示電路或控制其它部件(bjin)工作,實現(xiàn)代碼所規(guī)定的操作。能實現(xiàn)譯碼功能的數(shù)字電路稱為譯碼器。常用的譯碼器有二進制譯碼器、二-十進制譯碼器和顯示譯碼器等。 二進制譯碼器 將二進制代碼“翻譯”成對應(yīng)的輸出信號的電路稱為二進制譯碼器,其示意圖如圖8-35所示。它的輸入是一組二進制代碼,輸出

59、是一組高低電平值。若輸入是n位二進制代碼,譯碼器必然有2n個輸出端。所以二位二進制譯碼器有2個輸入端,4個輸出端,故又稱2線4線譯碼器。三位二進制譯碼器有3個輸入端,8個輸出端,又稱3線8線譯碼器。本書只介紹2線4線譯碼器。 2線4線譯碼器的典型產(chǎn)品有CT74LS139等。圖8-36(a)是2線4上一頁返回下一頁共一百三十二頁8.4常用組合(zh)邏輯器件 線譯碼器74LS139的邏輯電路圖, 圖(b)是其引腳排列圖。A0、A1為二進制代碼輸入端,為譯碼輸出端,為選通端,用以控制譯碼器工作,S上的“非”號表示(biosh)低電平有效。 由圖8-36 (a)可見,當(dāng)選通端=1,則接選通端的反相器

60、輸出為0時,四個與非門被封鎖,不論A0、A1為何值,均輸出高電平,譯碼器不工作。當(dāng) =0,則接選通端的反相器輸出為1時,四個與非門打開,譯碼器工作,對應(yīng)A0、A1的不同取值組合,只有一個輸出為低電平,其余輸出均為高電平。例如,若輸入代碼A1A0=11,只有對應(yīng)的輸出端=0,而其余輸出端均輸出高電平(無效)。 由圖8-36(a)可寫出譯碼器的輸出表達式為: = = = = 2線4線譯碼器CT74LS139真值表如表8-15所示。 二-十進制譯碼器上一頁返回下一頁共一百三十二頁8.4常用組合(zh)邏輯器件 將二進制代碼譯成09十個十進制數(shù)信號的電路,叫做二-十進制譯碼器。二-十進制譯碼器中有四位

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論