第8章數(shù)字集成電路晶體管級設(shè)計_第1頁
第8章數(shù)字集成電路晶體管級設(shè)計_第2頁
第8章數(shù)字集成電路晶體管級設(shè)計_第3頁
第8章數(shù)字集成電路晶體管級設(shè)計_第4頁
第8章數(shù)字集成電路晶體管級設(shè)計_第5頁
已閱讀5頁,還剩58頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、集成電路設(shè)計技術(shù)與工具集成電路設(shè)計技術(shù)與工具 第八章第八章 數(shù)字集成電路晶體管級設(shè)計數(shù)字集成電路晶體管級設(shè)計 基本要求基本要求v掌握數(shù)字集成電路晶體管級設(shè)計的設(shè)計流程掌握數(shù)字集成電路晶體管級設(shè)計的設(shè)計流程和電路仿真類型;和電路仿真類型;v掌握數(shù)字標(biāo)準(zhǔn)單元庫的原理和庫單元的設(shè)計;掌握數(shù)字標(biāo)準(zhǔn)單元庫的原理和庫單元的設(shè)計;v掌握焊盤輸入單元、輸出單元和雙向三態(tài)單掌握焊盤輸入單元、輸出單元和雙向三態(tài)單元的設(shè)計。元的設(shè)計。 內(nèi)容提要內(nèi)容提要v8.1 引言引言v8.2 設(shè)計流程設(shè)計流程v8.3 電路仿真電路仿真v8.4 版圖設(shè)計版圖設(shè)計v8.5 設(shè)計舉例設(shè)計舉例v8.6 數(shù)字電路標(biāo)準(zhǔn)單元庫簡介數(shù)字電路標(biāo)準(zhǔn)

2、單元庫簡介v8.7 焊盤輸入輸出單元焊盤輸入輸出單元8.1 引言引言v數(shù)字集成電路數(shù)字集成電路是處理數(shù)字信號的集成電路。(是處理數(shù)字信號的集成電路。(數(shù)字信號數(shù)字信號:時:時間及幅度離散。幅度,通常取兩電平。)間及幅度離散。幅度,通常取兩電平。)v數(shù)字集成電路設(shè)計主要考慮:數(shù)字集成電路設(shè)計主要考慮:電路的信號傳輸電路的信號傳輸速度速度、信號的、信號的延遲延遲、信號的、信號的同步處理同步處理和和異步處理異步處理、信、信號的號的沖突沖突等問題。等問題。v與模擬集成電路相比,由于數(shù)字集成電路設(shè)計更側(cè)重于電路與模擬集成電路相比,由于數(shù)字集成電路設(shè)計更側(cè)重于電路的的集成度、工作速度、功耗和噪聲容限集成度

3、、工作速度、功耗和噪聲容限等性能指標(biāo)。等性能指標(biāo)。v數(shù)字集成電路晶體管級設(shè)計數(shù)字集成電路晶體管級設(shè)計主要就是設(shè)計數(shù)字集成電路中的主要就是設(shè)計數(shù)字集成電路中的非門非門、與非門與非門和和或非門或非門等基本單元。等基本單元。 vVLSI vs.小規(guī)模小規(guī)模 vs.超高速超高速v數(shù)字集成電路的基本電路按數(shù)字集成電路的基本電路按有源器件有源器件來分類,可來分類,可分為分為雙極型晶體管(雙極型晶體管(Bipolar Transistor)和和場場效應(yīng)晶體管效應(yīng)晶體管(FET)兩大類。兩大類。v由由雙極型晶體管雙極型晶體管構(gòu)成的電路類型包括構(gòu)成的電路類型包括晶體管邏輯晶體管邏輯(TTL:Transistor

4、-Transistor-Logic)和)和射極射極耦合邏輯耦合邏輯(ECL:Emitter-Coupled-Logic)。)。v由由場效應(yīng)晶體管場效應(yīng)晶體管構(gòu)成的電路類型分為構(gòu)成的電路類型分為增強(qiáng)增強(qiáng)/耗盡耗盡(E/D)型)型NMOS、CMOS以及由以及由砷化鎵的金屬砷化鎵的金屬半導(dǎo)體半導(dǎo)體FET(MESFET)和和高電子遷移率晶體管高電子遷移率晶體管(HEMT)等構(gòu)成的邏輯電路。等構(gòu)成的邏輯電路。 8.2 設(shè)計流程設(shè)計流程 圖圖8.1給出了給出了數(shù)字集成電路晶數(shù)字集成電路晶體管級設(shè)計的一般流程體管級設(shè)計的一般流程,圖中各,圖中各框圖內(nèi)容分別如下??驁D內(nèi)容分別如下。 與模擬設(shè)計流程比較:基本設(shè)

5、與模擬設(shè)計流程比較:基本設(shè)計流程相似。不需要進(jìn)行過于繁計流程相似。不需要進(jìn)行過于繁瑣的參數(shù)值估算;瑣的參數(shù)值估算;通常取最小柵通常取最小柵長長。給定邏輯功能及指標(biāo)晶體管級門電路實現(xiàn)滿足功能要求?版圖設(shè)計和驗證滿足設(shè)計要求?流片和封裝測試是是否否電路仿真圖8.1 數(shù)字集成電路設(shè)計流程圖數(shù)字集成電路設(shè)計流程圖8.2 設(shè)計流程設(shè)計流程1)給定邏輯功能及指標(biāo))給定邏輯功能及指標(biāo) 電路邏輯功能電路邏輯功能指的是電路最終要達(dá)到的用戶需求指的是電路最終要達(dá)到的用戶需求目標(biāo)。目標(biāo)。指標(biāo)指標(biāo)指的是電路要達(dá)到的性能,包括指的是電路要達(dá)到的性能,包括速度速度、功功耗耗和和芯片面積芯片面積。其中速度是指電路能夠可靠工

6、作時的。其中速度是指電路能夠可靠工作時的最高數(shù)據(jù)比特率。電路功耗有兩種,一種是最高數(shù)據(jù)比特率。電路功耗有兩種,一種是靜態(tài)功耗靜態(tài)功耗,另一種是另一種是動態(tài)功耗動態(tài)功耗。對于集成度大的電路,電路中每。對于集成度大的電路,電路中每一器件的功耗設(shè)計得越小越好。電路的物理版圖尺寸一器件的功耗設(shè)計得越小越好。電路的物理版圖尺寸決定芯片的面積大小,因此盡可能決定芯片的面積大小,因此盡可能采用最小的工藝尺采用最小的工藝尺寸來減小芯片面積寸來減小芯片面積。2)晶體管級門電路晶體管級門電路實現(xiàn)實現(xiàn) 明確了要求實現(xiàn)的邏輯功能后,就可以用晶體明確了要求實現(xiàn)的邏輯功能后,就可以用晶體管來實現(xiàn)具有管來實現(xiàn)具有CMOS互

7、補(bǔ)邏輯結(jié)構(gòu)的互補(bǔ)邏輯結(jié)構(gòu)的非門、與非門非門、與非門和或非門和或非門等基本邏輯單元,實現(xiàn)要求的邏輯功能。等基本邏輯單元,實現(xiàn)要求的邏輯功能。3)電路仿真)電路仿真 對于構(gòu)造好的晶體級電路,可以通過對于構(gòu)造好的晶體級電路,可以通過Hspice等等軟件工具進(jìn)行電路級仿真,以驗證設(shè)計的晶體管級軟件工具進(jìn)行電路級仿真,以驗證設(shè)計的晶體管級電路結(jié)構(gòu)是否滿足要求的邏輯功能。電路結(jié)構(gòu)是否滿足要求的邏輯功能。4)版圖設(shè)計與驗證)版圖設(shè)計與驗證 完成電路仿真后,就可以根據(jù)選用工藝的版圖設(shè)計規(guī)則完成電路仿真后,就可以根據(jù)選用工藝的版圖設(shè)計規(guī)則按晶體管級的電路連接關(guān)系進(jìn)行按晶體管級的電路連接關(guān)系進(jìn)行版圖設(shè)計版圖設(shè)計和

8、和DRC、LVS等版等版圖驗證圖驗證。5)流片和封裝測試)流片和封裝測試 版圖驗證通過后,就可以根據(jù)最后的版圖形成版圖驗證通過后,就可以根據(jù)最后的版圖形成GDS-II文文件件送到晶圓制造公司進(jìn)行送到晶圓制造公司進(jìn)行流片流片。 流片之后的各基本邏輯單元經(jīng)過在流片之后的各基本邏輯單元經(jīng)過在晶圓測試晶圓測試,滿足性能,滿足性能指標(biāo)后,可以作為指標(biāo)后,可以作為標(biāo)準(zhǔn)單元標(biāo)準(zhǔn)單元為更高層次的數(shù)字集成電路設(shè)計為更高層次的數(shù)字集成電路設(shè)計服務(wù);也可以進(jìn)行封裝測試,作為獨(dú)立的模塊使用。服務(wù);也可以進(jìn)行封裝測試,作為獨(dú)立的模塊使用。8.3 電路仿真電路仿真 數(shù)字電路是大信號、高度非線性的電路,數(shù)字電路是大信號、高

9、度非線性的電路,因此其仿真內(nèi)容主要涉及因此其仿真內(nèi)容主要涉及直流分析(直流分析(.DC)、瞬態(tài)分析(瞬態(tài)分析(.TRAN)和和溫度掃描分析溫度掃描分析(.TEMP)等少數(shù)幾項功能,分別介紹如下。等少數(shù)幾項功能,分別介紹如下。1)直流特性分析)直流特性分析 用來檢驗電路的用來檢驗電路的靜態(tài)邏輯功能是否正確靜態(tài)邏輯功能是否正確,由電路漏電流引由電路漏電流引起的靜態(tài)功耗有多大起的靜態(tài)功耗有多大,或者是,或者是通過直流掃描分析輸出電壓通過直流掃描分析輸出電壓與輸入電壓關(guān)系曲線與輸入電壓關(guān)系曲線等。(與模擬等。(與模擬IC設(shè)計的區(qū)別)設(shè)計的區(qū)別)2)瞬態(tài)特性分析)瞬態(tài)特性分析 瞬態(tài)特性分析主要是指瞬態(tài)特

10、性分析主要是指時域波形分析時域波形分析。數(shù)字集成電路。數(shù)字集成電路通過在輸入端加通過在輸入端加階躍信號或脈沖信號階躍信號或脈沖信號,根據(jù)瞬態(tài)仿真結(jié)果,根據(jù)瞬態(tài)仿真結(jié)果得到電路的得到電路的信號波形的邏輯關(guān)系信號波形的邏輯關(guān)系、延遲時間延遲時間、上升時間上升時間、下降時間下降時間等性能指標(biāo),它是一種非線性時域分析。等性能指標(biāo),它是一種非線性時域分析。3)溫度掃描分析)溫度掃描分析 溫度掃描分析溫度掃描分析是指在進(jìn)行直流和瞬態(tài)分析等是指在進(jìn)行直流和瞬態(tài)分析等電路分析時,設(shè)置不同的工作溫度,檢驗溫度變電路分析時,設(shè)置不同的工作溫度,檢驗溫度變化引起器件參數(shù)變化后對電路性能的影響。化引起器件參數(shù)變化后對

11、電路性能的影響。 此外,與模擬集成電路晶體管級仿真一樣,此外,與模擬集成電路晶體管級仿真一樣,數(shù)字集成電路晶體管級仿真也要做數(shù)字集成電路晶體管級仿真也要做工藝角仿真工藝角仿真,以檢驗工藝制造過程中引起的器件參數(shù)變化對邏以檢驗工藝制造過程中引起的器件參數(shù)變化對邏輯單元性能的影響。輯單元性能的影響。8.4 版圖設(shè)計版圖設(shè)計 與模擬集成電路晶體管級設(shè)計一樣,版圖設(shè)計也是數(shù)與模擬集成電路晶體管級設(shè)計一樣,版圖設(shè)計也是數(shù)字集成電路晶體管級設(shè)計流程中的一個關(guān)鍵環(huán)節(jié)。字集成電路晶體管級設(shè)計流程中的一個關(guān)鍵環(huán)節(jié)。 在數(shù)字集成電路版圖布局和布線設(shè)計中,則注重其單在數(shù)字集成電路版圖布局和布線設(shè)計中,則注重其單元版

12、圖設(shè)計的元版圖設(shè)計的規(guī)整性規(guī)整性,通常,通常將各單元版圖設(shè)計成等高不等將各單元版圖設(shè)計成等高不等寬的結(jié)構(gòu)寬的結(jié)構(gòu),并且,并且其電源和地線保持等高度和等寬度其電源和地線保持等高度和等寬度,以便,以便于其作為于其作為標(biāo)準(zhǔn)單元庫標(biāo)準(zhǔn)單元庫在更高層次進(jìn)行數(shù)字集成電路設(shè)計時在更高層次進(jìn)行數(shù)字集成電路設(shè)計時的自動布線。的自動布線。 與模擬版圖設(shè)計關(guān)注點(diǎn)的不同與模擬版圖設(shè)計關(guān)注點(diǎn)的不同 版圖寄生器件引起版圖寄生器件引起閂鎖效閂鎖效應(yīng)(應(yīng)(Latch-up)是設(shè)計是設(shè)計CMOS電路版圖必須重視的一個問題。電路版圖必須重視的一個問題。以左圖(以左圖(a)所示的)所示的CMOS反相反相器為例討論這一問題。圖(器為

13、例討論這一問題。圖(b)所示的是該反相器版圖的剖面所示的是該反相器版圖的剖面示意圖,其等效電路如圖(示意圖,其等效電路如圖(c)所示,圖中的所示,圖中的RS、Rw為襯底和為襯底和P阱的體電阻。這兩個寄生三極阱的體電阻。這兩個寄生三極管構(gòu)成了一種管構(gòu)成了一種PNPN的四層可的四層可控硅(控硅(silicon-controlled rectifier ,SCR)結(jié)構(gòu)。結(jié)構(gòu)。8.4.1 CMOS電路版圖中的閂鎖效應(yīng)電路版圖中的閂鎖效應(yīng)CMOS電路中的電路中的寄生寄生PNPN結(jié)構(gòu)結(jié)構(gòu) 8.4.1 CMOS電路版圖中的閂鎖效應(yīng)SCR結(jié)構(gòu)結(jié)構(gòu)伏伏-安特性曲線安特性曲線 在正常工作狀態(tài)下,在正常工作狀態(tài)下,

14、PNPN四層四層結(jié)構(gòu)之間的電壓不會超過結(jié)構(gòu)之間的電壓不會超過Vtg,因此,因此它處于它處于截止?fàn)顟B(tài)截止?fàn)顟B(tài)。 在一定的外界因素觸發(fā)下,例如在一定的外界因素觸發(fā)下,例如由由電源端或輸出端引入一個大的脈沖電源端或輸出端引入一個大的脈沖干擾,或者受干擾,或者受射線的瞬時輻照射線的瞬時輻照,使,使PNPN四層結(jié)構(gòu)之間的電壓瞬間超過四層結(jié)構(gòu)之間的電壓瞬間超過Vtg,這時,該寄生結(jié)構(gòu)中就會出現(xiàn),這時,該寄生結(jié)構(gòu)中就會出現(xiàn)很大的導(dǎo)通電流。很大的導(dǎo)通電流。 只要外部信號源或者只要外部信號源或者VDD和和VSS能夠提供能夠提供大于維持電流大于維持電流IH的輸出的輸出,即,即使外界干擾信號已經(jīng)消失,在使外界干擾信

15、號已經(jīng)消失,在PNPN四層結(jié)構(gòu)之間的導(dǎo)通電流仍然會維持,四層結(jié)構(gòu)之間的導(dǎo)通電流仍然會維持,這就是所謂的這就是所謂的“閂鎖閂鎖”現(xiàn)象現(xiàn)象。產(chǎn)生閂鎖的基本條件產(chǎn)生閂鎖的基本條件有三個:有三個:(1)外界因素使兩個寄生三極)外界因素使兩個寄生三極管的管的EB結(jié)處于結(jié)處于正向偏置正向偏置;(2)兩個寄生三極管的)兩個寄生三極管的電流放電流放大倍數(shù)乘積大倍數(shù)乘積 ;(具體;(具體推倒過程見課本推倒過程見課本183-184) (3)電源所提供的最大電流大)電源所提供的最大電流大于寄生可控硅導(dǎo)通所需要的于寄生可控硅導(dǎo)通所需要的維持電流維持電流IH。 b1b21 v抑制閂鎖效應(yīng)有多項技術(shù),其中最抑制閂鎖效應(yīng)有

16、多項技術(shù),其中最有效的辦法就是有效的辦法就是減小寄生電阻減小寄生電阻RS和和RW。v 如果這兩個電阻為零,則寄生三極如果這兩個電阻為零,則寄生三極管管Q1和和Q2永遠(yuǎn)不會打開。由右圖可永遠(yuǎn)不會打開。由右圖可知,這兩個電阻的阻值依賴于知,這兩個電阻的阻值依賴于阱連阱連接和襯底連接之間的距離接和襯底連接之間的距離。v阱連接和襯底連接之間的距離不但阱連接和襯底連接之間的距離不但要近,而且接觸孔的數(shù)目要多要近,而且接觸孔的數(shù)目要多。在。在PMOS管和管和NMOS管之間放置盡可能管之間放置盡可能多的襯底連接和阱連接,能大大減多的襯底連接和阱連接,能大大減小寄生電阻的阻值,有效抑制閂鎖小寄生電阻的阻值,有

17、效抑制閂鎖。抑制閂鎖效應(yīng)的技術(shù)抑制閂鎖效應(yīng)的技術(shù) 8.4.2 CMOS數(shù)字集成電路版圖設(shè)計數(shù)字集成電路版圖設(shè)計 下面將以下面將以CMOS反相器反相器為例,討論一般意義上為例,討論一般意義上CMOS基本邏輯基本邏輯門的物理版圖,以研究物理結(jié)構(gòu)對電路性能的影響。在下圖所示門的物理版圖,以研究物理結(jié)構(gòu)對電路性能的影響。在下圖所示的的CMOS反相器的電路圖中,各器件端點(diǎn)間所畫的線表示連線。反相器的電路圖中,各器件端點(diǎn)間所畫的線表示連線。在物理版圖中,必須關(guān)心不同連線層之間物理上的相互關(guān)系。根據(jù)在物理版圖中,必須關(guān)心不同連線層之間物理上的相互關(guān)系。根據(jù)制造工藝,知道制造工藝,知道N型型MOS管的源區(qū)和漏

18、區(qū)是管的源區(qū)和漏區(qū)是N型擴(kuò)散區(qū);而型擴(kuò)散區(qū);而P型型MOS管的源區(qū)和漏區(qū)是管的源區(qū)和漏區(qū)是P型擴(kuò)散區(qū)。因此,在物理結(jié)構(gòu)上必須有型擴(kuò)散區(qū)。因此,在物理結(jié)構(gòu)上必須有一種實現(xiàn)兩種不同類型漏極之間連接的簡單方法一種實現(xiàn)兩種不同類型漏極之間連接的簡單方法。假如工藝上不。假如工藝上不能做隱埋孔接觸,能做隱埋孔接觸,邊條連線就必須采用金屬線邊條連線就必須采用金屬線。 用版圖符號表示為圖用版圖符號表示為圖8.4(b)所示的反相器的局部符)所示的反相器的局部符號電路版圖。按同樣的道理,可以用號電路版圖。按同樣的道理,可以用金屬線和接觸孔金屬線和接觸孔制作制作接到電源接到電源VDD和地(和地(VSS)的簡單連線,

19、如圖)的簡單連線,如圖8.4(c)所示。)所示。圖圖8.4(d)畫出了最后的符號電路版圖。()畫出了最后的符號電路版圖。(polysilicon?)圖圖8.4反相器電路圖到符號電路版圖的轉(zhuǎn)換:反相器電路圖到符號電路版圖的轉(zhuǎn)換:(a)電路圖,()電路圖,(b)漏極連線,()漏極連線,(c)電源與地線連線,()電源與地線連線,(d)輸入與輸出連線)輸入與輸出連線 圖圖8.4(d)所示的符號電路版圖轉(zhuǎn)換成物理版圖,如)所示的符號電路版圖轉(zhuǎn)換成物理版圖,如圖圖8.5(a)所示。該符號電路版圖還可以轉(zhuǎn)換成圖)所示。該符號電路版圖還可以轉(zhuǎn)換成圖8.5(b)所示的另一種物理版圖。所示的另一種物理版圖。 8.

20、4.2 CMOS數(shù)字集成電路版圖設(shè)計輸出Vdd輸入Vss輸出Vdd輸入Vss圖圖8.5 反相器版圖的兩種基本結(jié)構(gòu):反相器版圖的兩種基本結(jié)構(gòu):垂直走向垂直走向(a)和)和水平走向水平走向(b)MOS管結(jié)構(gòu)管結(jié)構(gòu) 8.4.2 CMOS數(shù)字集成電路版圖設(shè)計數(shù)字集成電路版圖設(shè)計輸出Vdd輸入Vss輸出Vdd輸入Vss輸出Vdd輸入Vss(a)金屬線從管子中間穿過的水平走向金屬線從管子中間穿過的水平走向MOS管結(jié)構(gòu)管結(jié)構(gòu) (b)金屬線金屬線從管子上下穿過的走向從管子上下穿過的走向MOS管結(jié)構(gòu)管結(jié)構(gòu)(c)有多晶硅線穿過的垂直水有多晶硅線穿過的垂直水平走向平走向MOS管結(jié)構(gòu)管結(jié)構(gòu)圖圖8.6 有互連線穿過反相

21、器版圖的三種結(jié)構(gòu)有互連線穿過反相器版圖的三種結(jié)構(gòu) 在版圖設(shè)計過程中,在版圖設(shè)計過程中,CMOS反相器還可以有其他不同的反相器還可以有其他不同的版圖拓?fù)浣Y(jié)構(gòu)。如圖版圖拓?fù)浣Y(jié)構(gòu)。如圖8.6(a)、)、 8.6(b)、)、8.6(c)所示。)所示。 polysilicon? 幾層?幾層? 大尺寸的反相器通常大尺寸的反相器通常由許多個較小的反相器并聯(lián)組成由許多個較小的反相器并聯(lián)組成,各個源區(qū)和漏區(qū)用一些接觸孔和金屬線連接在一起各個源區(qū)和漏區(qū)用一些接觸孔和金屬線連接在一起,以減小,以減小大大MOS管的源管的源-漏電阻,如圖漏電阻,如圖8.7(a)所示。另外,如圖)所示。另外,如圖8.7(b)所示,)所示

22、,背靠背地放置背靠背地放置MOS管,合并鄰近的擴(kuò)散區(qū),可管,合并鄰近的擴(kuò)散區(qū),可得到更小的漏區(qū)電容得到更小的漏區(qū)電容。采用圖。采用圖8.7(c)所示的)所示的“星狀星狀”連接,連接,可使可使漏區(qū)電容漏區(qū)電容進(jìn)一步減小進(jìn)一步減小輸 出Vd d輸 入Vss輸出Vdd輸入Vss輸出Vdd輸入Vss圖圖8.7 并聯(lián)反相器版圖:(并聯(lián)反相器版圖:(a)直接并聯(lián)直接并聯(lián),(,(b)共用漏區(qū)共用漏區(qū),(,(c)星狀連接星狀連接 8.4.2 CMOS數(shù)字集成電路版圖設(shè)計DCLKCLKCLKCLKGNDVDDVDDCLKCLKCLKQQNABC主 鎖 存 器從 鎖 存 器T1N1T2T3T4N2N3N4邊沿邊沿

23、D觸發(fā)器觸發(fā)器的晶體管級電路圖及版圖的晶體管級電路圖及版圖 8.4.2 CMOS數(shù)字集成電路版圖設(shè)計數(shù)字集成電路版圖設(shè)計VDD DGNDCLKCLKCLKT1T1T2T2N1N2N1N2阱接觸襯底接觸ACCBAB與非門和或非門電路1)工作原理工作原理 二輸入與非門二輸入與非門和和二輸入或非門二輸入或非門晶體管級電路原理圖如晶體管級電路原理圖如圖圖8.12所示。所示。VDDSGDCLINAINBOUTM1M2M3M4SSSDDDGGGVDDSCLINAINBM1M3M4SSDDGGGGDOUTM2SD (a) (b)圖圖8.12 二輸入與非門二輸入與非門(a)和)和二輸入或非門二輸入或非門(b)

24、CMOS晶體管級電路晶體管級電路2)與非門和或非門電路的設(shè)計)與非門和或非門電路的設(shè)計 大多數(shù)的邏輯門電路均可通過大多數(shù)的邏輯門電路均可通過等效反等效反相器相器進(jìn)行設(shè)計,所謂進(jìn)行設(shè)計,所謂等效反相器設(shè)計等效反相器設(shè)計,實,實際上就是根據(jù)晶體管的串并聯(lián)關(guān)系,再根際上就是根據(jù)晶體管的串并聯(lián)關(guān)系,再根據(jù)等效反相器中相應(yīng)晶體管的尺寸,直接據(jù)等效反相器中相應(yīng)晶體管的尺寸,直接獲得與非門中各晶體管的尺寸的設(shè)計方法。獲得與非門中各晶體管的尺寸的設(shè)計方法。8.5.2 與非門和或非門電路 歸結(jié)起來,對具有歸結(jié)起來,對具有n個輸入端的與非門個輸入端的與非門 電電路,其中各路,其中各MOS管的尺寸計算方法為:管的尺

25、寸計算方法為:(1)將與非門中的)將與非門中的n個串聯(lián)個串聯(lián)NMOS管管等效為等效為反相器中的反相器中的NMOS管,將管,將n個并聯(lián)的個并聯(lián)的PMOS管管等效為反相器中的等效為反相器中的PMOS管;管;(2)根據(jù))根據(jù)開關(guān)時間開關(guān)時間和和有關(guān)參數(shù)有關(guān)參數(shù)的要求計算出的要求計算出等效反相器中的等效反相器中的NMOS管與管與PMOS管的寬長管的寬長比;比;(3)考慮到)考慮到NMOS管是串聯(lián)結(jié)構(gòu),為保持管是串聯(lián)結(jié)構(gòu),為保持下降下降時間不變時間不變,各,各NMOS管的管的等效電阻必須縮小等效電阻必須縮小n倍,亦即它們的寬長比必須是反相器中的倍,亦即它們的寬長比必須是反相器中的NMOS管的寬長比的管的

26、寬長比的n倍倍;(4)為保證在只有一個)為保證在只有一個PMOS晶體管導(dǎo)通的情晶體管導(dǎo)通的情況下,仍能獲得所需的況下,仍能獲得所需的上升時間上升時間,要求各,要求各PMOS管的寬長比與反相器中管的寬長比與反相器中PMOS管相同管相同。 同理,對或非門也可以采用類似的方法計算各同理,對或非門也可以采用類似的方法計算各MOS管尺寸。管尺寸。3)版圖實現(xiàn) 根據(jù)根據(jù)CMOS數(shù)字集成電路版圖設(shè)計基本方法,可以將數(shù)字集成電路版圖設(shè)計基本方法,可以將圖圖8.12(a)所示的兩輸入端與非門晶體管級電路圖直接)所示的兩輸入端與非門晶體管級電路圖直接轉(zhuǎn)換成圖轉(zhuǎn)換成圖8.13(a)所示的版圖結(jié)構(gòu)。如果將)所示的版圖

27、結(jié)構(gòu)。如果將MOS管設(shè)計管設(shè)計成水平走向,便可得到圖成水平走向,便可得到圖8.13(b)所示的版圖。)所示的版圖。與非門和或非門電路Vd dI NAVs sVd dVs sI NBO U TI NBI NAO U T(a)按電路圖轉(zhuǎn)換按電路圖轉(zhuǎn)換 (b)MOS管管水平走向設(shè)計水平走向設(shè)計圖圖8.13 與非門的版圖與非門的版圖8.5.2 與非門和或非門電路 圖圖8.14給出了兩種不同結(jié)構(gòu)的兩輸入端或非門的版圖。給出了兩種不同結(jié)構(gòu)的兩輸入端或非門的版圖。VddVssINBINAOUTVddVssINBINAOUT(a)輸入向左引線輸入向左引線 (b)輸入向上引線輸入向上引線圖圖8.14 或非門版圖

28、或非門版圖8.5.3 CMOS傳輸門和開關(guān)邏輯1)工作原理 MOS器件是一個典型的開關(guān)。當(dāng)開關(guān)打開的時候,器件是一個典型的開關(guān)。當(dāng)開關(guān)打開的時候,就可以進(jìn)行信號傳輸,這時將它們稱為傳輸門。與普就可以進(jìn)行信號傳輸,這時將它們稱為傳輸門。與普通通MOS電路的應(yīng)用有所不同的是,電路的應(yīng)用有所不同的是,在在MOS傳輸門中,傳輸門中,器件的源端和漏端位置隨傳輸?shù)氖歉唠娖交蚴堑碗娖狡骷脑炊撕吐┒宋恢秒S傳輸?shù)氖歉唠娖交蚴堑碗娖蕉l(fā)生變化,并因此導(dǎo)致而發(fā)生變化,并因此導(dǎo)致VGS的參考點(diǎn)的參考點(diǎn)源極位置發(fā)生源極位置發(fā)生相應(yīng)的變化相應(yīng)的變化。判斷源極和漏極位置的基本原則是電流。判斷源極和漏極位置的基本原則是電流

29、的流向,對的流向,對NMOS管,電流從漏極流向源極;對管,電流從漏極流向源極;對PMOS管,電流從源極流向漏極。為防止發(fā)生管,電流從源極流向漏極。為防止發(fā)生PN結(jié)的結(jié)的正偏置,正偏置,NMOS的的P型襯底接地,型襯底接地,PMOS的的N型襯底接型襯底接VDD。8.5.3 CMOS傳輸門和開關(guān)邏輯 CMOS傳輸門如圖傳輸門如圖8.15所示。所示。O U TINCCCCINO U T(a) (b) (C)圖圖8.15 CMOS傳輸門:(傳輸門:(a)晶體管級電路,()晶體管級電路,(b)符號,()符號,(c)版圖)版圖O U TI NCC8.6 數(shù)字電路標(biāo)準(zhǔn)單元庫簡介 前面僅僅介紹了幾種最基本的數(shù)

30、字邏輯單元的前面僅僅介紹了幾種最基本的數(shù)字邏輯單元的晶體管級設(shè)計,實際上,設(shè)計一個大規(guī)模的數(shù)字晶體管級設(shè)計,實際上,設(shè)計一個大規(guī)模的數(shù)字集成電路需要一系列的基本單元,這些基本單元集成電路需要一系列的基本單元,這些基本單元包括了包括了不同輸入、不同速度以及不同驅(qū)動能力不同輸入、不同速度以及不同驅(qū)動能力等等具有多種性能的單元電路。所以,集成電路制造具有多種性能的單元電路。所以,集成電路制造廠通常都廠通常都有事先設(shè)計并驗證的由幾百個單元組成有事先設(shè)計并驗證的由幾百個單元組成了單元庫了單元庫。數(shù)字電路標(biāo)準(zhǔn)單元庫的設(shè)計數(shù)字電路標(biāo)準(zhǔn)單元庫的設(shè)計都是在晶都是在晶體管級進(jìn)行的。單元庫中可能包括體管級進(jìn)行的。單

31、元庫中可能包括觸發(fā)器觸發(fā)器、全加全加器器等功能模塊。等功能模塊。8.6.1 基本原理 單元庫設(shè)計的基本思單元庫設(shè)計的基本思想想:將各種人工設(shè)計好的、:將各種人工設(shè)計好的、成熟的、優(yōu)化的、版圖等成熟的、優(yōu)化的、版圖等高的功能模塊存儲在一個高的功能模塊存儲在一個單元數(shù)據(jù)庫中。用戶根據(jù)單元數(shù)據(jù)庫中。用戶根據(jù)設(shè)計要求,將電路分成各設(shè)計要求,將電路分成各種模塊的連接組合,通過種模塊的連接組合,通過調(diào)用單元庫中已經(jīng)設(shè)計好調(diào)用單元庫中已經(jīng)設(shè)計好的標(biāo)準(zhǔn)單元來實現(xiàn)整個電的標(biāo)準(zhǔn)單元來實現(xiàn)整個電路系統(tǒng)。路系統(tǒng)。 圖圖8.21 基于標(biāo)準(zhǔn)單元的基于標(biāo)準(zhǔn)單元的IC設(shè)計流程圖設(shè)計流程圖8.6.1 基本原理 數(shù)字電路標(biāo)準(zhǔn)單元

32、數(shù)字電路標(biāo)準(zhǔn)單元一般都是通過一般都是通過基于晶體管級的全定制基于晶體管級的全定制設(shè)計實現(xiàn)的,設(shè)計實現(xiàn)的,包括了包括了各種邏輯門、觸發(fā)器以及各種邏輯門、觸發(fā)器以及ALU等多種類型的功能模塊,每類都有等多種類型的功能模塊,每類都有一定的功能范圍。一定的功能范圍。 1)邏輯門(如與門、與非門、或非門等)邏輯門(如與門、與非門、或非門等) 2)驅(qū)動器)驅(qū)動器 3)多路轉(zhuǎn)換器)多路轉(zhuǎn)換器 4)觸發(fā)器)觸發(fā)器 5)鎖存器和移位寄存器)鎖存器和移位寄存器 6)緩沖單元)緩沖單元 此外,還包括驅(qū)動電平轉(zhuǎn)換電路、此外,還包括驅(qū)動電平轉(zhuǎn)換電路、I/O保護(hù)電路和輸入、輸出焊盤等。保護(hù)電路和輸入、輸出焊盤等。8.6.

33、2 庫單元設(shè)計庫單元設(shè)計 對于標(biāo)準(zhǔn)單元設(shè)計對于標(biāo)準(zhǔn)單元設(shè)計EDA系統(tǒng)而言,標(biāo)準(zhǔn)單元庫系統(tǒng)而言,標(biāo)準(zhǔn)單元庫應(yīng)包含以下三個方面的內(nèi)容:應(yīng)包含以下三個方面的內(nèi)容: 1)邏輯單元符號庫邏輯單元符號庫與與功能單元庫功能單元庫 邏輯單元符號庫邏輯單元符號庫包含各種包含各種標(biāo)準(zhǔn)單元的名稱標(biāo)準(zhǔn)單元的名稱、邏邏輯單元的符號輯單元的符號,并標(biāo)有,并標(biāo)有輸入輸出及控制端輸入輸出及控制端。功能功能單元庫單元庫是在標(biāo)準(zhǔn)單元版圖確定后,從中提取了分布是在標(biāo)準(zhǔn)單元版圖確定后,從中提取了分布參數(shù)并由參數(shù)并由EDA軟件進(jìn)行模擬得到的電路單元性能,軟件進(jìn)行模擬得到的電路單元性能,并將電路單元的功能描述成并將電路單元的功能描述成電

34、路邏輯模擬與時序模電路邏輯模擬與時序模擬所需要的功能庫形式擬所需要的功能庫形式。 8.6.2 庫單元設(shè)計2)拓?fù)鋯卧獛欤┩負(fù)鋯卧獛?拓?fù)鋯卧獛焱負(fù)鋯卧獛焓前鎴D主要特性的抽象表達(dá),它去掉了版圖內(nèi)部的是版圖主要特性的抽象表達(dá),它去掉了版圖內(nèi)部的具體細(xì)節(jié),但包括具體細(xì)節(jié),但包括版圖單元的寬度、高度、輸入輸出端口和控制版圖單元的寬度、高度、輸入輸出端口和控制端口的位置端口的位置。拓?fù)鋯卧獛毂3至藛卧闹饕卣?,用它來進(jìn)行標(biāo)準(zhǔn)。拓?fù)鋯卧獛毂3至藛卧闹饕卣?,用它來進(jìn)行標(biāo)準(zhǔn)單元的單元的布局布線布局布線,可大大減少設(shè)計處理的數(shù)據(jù)量,提高版圖設(shè)計效,可大大減少設(shè)計處理的數(shù)據(jù)量,提高版圖設(shè)計效率。率。 3)版

35、圖單元庫)版圖單元庫 版圖單元版圖單元與工藝直接相關(guān),是標(biāo)準(zhǔn)單元庫設(shè)計者根據(jù)工藝制造與工藝直接相關(guān),是標(biāo)準(zhǔn)單元庫設(shè)計者根據(jù)工藝制造廠提供的幾何設(shè)計規(guī)則精心設(shè)計的廠提供的幾何設(shè)計規(guī)則精心設(shè)計的全手工版圖全手工版圖,并以標(biāo)準(zhǔn)版圖數(shù)據(jù),并以標(biāo)準(zhǔn)版圖數(shù)據(jù)格式存儲在計算機(jī)內(nèi),可供使用者直接調(diào)用。格式存儲在計算機(jī)內(nèi),可供使用者直接調(diào)用。8.6.2 庫單元設(shè)計庫單元設(shè)計標(biāo)準(zhǔn)單元庫中的版圖單元標(biāo)準(zhǔn)單元庫中的版圖單元具有以下特性:具有以下特性:(1)各版圖單元可以)各版圖單元可以有不同的寬度有不同的寬度,但必須,但必須具有相具有相同的高度同的高度;(2)單元的)單元的電源線和地線通常安排在單元的上下端,電源線和

36、地線通常安排在單元的上下端,從單元的左右兩側(cè)同時出線從單元的左右兩側(cè)同時出線,電源、地線在兩側(cè)電源、地線在兩側(cè)的位置要相同,線的寬度要一致,以便單元間電的位置要相同,線的寬度要一致,以便單元間電源、地線的對接源、地線的對接。同時,。同時,阱連接和襯底連接應(yīng)該阱連接和襯底連接應(yīng)該放在電源線和地線的下面放在電源線和地線的下面。(3)單元的輸入單元的輸入/輸出端常安排在與電源和地線垂輸出端常安排在與電源和地線垂直的位置;直的位置;8.6.2 庫單元設(shè)計庫單元設(shè)計 圖圖8.22給出了一個簡單反相器的邏輯符號、單元拓?fù)浜蛦谓o出了一個簡單反相器的邏輯符號、單元拓?fù)浜蛦卧鎴D。元版圖。(a) (b) (c)

37、圖圖8.22 反相器單元庫示例:(反相器單元庫示例:(a)邏輯符號邏輯符號,(,(b)單元拓?fù)鋯卧負(fù)?,(,(c)單元版圖單元版圖 8.7 焊盤輸入輸出單元(焊盤輸入輸出單元(I/O PAD) 任何一種集成電路的版圖結(jié)構(gòu)都需要任何一種集成電路的版圖結(jié)構(gòu)都需要焊盤輸入焊盤輸入/輸出模塊(輸出模塊(I/O PAD)與芯片外部進(jìn)行連接。與其與芯片外部進(jìn)行連接。與其他標(biāo)準(zhǔn)單元相同,這些他標(biāo)準(zhǔn)單元相同,這些I/O PAD通常也具有通常也具有等高不等高不等寬的外部形式等寬的外部形式,各模塊的,各模塊的電源、地線的寬度和相電源、地線的寬度和相對位置仍是統(tǒng)一的,以便對接對位置仍是統(tǒng)一的,以便對接。所不同的是,

38、。所不同的是,I/O PAD單元的單元的引線端位于單元的一邊(位于靠近內(nèi)部引線端位于單元的一邊(位于靠近內(nèi)部陣列的一邊)陣列的一邊)。由于其外部形狀的規(guī)則性,所以,。由于其外部形狀的規(guī)則性,所以,輸入、輸出或雙向單元屬于標(biāo)準(zhǔn)單元的范疇,它們輸入、輸出或雙向單元屬于標(biāo)準(zhǔn)單元的范疇,它們是標(biāo)準(zhǔn)單元的內(nèi)容之一。是標(biāo)準(zhǔn)單元的內(nèi)容之一。 8.7 焊盤輸入輸出單元(焊盤輸入輸出單元(I/O PAD) 通常將通常將IC的的內(nèi)容結(jié)構(gòu)內(nèi)容結(jié)構(gòu)和和外部信號外部信號接口分開接口分開進(jìn)行設(shè)計。進(jìn)行設(shè)計。 I/O 功能模塊的作用功能模塊的作用:對外驅(qū)動、內(nèi)外隔:對外驅(qū)動、內(nèi)外隔離、輸入保護(hù)或其他接口功能離、輸入保護(hù)或其

39、他接口功能。 I/O PAD通常可分為:通??煞譃椋狠斎肽K輸入模塊、輸出模輸出模塊塊、輸入輸入/輸出雙向模塊輸出雙向模塊。v在一個在一個I/O單元中通常有多條供電軌線。單元中通常有多條供電軌線。vI/O單元成環(huán)形布置在芯片的外圍。單元成環(huán)形布置在芯片的外圍。標(biāo)準(zhǔn)輸入輸出單元VDDVSSVDDVSSESD supplydriver supplypadI/O pad at the topI/O pads surrounding the chip with their power rail 8.7.1 輸入單元輸入單元 輸入單元輸入單元主要承擔(dān)對內(nèi)部電路的保護(hù),一般認(rèn)為外部信主要承擔(dān)對內(nèi)部電路的保

40、護(hù),一般認(rèn)為外部信號的驅(qū)動能力足夠大,輸入單元不必具備再驅(qū)動功能。因號的驅(qū)動能力足夠大,輸入單元不必具備再驅(qū)動功能。因此,輸入單元的結(jié)構(gòu)主要是此,輸入單元的結(jié)構(gòu)主要是輸入保護(hù)電路輸入保護(hù)電路。 因為因為MOS器件的柵極有極高的絕緣電阻,當(dāng)柵極處于器件的柵極有極高的絕緣電阻,當(dāng)柵極處于浮置狀態(tài)時,由于某種原因(如觸摸),感應(yīng)的電荷無法浮置狀態(tài)時,由于某種原因(如觸摸),感應(yīng)的電荷無法很快泄放掉。而很快泄放掉。而MOS器件的柵氧化層極薄,這些感應(yīng)的電器件的柵氧化層極薄,這些感應(yīng)的電荷使得荷使得MOS器件的柵極與襯底之間產(chǎn)生非常高的場強(qiáng)。該器件的柵極與襯底之間產(chǎn)生非常高的場強(qiáng)。該場強(qiáng)如果超過柵氧化層

41、的擊穿極限,將發(fā)生場強(qiáng)如果超過柵氧化層的擊穿極限,將發(fā)生柵極擊穿柵極擊穿,使,使MOS器件失效。(天線效應(yīng))器件失效。(天線效應(yīng))8.7.1 輸入單元輸入單元 為防止器件被擊穿,必須為這些電荷提供為防止器件被擊穿,必須為這些電荷提供“泄放通路泄放通路”,也就是輸入保護(hù)電路。輸入保護(hù)電路分為也就是輸入保護(hù)電路。輸入保護(hù)電路分為單二極管、電阻單二極管、電阻結(jié)構(gòu)結(jié)構(gòu)和和雙二極管、電阻結(jié)構(gòu)雙二極管、電阻結(jié)構(gòu)兩種。輸入保護(hù)電路實際上就兩種。輸入保護(hù)電路實際上就是是通過二極管將輸入端信號鉗制在一定的范圍內(nèi)通過二極管將輸入端信號鉗制在一定的范圍內(nèi)。當(dāng)電荷。當(dāng)電荷所產(chǎn)生的電壓超出了限制范圍,就被鉗制在限定的范

42、圍內(nèi)。所產(chǎn)生的電壓超出了限制范圍,就被鉗制在限定的范圍內(nèi)。當(dāng)然,如果輸入的信號超出了這個范圍,同樣也會被鉗制。當(dāng)然,如果輸入的信號超出了這個范圍,同樣也會被鉗制。保護(hù)電路中的電阻可以是保護(hù)電路中的電阻可以是擴(kuò)散電阻、多晶硅電阻或其他合擴(kuò)散電阻、多晶硅電阻或其他合金薄膜電阻金薄膜電阻,其典型值一般為,其典型值一般為500。8.7.1 輸入單元 圖圖8.23是一種是一種單二極管、電阻結(jié)構(gòu)單二極管、電阻結(jié)構(gòu)的保護(hù)電路和版圖形式。的保護(hù)電路和版圖形式。 圖圖8.24是一種是一種雙二級管、電阻結(jié)構(gòu)雙二級管、電阻結(jié)構(gòu)的保護(hù)電路和版圖形式。的保護(hù)電路和版圖形式。 圖圖8.23 單二極管、電阻保護(hù)電路單二極管

43、、電阻保護(hù)電路 圖圖8.24雙二極管、電阻保護(hù)電路雙二極管、電阻保護(hù)電路8.7.2 輸出單元輸出單元 輸出單元的主要任務(wù)是輸出單元的主要任務(wù)是提供一定的驅(qū)動能力提供一定的驅(qū)動能力,防止內(nèi)部邏輯過負(fù)荷而損壞防止內(nèi)部邏輯過負(fù)荷而損壞。另一方面,輸出單元。另一方面,輸出單元還還承擔(dān)了一定的邏輯功能,單元具有一定的可操作承擔(dān)了一定的邏輯功能,單元具有一定的可操作性性。與輸入單元相比,輸出單元的電路形式比較多。與輸入單元相比,輸出單元的電路形式比較多。 1)反相輸出)反相輸出I/O PAD(1)保證)保證提供驅(qū)動能力提供驅(qū)動能力的版圖設(shè)計考慮的版圖設(shè)計考慮 反相輸出就是內(nèi)部信號經(jīng)反相后輸出。這種反相反相

44、輸出就是內(nèi)部信號經(jīng)反相后輸出。這種反相器除了完成反相的功能外,另一個主要作用是器除了完成反相的功能外,另一個主要作用是提供提供一定的驅(qū)動能力一定的驅(qū)動能力。8.7.2 輸出單元輸出單元圖圖8.25 P阱阱硅硅柵柵CMOS反相輸反相輸出出I/O PAD 圖圖8.25是一種是一種P阱硅柵阱硅柵CMOS結(jié)構(gòu)的反相輸出單元。結(jié)構(gòu)的反相輸出單元。由版圖可見,構(gòu)成反相器的由版圖可見,構(gòu)成反相器的NMOS管和管和PMOS管的尺寸比管的尺寸比較大,因此具有較大,因此具有較大的驅(qū)動能力較大的驅(qū)動能力。 8.7.2 輸出單元輸出單元 圖圖8.26是是將金屬鋁引線去除后的版圖形式將金屬鋁引線去除后的版圖形式,通過這

45、個圖可,通過這個圖可以清楚的看到器件的以清楚的看到器件的并聯(lián)結(jié)構(gòu)和重?fù)诫s隔離環(huán)并聯(lián)結(jié)構(gòu)和重?fù)诫s隔離環(huán)的結(jié)構(gòu)。的結(jié)構(gòu)。圖圖8.26 去鋁后的反相器版圖去鋁后的反相器版圖多叉指結(jié)構(gòu)多叉指結(jié)構(gòu);多晶硅柵雙端互聯(lián)。多晶硅柵雙端互聯(lián)。采用了采用了P+和和N+隔離隔離環(huán)環(huán),抑制抑制閂鎖效應(yīng)閂鎖效應(yīng)。8.7.2 輸出單元輸出單元 圖圖8.27給出了一個大尺寸給出了一個大尺寸NMOS管的版圖和剖面結(jié)構(gòu)圖管的版圖和剖面結(jié)構(gòu)圖(注:該(注:該NMOS管的源端接地管的源端接地)。)。圖圖8.27 大尺寸大尺寸NMOS管版圖結(jié)構(gòu)和剖面圖管版圖結(jié)構(gòu)和剖面圖8.7.2 輸出單元 對于需要大面積接觸的區(qū)域,在設(shè)計引線孔時,

46、為減輕工對于需要大面積接觸的區(qū)域,在設(shè)計引線孔時,為減輕工藝加工時的大小尺寸匹配的難度,也為了避免大面積接觸可藝加工時的大小尺寸匹配的難度,也為了避免大面積接觸可能引起的金屬熔穿摻雜區(qū)的情況發(fā)生,通常采取多能引起的金屬熔穿摻雜區(qū)的情況發(fā)生,通常采取多個接觸孔個接觸孔代替一個大的接觸孔的方案代替一個大的接觸孔的方案。此外,在輸入。此外,在輸入/輸出單元的設(shè)計輸出單元的設(shè)計中,為了形成襯底的電位接觸區(qū),并吸收掉襯底中中,為了形成襯底的電位接觸區(qū),并吸收掉襯底中PN結(jié)的反結(jié)的反向漂移電流,從而抑制可控硅效應(yīng)的觸發(fā),通常都要設(shè)計向漂移電流,從而抑制可控硅效應(yīng)的觸發(fā),通常都要設(shè)計重重?fù)诫s隔離環(huán)并連接到電

47、源(摻雜隔離環(huán)并連接到電源(N+環(huán))或地(環(huán))或地(P+環(huán))環(huán))。在圖。在圖8.24、圖、圖8.25和圖和圖8.27所示的版圖中都采取了這些的措施。所示的版圖中都采取了這些的措施。 8.7.2 輸出單元輸出單元(2)考慮前級驅(qū)動能力的版圖設(shè)計)考慮前級驅(qū)動能力的版圖設(shè)計 當(dāng)考慮輸出單元的速度性能時,這些大尺寸器件、電當(dāng)考慮輸出單元的速度性能時,這些大尺寸器件、電路的設(shè)計就必須考慮前級的驅(qū)動問題。為了在不增加內(nèi)路的設(shè)計就必須考慮前級的驅(qū)動問題。為了在不增加內(nèi)部電路的負(fù)載的條件下獲得大的輸出驅(qū)動,可以采用奇部電路的負(fù)載的條件下獲得大的輸出驅(qū)動,可以采用奇數(shù)級的反相器鏈結(jié)構(gòu),如圖數(shù)級的反相器鏈結(jié)構(gòu),

48、如圖8.28所示。所示。為滿足延時特性為滿足延時特性的要求,各反相器之間尺寸應(yīng)滿足一定的比例要求的要求,各反相器之間尺寸應(yīng)滿足一定的比例要求。圖圖8.28 反相器鏈驅(qū)動結(jié)構(gòu)反相器鏈驅(qū)動結(jié)構(gòu)8.7.2 輸出單元輸出單元 如果一個內(nèi)部反相器能夠在規(guī)定的時間如果一個內(nèi)部反相器能夠在規(guī)定的時間內(nèi)將一個與其內(nèi)將一個與其相同的反相器驅(qū)動到規(guī)定的電壓值,假設(shè)反相器的輸入電相同的反相器驅(qū)動到規(guī)定的電壓值,假設(shè)反相器的輸入電容等于容等于Cg,則當(dāng)驅(qū)動一個輸入電容為,則當(dāng)驅(qū)動一個輸入電容為fCg的反相器達(dá)到相的反相器達(dá)到相同的電壓值所需的時間為同的電壓值所需的時間為f。如果負(fù)載電容。如果負(fù)載電容CL和和Cg的比值

49、的比值CL/Cg = Y時,則直接用內(nèi)部反相器驅(qū)動該負(fù)載電容所產(chǎn)生時,則直接用內(nèi)部反相器驅(qū)動該負(fù)載電容所產(chǎn)生的總延遲時間為的總延遲時間為ttol = Y。 如果采用反相器鏈的驅(qū)動結(jié)構(gòu),器件的尺寸逐級放大如果采用反相器鏈的驅(qū)動結(jié)構(gòu),器件的尺寸逐級放大f倍,則每一級所需的時間都是倍,則每一級所需的時間都是f,N級反相器需要的總時級反相器需要的總時間是間是Nf。由于每一級的驅(qū)動能力放大。由于每一級的驅(qū)動能力放大f倍,倍,N級反相器級反相器的驅(qū)動能力就放大了的驅(qū)動能力就放大了fN倍,所以倍,所以fNY。對此式兩邊取對。對此式兩邊取對數(shù),得數(shù),得 (8.13)fYNlnln反相器鏈的總延遲時間為Ylnf

50、lnffNttol(8.14)8.7.2 輸出單元輸出單元8.7.2 輸出單元輸出單元 理論計算表明,當(dāng)理論計算表明,當(dāng)f = e時,反相器鏈的延遲時間最小,等時,反相器鏈的延遲時間最小,等于于 ,此時的反相器鏈的級數(shù),此時的反相器鏈的級數(shù)NlnY。當(dāng)然,實際設(shè)計。當(dāng)然,實際設(shè)計中必須取整。中必須取整。 通過比較通過比較 和和 ,可以看到直接驅(qū)動與反相器,可以看到直接驅(qū)動與反相器鏈驅(qū)動大電容負(fù)載時的差異,圖鏈驅(qū)動大電容負(fù)載時的差異,圖8.29給出了給出了 和和Y 進(jìn)行計算的一些結(jié)果。圖中,當(dāng)采用內(nèi)部反相器直接驅(qū)動負(fù)載進(jìn)行計算的一些結(jié)果。圖中,當(dāng)采用內(nèi)部反相器直接驅(qū)動負(fù)載時,總延遲時間和時,總延

51、遲時間和Y是線性關(guān)系是線性關(guān)系 (圖中的(圖中的45斜線)。當(dāng)采斜線)。當(dāng)采用反相器鏈驅(qū)動負(fù)載時,假設(shè)反相器尺寸放大比例用反相器鏈驅(qū)動負(fù)載時,假設(shè)反相器尺寸放大比例f分別為分別為1.5、2.7、5、10、 15,則各反相器鏈總延遲時間函數(shù)如圖中的對,則各反相器鏈總延遲時間函數(shù)如圖中的對數(shù)曲線所示。數(shù)曲線所示。 YlneYfflnlnYYfflnln8.7.2 輸出單元輸出單元圖圖8.29 直接驅(qū)動和反相器鏈驅(qū)動負(fù)載時的延遲時間曲線直接驅(qū)動和反相器鏈驅(qū)動負(fù)載時的延遲時間曲線8.7.2 輸出單元輸出單元2)同相輸出)同相輸出I/O PAD 同相輸出實際上就是同相輸出實際上就是“反相反相反相反相”,即采,即采用用偶數(shù)級的反相器鏈偶數(shù)級的反相器鏈。3)三態(tài)輸出)三態(tài)輸出I/O PAD 三態(tài)輸出是指單元除了三態(tài)輸出是指單元除了可以輸出可以輸出“0”、“1”邏輯外,還可高阻輸出邏輯外,還可高阻輸出,即具有三種輸出狀態(tài)。,即具有三種輸出狀態(tài)。同樣,三態(tài)輸出的正常邏輯信號也可分為反相輸

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論