![集成電路制造技術:(12)(13)(14)工藝集成與封裝測試_第1頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/18/6d986310-2f52-4be8-9c78-f828497ff984/6d986310-2f52-4be8-9c78-f828497ff9841.gif)
![集成電路制造技術:(12)(13)(14)工藝集成與封裝測試_第2頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/18/6d986310-2f52-4be8-9c78-f828497ff984/6d986310-2f52-4be8-9c78-f828497ff9842.gif)
![集成電路制造技術:(12)(13)(14)工藝集成與封裝測試_第3頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/18/6d986310-2f52-4be8-9c78-f828497ff984/6d986310-2f52-4be8-9c78-f828497ff9843.gif)
![集成電路制造技術:(12)(13)(14)工藝集成與封裝測試_第4頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/18/6d986310-2f52-4be8-9c78-f828497ff984/6d986310-2f52-4be8-9c78-f828497ff9844.gif)
![集成電路制造技術:(12)(13)(14)工藝集成與封裝測試_第5頁](http://file3.renrendoc.com/fileroot_temp3/2021-12/18/6d986310-2f52-4be8-9c78-f828497ff984/6d986310-2f52-4be8-9c78-f828497ff9845.gif)
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、微電子工藝微電子工藝(5) -工藝集成與封裝測試工藝集成與封裝測試第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試2第第12章章 工藝集成工藝集成第第13章章 工藝監(jiān)控工藝監(jiān)控第第14章章 封裝與測試封裝與測試第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試312.1 金屬化與多層互連金屬化與多層互連12.2 CMOS集成電路工藝集成電路工藝12.3 雙極型集成電路工藝雙極型集成電路工藝第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試412.1 金屬化與多層互連金屬化與多層互連n金屬及金屬性材料在芯片上的應用被稱為金金屬及金屬性材料在芯片上的應用被稱為金屬化,形成的整個金屬及
2、金屬性材料結構稱屬化,形成的整個金屬及金屬性材料結構稱金屬化系統(tǒng)。金屬化系統(tǒng)。n金屬化材料可分為三類:金屬化材料可分為三類:互連材料;互連材料;接觸材料;接觸材料;MOSFET柵電極材料。柵電極材料。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試512.1 金屬化與多層互連金屬化與多層互連 互連材料互連材料指將同一芯片內的各個獨立的元指將同一芯片內的各個獨立的元器件連接成為具有一定功能的電路模塊;器件連接成為具有一定功能的電路模塊;接觸接觸材料材料是指直接與半導體材料接觸的材料,以及是指直接與半導體材料接觸的材料,以及提供與外部相連的連接點;提供與外部相連的連接點;MOSFET柵電極柵
3、電極材料材料是作為是作為MOSFET器件的一個組成部分,器件的一個組成部分,對器件的性能起著重要作用。對器件的性能起著重要作用。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試612.1.1 歐姆接觸歐姆接觸n歐姆接觸指金屬與半導體的接觸電阻值遠小于半導體本歐姆接觸指金屬與半導體的接觸電阻值遠小于半導體本身電阻。身電阻。n金金/半接觸的電流密度:半接觸的電流密度:n肖特基勢壘高度:肖特基勢壘高度:n接觸電阻:接觸電阻:n低摻雜接觸電阻:低摻雜接觸電阻:n高摻雜接觸電阻:高摻雜接觸電阻:mb 1nkTqVkTq2eeTAJb0VcdJdVRkTqcTqAkRbeDcNRNb21s319Dm
4、exp;cm10第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試712.1.2 布線技術布線技術 集成電路對互連布線有以下要求:集成電路對互連布線有以下要求: 布線材料有低的電阻率和良好的穩(wěn)定布線材料有低的電阻率和良好的穩(wěn)定性;性; 布線應具有強的抗電遷移能力;布線應具有強的抗電遷移能力; 布線材料可被精細刻蝕,并具有抗環(huán)布線材料可被精細刻蝕,并具有抗環(huán)境侵蝕的能力;境侵蝕的能力; 布線材料易于淀積成膜,粘附性要好,布線材料易于淀積成膜,粘附性要好,臺階覆蓋要好,并有良好的可焊性。臺階覆蓋要好,并有良好的可焊性。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試81、電遷移現(xiàn)象、電遷
5、移現(xiàn)象n在大電流密度作用下金屬化引線的質量輸運現(xiàn)象。質量輸在大電流密度作用下金屬化引線的質量輸運現(xiàn)象。質量輸運沿電子流方向,結果在一方形成空洞,另一方形成小丘。運沿電子流方向,結果在一方形成空洞,另一方形成小丘。n中值失效時間中值失效時間MTF 指指50%互連線失效的時間互連線失效的時間 :kTEJACMTFac/exp2第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試92、穩(wěn)定性、穩(wěn)定性 金屬與半導體之間的任何反應,都會對金屬與半導體之間的任何反應,都會對器件性能帶來影響。如硅在鋁中具有一定的器件性能帶來影響。如硅在鋁中具有一定的固溶度,若芯片局部形成固溶度,若芯片局部形成“熱點熱點”
6、,硅會溶,硅會溶解進入鋁層中,致使硅片表面產生蝕坑,進解進入鋁層中,致使硅片表面產生蝕坑,進而出現(xiàn)尖楔現(xiàn)象,造成淺結穿通??朔@種而出現(xiàn)尖楔現(xiàn)象,造成淺結穿通。克服這種影響的主要方法是選擇與半導體接觸穩(wěn)定的影響的主要方法是選擇與半導體接觸穩(wěn)定的金屬類材料作為阻擋層或在金屬鋁中加入少金屬類材料作為阻擋層或在金屬鋁中加入少量半導體硅元素,使其含量達到或接近固溶量半導體硅元素,使其含量達到或接近固溶度,這就避免了硅溶解進入鋁層。度,這就避免了硅溶解進入鋁層。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試103、金屬布線的工藝特性、金屬布線的工藝特性 n附著性要好,指所淀積的金屬薄膜與襯底硅
7、附著性要好,指所淀積的金屬薄膜與襯底硅片表面的氧化層等應具有良好的附著性。片表面的氧化層等應具有良好的附著性。n臺階覆蓋性好,是指如果襯底硅片表面存在臺階覆蓋性好,是指如果襯底硅片表面存在臺階,在淀積金屬薄膜時會在臺階的陰面和臺階,在淀積金屬薄膜時會在臺階的陰面和陽面間產生很大的淀積速率差,甚至在陰面陽面間產生很大的淀積速率差,甚至在陰面角落根本無法得到金屬的淀積。這樣會造成角落根本無法得到金屬的淀積。這樣會造成金屬布線在臺階處開路或無法通過較大的電金屬布線在臺階處開路或無法通過較大的電流。流。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試114、合金工藝、合金工藝 n金屬膜經過圖形
8、加工以后,形成了互連線。但是,金屬膜經過圖形加工以后,形成了互連線。但是,還必須對金屬互連線進行熱處理,使金屬牢固地附還必須對金屬互連線進行熱處理,使金屬牢固地附著于襯底硅片表面,并且在接觸窗口與硅形成良好著于襯底硅片表面,并且在接觸窗口與硅形成良好的歐姆接觸。這一熱處理過程稱為合金工藝。的歐姆接觸。這一熱處理過程稱為合金工藝。n合金工藝有兩個作用:其一增強金屬對氧化層的還合金工藝有兩個作用:其一增強金屬對氧化層的還原作用,從而提高附著力;其二是利用半導體元素原作用,從而提高附著力;其二是利用半導體元素在金屬中存在一定的固溶度。在金屬中存在一定的固溶度。第五單元第五單元 工藝集成與封裝測試工藝
9、集成與封裝測試1212.1.3 多層互連多層互連 多層互連,一方面可以使單位芯片面積上可用的多層互連,一方面可以使單位芯片面積上可用的互連布線面積成倍增加,允許可有更多的互連線;互連布線面積成倍增加,允許可有更多的互連線;另一方面使用多層互連系統(tǒng)能降低因互連線過長導另一方面使用多層互連系統(tǒng)能降低因互連線過長導致的延遲時間的過長。因此,多層互連技術成為集致的延遲時間的過長。因此,多層互連技術成為集成電路發(fā)展的必然。成電路發(fā)展的必然。 多層互連系統(tǒng)主要由金屬導電層和絕緣介質層組多層互連系統(tǒng)主要由金屬導電層和絕緣介質層組成。因此可從金屬導電層和絕緣介質層的材料特性,成。因此可從金屬導電層和絕緣介質層
10、的材料特性,工藝特性,以及互連延遲時間等多個方面來分析工藝特性,以及互連延遲時間等多個方面來分析ULSI對多層互連系統(tǒng)的要求。對多層互連系統(tǒng)的要求。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試1312.1.3 多層互連多層互連 否是完成器件結構硅片CVD介質薄膜平坦化光刻接觸孔和通孔PECVD鈍化層是否最后一層金屬化測試封裝第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試1412.1.4 銅多層互連系統(tǒng)工藝流程銅多層互連系統(tǒng)工藝流程 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試1512.1.4 銅多層互連系統(tǒng)工藝流程銅多層互連系統(tǒng)工藝流程 第五單元第五單元 工藝集成
11、與封裝測試工藝集成與封裝測試1612.2 CMOS集成電路工藝集成電路工藝 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試1712.2.1 隔離工藝隔離工藝 在CMOS電路的一個反相器中,p溝和n溝MOSFET的源漏,都是由同種導電類型的半導體材料構成,并和襯底(阱)的導電類型不同,因此,MOSEET本身就是被pn結所隔離,即是自隔離。只要維持源/襯底pn結和漏/襯底pn結的反偏,MOSFET便能維持自隔離。而在pMOS和nMOS元件之間和反相器之間的隔離通常是采用介質隔離。CMOS電路的介質隔離工藝主要是局部場氧化工藝和淺槽隔離工藝。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝
12、測試1812.2.1 隔離工藝隔離工藝1、局部場氧化工藝、局部場氧化工藝第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試1912.2.1 隔離工藝隔離工藝2、淺槽隔離工藝、淺槽隔離工藝第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試2012.2.2 阱工藝結構阱工藝結構 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試2112.2.3 薄柵氧化技術薄柵氧化技術 柵氧化層是柵氧化層是MOS器件的核心。隨著器件尺寸的不斷縮小,器件的核心。隨著器件尺寸的不斷縮小,柵氧化層的厚度也要求按比例減薄,以加強柵控能力,抑制柵氧化層的厚度也要求按比例減薄,以加強柵控能力,抑制短溝道效應,提高
13、器件的驅動能力和可靠性等。但隨著柵氧短溝道效應,提高器件的驅動能力和可靠性等。但隨著柵氧化層厚度的不斷減薄,會遇到一系列問題,如:柵的漏電流化層厚度的不斷減薄,會遇到一系列問題,如:柵的漏電流會呈指數(shù)規(guī)律劇增;硼雜質穿透氧化層進入導電溝道等。為會呈指數(shù)規(guī)律劇增;硼雜質穿透氧化層進入導電溝道等。為解決上述難題,通常采用超薄氮氧化硅柵代替純氧化硅柵。解決上述難題,通常采用超薄氮氧化硅柵代替純氧化硅柵。氮的引入能改善氮的引入能改善SiO2/Si界面特性,因為界面特性,因為Si-N鍵的強度比鍵的強度比Si-H鍵、鍵、Si-OH鍵大得多,因此可抑制熱載流子和電離輻射等所鍵大得多,因此可抑制熱載流子和電離
14、輻射等所產生的缺陷。將氮引入到氧化硅中的另一個好處是可以抑制產生的缺陷。將氮引入到氧化硅中的另一個好處是可以抑制PMOS器件中硼的穿透效應,提高閾值電壓的穩(wěn)定性及器件器件中硼的穿透效應,提高閾值電壓的穩(wěn)定性及器件的可靠性。的可靠性。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試2212.2.4 非均勻溝道摻雜非均勻溝道摻雜 柵長縮短和短溝道效應這對矛盾可以通過非均勻柵長縮短和短溝道效應這對矛盾可以通過非均勻溝道摻雜解決,即表面雜質濃度低,體內雜質濃度溝道摻雜解決,即表面雜質濃度低,體內雜質濃度高。這種雜質結構的溝道具有柵閾值電壓低,抗短高。這種雜質結構的溝道具有柵閾值電壓低,抗短溝道
15、效應能力強的特點。這種非均勻溝道的形成有溝道效應能力強的特點。這種非均勻溝道的形成有主要有兩種工藝技術:主要有兩種工藝技術: 兩步注入工藝,第一步是形成低摻雜淺注入兩步注入工藝,第一步是形成低摻雜淺注入表面區(qū);第二步是形成高摻雜深注入防穿通區(qū)。表面區(qū);第二步是形成高摻雜深注入防穿通區(qū)。 在高濃度襯底上選擇外延生長雜質濃度低的在高濃度襯底上選擇外延生長雜質濃度低的溝道層,即形成梯度溝道剖面。這種方法能獲得低溝道層,即形成梯度溝道剖面。這種方法能獲得低的閾值電壓,高的遷移率和高的抗穿通電壓,但寄的閾值電壓,高的遷移率和高的抗穿通電壓,但寄生結電容和耗盡層電容大。生結電容和耗盡層電容大。 第五單元第
16、五單元 工藝集成與封裝測試工藝集成與封裝測試2312.2.5 柵電極材料與難溶金屬硅化柵電極材料與難溶金屬硅化物自對準工藝物自對準工藝第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試2412.2.6 源源/漏技術與淺結形成漏技術與淺結形成 1、輕摻雜漏結構、輕摻雜漏結構(LDD) 2、超淺源漏延伸區(qū)結構、超淺源漏延伸區(qū)結構 3、暈圈反型雜質摻雜結構和大角度、暈圈反型雜質摻雜結構和大角度注入反型雜質摻雜結構注入反型雜質摻雜結構第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試2512.2.7 CMOS電路工藝流程第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試2612.2.7 C
17、MOS電路工藝流程第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試2712.2.7 CMOS電路工藝流程第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試2812.3 雙極型集成電路工藝雙極型集成電路工藝 雙極型集成電路的基本工藝大致可分為兩大類:雙極型集成電路的基本工藝大致可分為兩大類:一類是需要在元件之間制作電隔離區(qū)的工藝,另一一類是需要在元件之間制作電隔離區(qū)的工藝,另一類是元件之間采取自然隔離的工藝。采用第一類工類是元件之間采取自然隔離的工藝。采用第一類工藝的主要有晶體管藝的主要有晶體管-晶體管邏輯晶體管邏輯(TTL)電路,射極耦電路,射極耦合邏輯合邏輯 (ECL)電路、肖特基
18、晶體管電路、肖特基晶體管-晶體管邏輯晶體管邏輯 (STTL)電路等。隔離工藝有電路等。隔離工藝有pn結隔離,介質隔離及結隔離,介質隔離及pn結結-介質混合隔離。而采用元件之間自然隔離工介質混合隔離。而采用元件之間自然隔離工藝的另一類電路主要是集成注入邏輯藝的另一類電路主要是集成注入邏輯 (I2L)電路。電路。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試2912.3.1 隔離工藝隔離工藝 雙極型電路采用的隔雙極型電路采用的隔離方法主要有離方法主要有pn結隔離,結隔離,介質隔離及介質隔離及pn結結-介質混合介質混合隔離。隔離。 1、pn結隔離結隔離第五單元第五單元 工藝集成與封裝測試工藝
19、集成與封裝測試3012.3.1 隔離工藝隔離工藝2、混合隔離、混合隔離第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試3112.3.2 雙極型集成電路工藝流程雙極型集成電路工藝流程 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試3212.3.2 雙極型集成電路工藝流程雙極型集成電路工藝流程 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試3312.3.3 多晶硅在雙極型電路中的應用多晶硅在雙極型電路中的應用 1、多晶硅發(fā)射極、多晶硅發(fā)射極 采用多晶硅形成發(fā)射區(qū)接觸可以大大改善晶采用多晶硅形成發(fā)射區(qū)接觸可以大大改善晶體管的電流增益和縮小器件的縱向尺寸,獲得更體管的電流增益和縮
20、小器件的縱向尺寸,獲得更淺的發(fā)射結。淺的發(fā)射結。 2、自對準發(fā)射極和基區(qū)接觸、自對準發(fā)射極和基區(qū)接觸第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試3434n金屬化與多層互連金屬化與多層互連 nCMOS集成電路工藝集成電路工藝 n雙極型集成電路工藝雙極型集成電路工藝 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試35第第13章章 工藝監(jiān)控工藝監(jiān)控13.1 概述概述 13.2 實時監(jiān)控實時監(jiān)控 13.3 工藝檢測片工藝檢測片 13.4 集成結構測試圖形集成結構測試圖形 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試3613.1 概述概述 n所謂工藝監(jiān)控就是借助于一整套檢測技
21、術和所謂工藝監(jiān)控就是借助于一整套檢測技術和專用設備,監(jiān)控整個生產過程,在工藝過程專用設備,監(jiān)控整個生產過程,在工藝過程中,連續(xù)提取工藝參數(shù),在工藝結束時,對中,連續(xù)提取工藝參數(shù),在工藝結束時,對工藝流程進行評估。工藝流程進行評估。n工藝過程檢測內容包括硅與其它輔助材料檢工藝過程檢測內容包括硅與其它輔助材料檢測和工藝檢測兩大部分。測和工藝檢測兩大部分。材料檢測;材料檢測;工藝檢測。工藝檢測。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試3713.1 概述概述 n工藝檢測技術得到了迅速的提高,今后將主要向工藝檢測技術得到了迅速的提高,今后將主要向著三個方向發(fā)展:著三個方向發(fā)展:工藝線實時監(jiān)
22、控;工藝線實時監(jiān)控;非破壞性檢測,指對硅片直接進行檢測;非破壞性檢測,指對硅片直接進行檢測;非接觸監(jiān)測,指對硅片直接進行檢測。非接觸監(jiān)測,指對硅片直接進行檢測。n當前,工藝監(jiān)控一般是同時采用三種方式:當前,工藝監(jiān)控一般是同時采用三種方式:1、通過工藝設備的監(jiān)控系統(tǒng),進行在線實時監(jiān)控;、通過工藝設備的監(jiān)控系統(tǒng),進行在線實時監(jiān)控;2、采用工藝檢測片,通過對工藝檢測片的測試跟蹤了、采用工藝檢測片,通過對工藝檢測片的測試跟蹤了解工藝情況;解工藝情況;3、配置集成結構測試圖形,通過對微電子測試圖形的、配置集成結構測試圖形,通過對微電子測試圖形的檢測評估具體具體工藝,工藝設備,工藝流程。檢測評估具體具體工
23、藝,工藝設備,工藝流程。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試3813.2 實時監(jiān)控實時監(jiān)控 實時監(jiān)控是指生產過程中通過監(jiān)控裝實時監(jiān)控是指生產過程中通過監(jiān)控裝置對整個工藝線或具體工藝過程進行的實置對整個工藝線或具體工藝過程進行的實時監(jiān)控,當監(jiān)控裝置探測到某一被測條件時監(jiān)控,當監(jiān)控裝置探測到某一被測條件達到設定閾值,工藝線或具體工藝設備就達到設定閾值,工藝線或具體工藝設備就自動進行工藝調整;或者報警(自停止),自動進行工藝調整;或者報警(自停止),由操作人員及時進行工藝調整。由操作人員及時進行工藝調整。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試3913.3 工藝檢測片
24、工藝檢測片 工藝檢測片,又叫工藝陪片(簡稱陪片)。工藝檢測片,又叫工藝陪片(簡稱陪片)。一般使用沒有圖形的大圓片,安插在所要一般使用沒有圖形的大圓片,安插在所要監(jiān)控的工序,陪著生產片(正片)一起流監(jiān)控的工序,陪著生產片(正片)一起流水,在該工序完成后取出,通過專用設備水,在該工序完成后取出,通過專用設備對陪片進行測試,提取工藝數(shù)據(jù),從而實對陪片進行測試,提取工藝數(shù)據(jù),從而實現(xiàn)對工藝流程現(xiàn)場的監(jiān)控,并在下一工序現(xiàn)對工藝流程現(xiàn)場的監(jiān)控,并在下一工序之前就判定本工序為合格、或返工、或報之前就判定本工序為合格、或返工、或報廢。廢。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試4013.3.1
25、 晶片檢測晶片檢測 對晶片的檢測包括對原始的拋光片和對晶片的檢測包括對原始的拋光片和工藝過程中的晶片的檢測。工藝過程中的晶片的檢測。 對拋光片從三個方面進行檢驗,幾何尺對拋光片從三個方面進行檢驗,幾何尺寸、外觀缺陷和物理特性。寸、外觀缺陷和物理特性。 對工藝過程中的晶片的檢測方法有化學對工藝過程中的晶片的檢測方法有化學腐蝕法、腐蝕法、X射線形貌照相法和銅綴飾技術。射線形貌照相法和銅綴飾技術。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試4113.3.2 氧化層檢測氧化層檢測 1、厚度測量,包括比色法、斜面干涉法、橢圓偏振法、厚度測量,包括比色法、斜面干涉法、橢圓偏振法和分光光度計法。和
26、分光光度計法。 2、針孔檢測,包括化學腐蝕法、液晶顯示、銅染色、針孔檢測,包括化學腐蝕法、液晶顯示、銅染色和和MOS結構測試法等。結構測試法等。 3、擊穿特性檢測,是、擊穿特性檢測,是MOS器件柵氧化膜和集成電路器件柵氧化膜和集成電路層間絕緣的電學特性和可靠性的一個重要量度。層間絕緣的電學特性和可靠性的一個重要量度。 4、C-V測量技術,廣泛用于測量技術,廣泛用于SiO2-Si界面性質的研究,界面性質的研究,高頻高頻C-V法已成為法已成為MOS工藝常規(guī)監(jiān)測手段??梢詼y量:工藝常規(guī)監(jiān)測手段??梢詼y量:固定電荷密度、固定電荷密度、Na+密度等。密度等。第五單元第五單元 工藝集成與封裝測試工藝集成與
27、封裝測試4213.3.3 光刻工藝檢測光刻工藝檢測 對光刻工藝的檢測包括:掩膜版和硅片對光刻工藝的檢測包括:掩膜版和硅片平整度檢測;掩膜版和硅片上圖形的平整度檢測;掩膜版和硅片上圖形的CD(Critical Dimension)尺寸檢測;光刻膠厚尺寸檢測;光刻膠厚度及針孔檢測;掩膜版缺陷及對準檢測。度及針孔檢測;掩膜版缺陷及對準檢測。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試4313.3.4 擴散層檢測擴散層檢測 1、薄層電阻測量,通常采用兩種方法:、薄層電阻測量,通常采用兩種方法:四探針法和范德堡法。四探針法和范德堡法。 2、結深測量,包括結的顯示、結深測量,包括結的顯示 、結深
28、測、結深測量量 和亞微米結深測量和亞微米結深測量 。 3、雜質分布測量、雜質分布測量 ,包括陽極氧化剝,包括陽極氧化剝層的微分電導法和擴展電阻法。層的微分電導法和擴展電阻法。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試44 1、中、大劑量注入檢測,檢測方法與擴散、中、大劑量注入檢測,檢測方法與擴散層相同,只是檢測的是載流子特性。層相同,只是檢測的是載流子特性。 2、小劑量注入檢測,檢測方法有兩次注入、小劑量注入檢測,檢測方法有兩次注入法、法、MOS晶體管閾值電壓漂移法、脈沖晶體管閾值電壓漂移法、脈沖C-V法和法和擴展電阻法等。擴展電阻法等。 3、幾種方法的比較,離子注入層中雜質原、幾
29、種方法的比較,離子注入層中雜質原子的分布一般采用中子活化分析、放射性示蹤法、子的分布一般采用中子活化分析、放射性示蹤法、二次離子質譜(二次離子質譜(SIMS)、背散射()、背散射(RBS)、和)、和俄歇電子能譜(俄歇電子能譜(AES)等方法檢測。)等方法檢測。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試4513.3.6 外延層檢測外延層檢測1、厚度測量、厚度測量2、圖形漂移和圖形畸變的測量、圖形漂移和圖形畸變的測量 3、電阻率測量、電阻率測量4、雜質分布和自摻雜分布測量、雜質分布和自摻雜分布測量第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試4613.4 集成結構測試圖形集成
30、結構測試圖形 微電子測試結構和測試圖形必需滿足兩個準微電子測試結構和測試圖形必需滿足兩個準則:則: 1、要求通過對測試結構和測試圖形的檢測、要求通過對測試結構和測試圖形的檢測能獲得正確的結果。因此,要根據(jù)電路設計要求能獲得正確的結果。因此,要根據(jù)電路設計要求和實際能達到的工藝條件來進行測試結構和測試和實際能達到的工藝條件來進行測試結構和測試圖形設計。圖形設計。 2、要求由測試圖形和測試結構能使用自動、要求由測試圖形和測試結構能使用自動測量系統(tǒng)便捷地獲取數(shù)據(jù),自動測量系統(tǒng)應用最測量系統(tǒng)便捷地獲取數(shù)據(jù),自動測量系統(tǒng)應用最少的探針(或探測板)。少的探針(或探測板)。第五單元第五單元 工藝集成與封裝測
31、試工藝集成與封裝測試4713.4.1 微電子測試圖形的功能與配置微電子測試圖形的功能與配置 1、微電子測試圖形的功能、微電子測試圖形的功能1)提取工藝、器件和電路參數(shù),評價材)提取工藝、器件和電路參數(shù),評價材料、設備、工藝和操作人員工作質量,實料、設備、工藝和操作人員工作質量,實行工藝監(jiān)控和工藝診斷;行工藝監(jiān)控和工藝診斷;2)制定工藝規(guī)范和設計規(guī)范;)制定工藝規(guī)范和設計規(guī)范;3)建立工藝模擬、器件模擬和電路模擬)建立工藝模擬、器件模擬和電路模擬的數(shù)據(jù)庫;的數(shù)據(jù)庫;4)考察工藝線的技術能力;)考察工藝線的技術能力;5)進行成品率分析和可靠性分析。)進行成品率分析和可靠性分析。第五單元第五單元 工
32、藝集成與封裝測試工藝集成與封裝測試4813.4.1 微電子測試圖形的功能與配置微電子測試圖形的功能與配置 2、微電子測試圖形的配置方式、微電子測試圖形的配置方式全片式,即工藝陪片全片式,即工藝陪片(PVW),這種類型是,這種類型是把測試圖形周期性地重復排列在圓片上,把測試圖形周期性地重復排列在圓片上,形成形成PVW(Process Validation Wafer的簡稱的簡稱)。 外圍式,這是一種早期常用的方式。它由外圍式,這是一種早期常用的方式。它由位于每個電路位于每個電路(芯片芯片)周圍的測試結構所組成,周圍的測試結構所組成,用于工藝監(jiān)控和可靠性分析。用于工藝監(jiān)控和可靠性分析。插花式,這種
33、方式是在圓片的選定位置用插花式,這種方式是在圓片的選定位置用測試圖形代替整個電路芯片,其數(shù)量和位測試圖形代替整個電路芯片,其數(shù)量和位置由需要而定。置由需要而定。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試4913.4.2 幾種常用的測試圖形幾種常用的測試圖形 1、薄層電阻測試圖形、薄層電阻測試圖形第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試5013.4.2 幾種常用的測試圖形幾種常用的測試圖形 1、薄層電阻測試圖形、薄層電阻測試圖形,DCAB CDABVVRI,ADBC DABCVVRI4.532ln2sVVRWII,()ln22AB CDBC DAAB CDBC DAR
34、RRWfR第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試5113.4.2 幾種常用的測試圖形幾種常用的測試圖形 1、薄層電阻測試圖形、薄層電阻測試圖形 偏移方形十字形結構偏移方形十字形結構 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試5213.4.2 幾種常用的測試圖形幾種常用的測試圖形 1、薄層電阻測試圖形、薄層電阻測試圖形大正十字形結構大正十字形結構 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試5313.4.2 幾種常用的測試圖形幾種常用的測試圖形 1、薄層電阻測試圖形、薄層電阻測試圖形小正十字形結構小正十字形結構 第五單元第五單元 工藝集成與封裝測試工藝集成與
35、封裝測試5413.4.2 幾種常用的測試圖形幾種常用的測試圖形 2、平面四探針測試圖形、平面四探針測試圖形210.72622sVVSIIc第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試5513.4.2 幾種常用的測試圖形幾種常用的測試圖形 3、金屬、金屬-半導體接觸電阻測試圖形半導體接觸電阻測試圖形 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試5613.4.2 幾種常用的測試圖形幾種常用的測試圖形 4、掩模套準測試結構、掩模套準測試結構 隨著大規(guī)模、超大規(guī)模集成電路的發(fā)展,隨著大規(guī)模、超大規(guī)模集成電路的發(fā)展,電路圖形的線寬越來越小,光刻工藝中的套準問電路圖形的線寬越來越小,光
36、刻工藝中的套準問題變得越來超重要掩模套準測試結構就是用來題變得越來超重要掩模套準測試結構就是用來檢測套準誤差的。檢測套準誤差的。 套準誤差的定量測量可以用光學方法,也套準誤差的定量測量可以用光學方法,也可以用電學方法。下面介紹幾種與生產工藝相容可以用電學方法。下面介紹幾種與生產工藝相容的目測和電測的掩模套準測試結構。的目測和電測的掩模套準測試結構。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試5713.4.2 幾種常用的測試圖形幾種常用的測試圖形 5、工藝缺陷測量、工藝缺陷測量隨機缺陷測試結構隨機缺陷測試結構 采用電學測試方法確定與基本工藝結構相關的缺陷采用電學測試方法確定與基本工藝結
37、構相關的缺陷及其密度分布,并可由此預測成品率的測試結構叫做隨及其密度分布,并可由此預測成品率的測試結構叫做隨機缺陷測試結構。有下面幾種:機缺陷測試結構。有下面幾種: (1)鋁條連續(xù)性測試結構)鋁條連續(xù)性測試結構 (2)接觸鏈測試結構)接觸鏈測試結構 (3)柵極鏈測試結構)柵極鏈測試結構 (4)MOS晶體管陣列測試結構晶體管陣列測試結構 (5)可選址)可選址CMOS反相器陣列測試結構反相器陣列測試結構 (6)環(huán)形振蕩器)環(huán)形振蕩器 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試5813.4.3 微電子測試圖形實例微電子測試圖形實例 n電路約電路約27000個元件,存儲單元用多晶硅做負載,
38、外個元件,存儲單元用多晶硅做負載,外圍電路用耗盡型圍電路用耗盡型MOS管做負載,采用標準管做負載,采用標準5微米硅柵微米硅柵等平面工藝,芯片尺寸等平面工藝,芯片尺寸3.34.8mm2,在,在75mm的硅片的硅片上對稱插入上對稱插入5個測試圖形。個測試圖形。n特點:主要測試點排列在測試圖形外圍,特點:主要測試點排列在測試圖形外圍,18個主要測個主要測試點與電路芯片一樣,可使用同樣固定探針卡;每個試點與電路芯片一樣,可使用同樣固定探針卡;每個電路芯片旁,放置了多晶硅負載電阻的測試結構,用電路芯片旁,放置了多晶硅負載電阻的測試結構,用于檢測整個硅片上電阻的均勻性,以及由于光刻套偏于檢測整個硅片上電阻
39、的均勻性,以及由于光刻套偏時,濃摻雜的時,濃摻雜的N+源漏橫向擴散對多晶電阻值的影響,源漏橫向擴散對多晶電阻值的影響,彌補了插入式測試圖形采集數(shù)據(jù)的不足;除含有薄層彌補了插入式測試圖形采集數(shù)據(jù)的不足;除含有薄層電阻、電容、晶體管(增強和耗盡)、電阻、電容、晶體管(增強和耗盡)、CD尺寸等常尺寸等常規(guī)測試結構外,特別針對存儲器電路工藝結構的特點,規(guī)測試結構外,特別針對存儲器電路工藝結構的特點,設計了幾組隨機缺陷測試結構。設計了幾組隨機缺陷測試結構。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試5959n實時監(jiān)控實時監(jiān)控 n工藝檢測片工藝檢測片 n集成結構測試圖形集成結構測試圖形 第五單元
40、第五單元 工藝集成與封裝測試工藝集成與封裝測試60第第14章章 封裝與測試封裝與測試 n14.1 芯片封裝技術芯片封裝技術 n14.2 集成電路測試技術集成電路測試技術 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試6114.1 芯片封裝技術芯片封裝技術 微電子芯片封裝在滿足器件的電、熱、微電子芯片封裝在滿足器件的電、熱、光、機械性能的基礎上,主要應實現(xiàn)芯片光、機械性能的基礎上,主要應實現(xiàn)芯片與外電路的互連,并應對器件和系統(tǒng)的小與外電路的互連,并應對器件和系統(tǒng)的小型化、高可靠性、高性價比也起到關鍵作型化、高可靠性、高性價比也起到關鍵作用。用。 第五單元第五單元 工藝集成與封裝測試工藝集
41、成與封裝測試6214.1.1 封裝的作用和地位封裝的作用和地位 微電子封裝通常有五種作用,即電源微電子封裝通常有五種作用,即電源分配、信號分配、散熱通道、機械支撐和分配、信號分配、散熱通道、機械支撐和環(huán)境保護。環(huán)境保護。 器件封裝在國際上已成為獨立的封裝器件封裝在國際上已成為獨立的封裝產業(yè),并與器件測試、器件設計和器件制產業(yè),并與器件測試、器件設計和器件制造共同構成微電子產業(yè)的四大支柱。造共同構成微電子產業(yè)的四大支柱。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試6314.1.2 封裝類型封裝類型 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試6414.1.2 封裝類型封裝類型
42、 1、芯片粘接技術、芯片粘接技術 如果只需將集成電路芯片固定安裝在基板如果只需將集成電路芯片固定安裝在基板上,一般有以下幾種方法。上,一般有以下幾種方法。 (1)Au-Si合金共熔法。合金共熔法。 (2)焊料合金片焊接法。焊料合金片焊接法。 (3)導電膠粘接法。導電膠粘接法。 (4)有機樹脂粘接法。有機樹脂粘接法。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試6514.1.2 封裝類型封裝類型 2、芯片互連技術、芯片互連技術 芯片互連技術主要有引線鍵合芯片互連技術主要有引線鍵合(WB)、載帶自動焊、載帶自動焊(TAB)和倒和倒裝焊裝焊(FCB)三種。三種。 (1)WB。WB是一種傳統(tǒng)
43、的、最常用的、也是最成熟的芯片是一種傳統(tǒng)的、最常用的、也是最成熟的芯片互連技術,至今各類芯片的焊接仍以互連技術,至今各類芯片的焊接仍以WB為主。它又可分為熱壓為主。它又可分為熱壓焊、超聲焊和熱壓超聲焊焊、超聲焊和熱壓超聲焊(又稱金絲球焊又稱金絲球焊)三種方式。三種方式。 (2)TAB。 TAB是連接芯片焊區(qū)和基板焊區(qū)的是連接芯片焊區(qū)和基板焊區(qū)的“橋梁橋梁”,它,它包括芯片焊區(qū)凸點形成、載帶引線制作、載帶引線與芯片凸點焊包括芯片焊區(qū)凸點形成、載帶引線制作、載帶引線與芯片凸點焊接接(稱為內引線焊接稱為內引線焊接)、載帶、載帶-芯片互連焊后的基板粘接和最后的載芯片互連焊后的基板粘接和最后的載帶引線與
44、基板焊區(qū)的外引線焊接幾個部分。帶引線與基板焊區(qū)的外引線焊接幾個部分。 (3)FCB。FCB是芯片面朝下,將芯片焊區(qū)與基板焊區(qū)直接是芯片面朝下,將芯片焊區(qū)與基板焊區(qū)直接互連的技術?;ミB的技術。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試6614.1.2 封裝類型封裝類型 3、一級微電子封裝、一級微電子封裝 一級封裝是將一個或多個一級封裝是將一個或多個IC芯片用適宜的材芯片用適宜的材料料(金屬、陶瓷、塑料或它們的組合金屬、陶瓷、塑料或它們的組合)封裝起來,同封裝起來,同時,在芯片的焊區(qū)與封裝的外引腳間用芯片互連方時,在芯片的焊區(qū)與封裝的外引腳間用芯片互連方法連接起來,使之成為有實用功能
45、的電子元器件或法連接起來,使之成為有實用功能的電子元器件或組件。組件。 一級封裝包括封裝外殼制作在內的單芯片組件一級封裝包括封裝外殼制作在內的單芯片組件和多芯片組件兩大類。和多芯片組件兩大類。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試6714.1.2 封裝類型封裝類型 3、一級微電子封裝、一級微電子封裝 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試6814.1.3 幾種典型封裝技術幾種典型封裝技術 1、DIP和和PGA技術技術 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試6914.1.3 幾種典型封裝技術幾種典型封裝技術 2、SOP和和QFP技術技術 第五單元
46、第五單元 工藝集成與封裝測試工藝集成與封裝測試7014.1.3 幾種典型封裝技術幾種典型封裝技術 3、BGA技術技術 BGA即即“焊球陣列焊球陣列”。它是在基板的下面按陣列方式引。它是在基板的下面按陣列方式引出球形引腳,在基板上面裝配出球形引腳,在基板上面裝配LSI芯片(有的芯片(有的BGA引腳與芯引腳與芯片在基板的同一面),是片在基板的同一面),是LSI芯片用的一種表面安裝型封裝。芯片用的一種表面安裝型封裝。它的出現(xiàn)解決了它的出現(xiàn)解決了QFP等周邊引腳封裝長期難以解決的多等周邊引腳封裝長期難以解決的多I/0引引腳數(shù)腳數(shù)LSI、VLSI芯片的封裝問題。芯片的封裝問題。 目前市場上出現(xiàn)的目前市場
47、上出現(xiàn)的BGA封裝,按基板的種類,主要分為封裝,按基板的種類,主要分為PBGA(塑封塑封BGA)、CBGA(陶瓷陶瓷BGA)、CCGA(陶瓷焊柱陣陶瓷焊柱陣列列)、TBGA(載帶載帶BGA)、MBGA(金屬金屬BGA)、FCBGA(倒裝倒裝芯片芯片BGA)和和EBGA(帶散熱器帶散熱器BGA)等。等。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試7114.1.3 幾種典型封裝技術幾種典型封裝技術 3、BGA技術技術PBGA封裝結構封裝結構 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試7214.1.3 幾種典型封裝技術幾種典型封裝技術 3、BGA技術技術 CBGA封裝結構封裝
48、結構 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試7314.1.3 幾種典型封裝技術幾種典型封裝技術 3、BGA技術技術CCGA封裝結構封裝結構 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試7414.1.3 幾種典型封裝技術幾種典型封裝技術 3、BGA技術技術TBGA封裝結構封裝結構 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試7514.1.3 幾種典型封裝技術幾種典型封裝技術 3、BGA技術技術FCBGA封裝結構封裝結構 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試7614.1.3 幾種典型封裝技術幾種典型封裝技術 4、CSP技術技術 CSP,即芯片尺
49、寸封裝。這種產品具有的特即芯片尺寸封裝。這種產品具有的特點包括:體積??;可容納的引腳最多;電性能良好;點包括:體積?。豢扇菁{的引腳最多;電性能良好;散熱性能優(yōu)良。散熱性能優(yōu)良。 目前市場上開發(fā)出目前市場上開發(fā)出CSP有數(shù)十種,歸結起來,有數(shù)十種,歸結起來,大致可分為以下幾類:大致可分為以下幾類:1)柔性基板封裝;柔性基板封裝;2)剛性基剛性基板;板;3)引線框架式;引線框架式;4)微小模塑型;微小模塑型;5)圓片級將在圓片級將在本節(jié)后面進行詳細介紹;本節(jié)后面進行詳細介紹;6)疊層型。疊層型。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試7714.1.3 幾種典型封裝技術幾種典型封裝技術
50、 5、FC技術技術 FC(Flip Chip)即倒裝片或倒裝片法,也是人們常說的即倒裝片或倒裝片法,也是人們常說的凸點芯片,是沒有封裝的芯片封裝。制作方法與凸點芯片,是沒有封裝的芯片封裝。制作方法與WLP完全完全相同,只是它的凸點還包括相同,只是它的凸點還包括Au凸點、凸點、Cu凸點、凸點、Ni-Au、Ni-Cu-Au、In等凸點;凸點間的節(jié)距比等凸點;凸點間的節(jié)距比CSP的節(jié)距更小。而的節(jié)距更小。而BGA和和CSP則是則是FC的擴展和應用。制作的擴展和應用。制作FC凸點的工藝方法凸點的工藝方法十分廣泛,根據(jù)不同需求,當前主要有蒸發(fā)十分廣泛,根據(jù)不同需求,當前主要有蒸發(fā)/濺射法、電鍍?yōu)R射法、電
51、鍍法、化學鍍法、打球法、焊料置球法、模板印制法、激光法、化學鍍法、打球法、焊料置球法、模板印制法、激光凸點法、移置凸點法、柔性凸點法、疊層法和噴射法等。凸點法、移置凸點法、柔性凸點法、疊層法和噴射法等。其中的電鍍法、置球法、印制法、化學鍍法及打球法應用其中的電鍍法、置球法、印制法、化學鍍法及打球法應用居多,而以印制法和電鍍法最具有發(fā)展前途。居多,而以印制法和電鍍法最具有發(fā)展前途。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試7814.1.3 幾種典型封裝技術幾種典型封裝技術 6、FBP技術技術 FBP(F1at Bump Package)技術,即平面凸點式封裝技術。技術,即平面凸點式
52、封裝技術。FBP是為是為了改善了改善QFN生產過程中的諸多問題而得以研發(fā)的,生產過程中的諸多問題而得以研發(fā)的,F(xiàn)BP的外形與的外形與QFN相相近,引腳分布也可以一一對應,外觀上的主要不同點在于:傳統(tǒng)近,引腳分布也可以一一對應,外觀上的主要不同點在于:傳統(tǒng)QFN的的引腳與塑膠底部引腳與塑膠底部(底面底面)在同一平面,而在同一平面,而FBP的引腳則凸出于塑膠底部,的引腳則凸出于塑膠底部,從而在從而在SMT時,使焊料與集成電路的結合面由平面變?yōu)榱Ⅲw,因此在時,使焊料與集成電路的結合面由平面變?yōu)榱Ⅲw,因此在PCB的裝配工藝中有效地減少了虛焊的可能性;同時目前的裝配工藝中有效地減少了虛焊的可能性;同時目
53、前FBP采用的是采用的是鍍金工藝,在實現(xiàn)無鉛化的同時不用提高鍵合溫度就能實現(xiàn)可靠的焊接,鍍金工藝,在實現(xiàn)無鉛化的同時不用提高鍵合溫度就能實現(xiàn)可靠的焊接,從而減少了電路板組裝廠的相關困擾,使電路板的可靠性更高??傊?,從而減少了電路板組裝廠的相關困擾,使電路板的可靠性更高。總之,在體積上,在體積上,F(xiàn)BP可以比可以比QFN更小、更薄,真正滿足輕薄短小的市場需求。更小、更薄,真正滿足輕薄短小的市場需求。其穩(wěn)定的性能,杰出的低阻抗、高散熱、超導電性能同時滿足了現(xiàn)在的其穩(wěn)定的性能,杰出的低阻抗、高散熱、超導電性能同時滿足了現(xiàn)在的集成電路設計趨勢。集成電路設計趨勢。FBP獨特的凸點式引腳設計也使焊接更簡單
54、、更牢獨特的凸點式引腳設計也使焊接更簡單、更牢固。固。 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試7914.1.3 幾種典型封裝技術幾種典型封裝技術 7、MCMMCP技術技術 多芯片組件多芯片組件(Multi-Chip Module, MCM)是在混合集成電路是在混合集成電路(Hybrid Integrated Circuit,HIC)基礎上發(fā)展起來的一種高技術電子產品,它是將多個基礎上發(fā)展起來的一種高技術電子產品,它是將多個LSI、VLSI芯片和其他元器件高密度組裝在多層互連基板上,然后封裝在同一殼芯片和其他元器件高密度組裝在多層互連基板上,然后封裝在同一殼體內,以形成高密度、高
55、可靠的專用電子產品,它是一種典型的高級混合集成組體內,以形成高密度、高可靠的專用電子產品,它是一種典型的高級混合集成組件。而多芯片封裝件。而多芯片封裝(MultiChip Package,MCP)則是適應個人計算機、無線通信,則是適應個人計算機、無線通信,特別是移動通信的飛速發(fā)展和大眾化普及所要求的多功能、高性能、高可靠性及特別是移動通信的飛速發(fā)展和大眾化普及所要求的多功能、高性能、高可靠性及低成本的要求,使用并安裝少量商用芯片,制作完成的封裝產品。低成本的要求,使用并安裝少量商用芯片,制作完成的封裝產品。MCP的電路的電路設計和結構設計靈活方便,可采用標準化的先進封裝,進行標準的設計和結構設
56、計靈活方便,可采用標準化的先進封裝,進行標準的SMT批量生批量生產,工藝成熟,制作周期短,成品率高;所采用的各類產,工藝成熟,制作周期短,成品率高;所采用的各類IC芯片都是商品化產品,芯片都是商品化產品,不僅可以采購到,而且價格也相對較低。所有這些都使最終產品的成本也相對較不僅可以采購到,而且價格也相對較低。所有這些都使最終產品的成本也相對較低。由此可見,低。由此可見,MCM和和MCP是類似的,并無本質上的差別,對是類似的,并無本質上的差別,對MCM的論述同的論述同樣也適用于樣也適用于MCP。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試8014.1.3 幾種典型封裝技術幾種典型封裝技
57、術 8、系統(tǒng)級封裝技術系統(tǒng)級封裝技術單級集成模塊單級集成模塊(SLIM)第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試8114.1.3 幾種典型封裝技術幾種典型封裝技術 9、圓片級封裝圓片級封裝(WLP)技術技術 WLP局部結構示意圖局部結構示意圖 典型典型WLP的工藝流程的工藝流程 第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試8214.1.4 未來封裝技術展望未來封裝技術展望 微電子封裝技術將向以下方向發(fā)展。微電子封裝技術將向以下方向發(fā)展。 (1)具有的具有的I/0數(shù)更多。數(shù)更多。 (2)具有更好的電性能和熱性能。具有更好的電性能和熱性能。 (3)更小、更輕、更薄,封裝密度
58、更高。更小、更輕、更薄,封裝密度更高。 (4)更便于安裝、使用、返修。更便于安裝、使用、返修。 (5)可靠性更高。可靠性更高。 (6)品種多、更新快、追求更高的性價比。品種多、更新快、追求更高的性價比。 (7)符合環(huán)保要求。符合環(huán)保要求。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試8314.2 集成電路測試技術集成電路測試技術 微電子產品特別是集成電路的生產,微電子產品特別是集成電路的生產,要經過幾十步甚至幾百步的工藝,其中任要經過幾十步甚至幾百步的工藝,其中任何一步的錯誤,都可能是最后導致器件失何一步的錯誤,都可能是最后導致器件失效的原因。同時版圖設計是否合理,產品效的原因。同時版
59、圖設計是否合理,產品可靠性如何,這些都要通過集成電路的參可靠性如何,這些都要通過集成電路的參數(shù)及功能測試才可以知道。以集成電路由數(shù)及功能測試才可以知道。以集成電路由設計開發(fā)到投入批量生產的不同階段來分,設計開發(fā)到投入批量生產的不同階段來分,相關的測試可以分為原型測試和生產測試相關的測試可以分為原型測試和生產測試兩大類。兩大類。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試8414.2.1 簡介簡介 1、電學特性測試、電學特性測試 電學特性測試的目的是最大限度地覆蓋可能存電學特性測試的目的是最大限度地覆蓋可能存在于在于IC中的所有的失效源。測試中的所有的失效源。測試IC電學特性的步電學特
60、性的步驟通常是:驟通常是:連接測試;連接測試;功能與動態(tài)功能與動態(tài)(交流交流)特特性測試;性測試;直流特性測試。直流特性測試。第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試8514.2.1 簡介簡介 2、可靠性測試、可靠性測試第五單元第五單元 工藝集成與封裝測試工藝集成與封裝測試8614.2.1 簡介簡介 3、測試數(shù)據(jù)的統(tǒng)計分析、測試數(shù)據(jù)的統(tǒng)計分析 面對集成電路測試得到的大量測試數(shù)據(jù),面對集成電路測試得到的大量測試數(shù)據(jù),需要用適當?shù)姆椒▉斫y(tǒng)計分析和整理,使之變?yōu)樾枰眠m當?shù)姆椒▉斫y(tǒng)計分析和整理,使之變?yōu)槿菀桌斫夂捅阌谑褂玫男问?,如各種曲線、圖表容易理解和便于使用的形式,如各種曲線、圖表
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 杭州職業(yè)技術學院《工程力學》2023-2024學年第二學期期末試卷
- AI助力金融行業(yè)提升效率與創(chuàng)新路徑
- 河南科技大學《云南少數(shù)民族文化創(chuàng)意設計實踐》2023-2024學年第二學期期末試卷
- 廣西演藝職業(yè)學院《電氣工程制圖與CAD》2023-2024學年第二學期期末試卷
- 廣東工貿職業(yè)技術學院《漢字文化研究》2023-2024學年第二學期期末試卷
- 唐山海運職業(yè)學院《單片機綜合實訓》2023-2024學年第二學期期末試卷
- 內蒙古科技大學《電機與控制技術B》2023-2024學年第二學期期末試卷
- 2024年02月安徽2024年安徽潁泉農村商業(yè)銀行社會招考20人筆試歷年參考題庫附帶答案詳解
- 湖南人文科技學院《醫(yī)學綜合設計性》2023-2024學年第二學期期末試卷
- 廣東交通職業(yè)技術學院《計量經濟學與統(tǒng)計軟件應用》2023-2024學年第二學期期末試卷
- 部編版小學語文二年級下冊電子課文《小馬過河》
- 《醫(yī)療機構工作人員廉潔從業(yè)九項準則》專題解讀
- 愛車講堂 課件
- 成立商會的可行性報告5則范文
- 湖南財政經濟學院《常微分方程》2023-2024學年第一學期期末試卷
- 游戲賬號借用合同模板
- 2022年中考英語語法-專題練習-名詞(含答案)
- 2011年公務員國考《申論》真題卷及答案(地市級)
- 《籃球體前變向運球技術》教案(共三篇)
- 多元化評價體系構建
- 部編版六年級下冊道德與法治全冊教案教學設計
評論
0/150
提交評論