第4章組合邏輯功能器件_第1頁
第4章組合邏輯功能器件_第2頁
第4章組合邏輯功能器件_第3頁
第4章組合邏輯功能器件_第4頁
第4章組合邏輯功能器件_第5頁
已閱讀5頁,還剩60頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、第第4章章 組合邏輯功能器件組合邏輯功能器件4.1 4.1 編碼器編碼器4.2 4.2 譯碼器譯碼器/ /數據分配器數據分配器4.3 4.3 數據選擇器數據選擇器4.4 4.4 數值比較器數值比較器4.5 4.5 加法器加法器4.1 編碼器編碼器所謂所謂編碼編碼就是賦予選定的一系列二進制代碼以固就是賦予選定的一系列二進制代碼以固定的含義。具有編碼功能的邏輯電路定的含義。具有編碼功能的邏輯電路編碼器編碼器對對N個信號進行編碼時,可以用公式個信號進行編碼時,可以用公式2nN來確來確定需要使用的二進制數的位數定需要使用的二進制數的位數n設計過程就是一般組合電路的設計過程。設計過程就是一般組合電路的設

2、計過程。 一、二進制編碼器一、二進制編碼器n個二進制代碼(個二進制代碼(n位二進制數)有位二進制數)有2n種不同的組合,種不同的組合,可以表示可以表示2n個信號。個信號。例:例:將將0、1、2、7這八個十進制數碼編成二進這八個十進制數碼編成二進制代碼。制代碼。 八線八線-三線編碼器三線編碼器設八個輸入設八個輸入端為端為I1 I8八種狀八種狀態(tài),與之對應的態(tài),與之對應的輸出設為輸出設為F1、F2、F3,共三位二進,共三位二進制數。制數。設計編碼器的過程與設計一般的組合邏輯電路設計編碼器的過程與設計一般的組合邏輯電路相同,首先要列出狀態(tài)表(即真值表),然后寫出相同,首先要列出狀態(tài)表(即真值表),然

3、后寫出邏輯表達式并進行化簡,最后畫出邏輯圖邏輯表達式并進行化簡,最后畫出邏輯圖。F1F2F3I1I4I0I6I7I2I3I5I0 I1 I2 I3 I4 I5 I6 I7 F3 F2 F1 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 0 0 0 0 1 0 1 1 0 0 0 0 0 0 0 0 1 1 1 1 真值表真值表75311IIIIF7531IIII76327

4、6322IIIIIIIIF765476543IIIIIIIIF75311IIIIF 76322IIIIF 76543IIIIF I1I2I3I4I5I6I7I0F3F2F18-3 編碼器邏輯圖編碼器邏輯圖&1111111二、二二、二-十進制編碼器十進制編碼器二二-十進制編碼器的作用:十進制編碼器的作用:將十個狀態(tài)(對應于十進制的將十個狀態(tài)(對應于十進制的十個代碼)編制成十個代碼)編制成BCD碼。碼。十個輸入十個輸入需要幾位輸出?需要幾位輸出?四位四位輸入輸入輸出輸出432102 I0I1I2I3I4I5I6I7I8I9F3F2F1F0輸輸入入 F3 F2 F1 F0 I0 0 0 0

5、0 I1 0 0 0 1 I2 0 0 1 0 I3 0 0 1 1 I4 0 1 0 0 I5 0 1 0 1 I6 0 1 1 0 I7 0 1 1 1 I8 1 0 0 0 I9 1 0 0 1 狀態(tài)表狀態(tài)表I0 I1 I2 I3 I4I5 I6 I7 I8 I9F3F2F1F00 1 1 1 1 1 1 1 1 11 0 1 1 1 1 1 1 1 11 1 0 1 1 1 1 1 1 11 1 1 0 1 1 1 1 1 11 1 1 1 0 1 1 1 1 11 1 1 1 1 0 1 1 1 11 1 1 1 1 1 0 1 1 11 1 1 1 1 1 1 0 1 11 1 1

6、 1 1 1 1 1 0 11 1 1 1 1 1 1 1 1 00 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 1I0 I1 I2 I3 I4I5 I6 I7 I8 I9F3F2F1F00 1 1 1 1 1 1 1 1 11 0 1 1 1 1 1 1 1 11 1 0 1 1 1 1 1 1 11 1 1 0 1 1 1 1 1 11 1 1 1 0 1 1 1 1 11 1 1 1 1 0 1 1 1 11 1 1 1 1 1 0 1 1 11 1 1 1 1 1 1 0 1 11 1 1 1 1

7、 1 1 1 0 11 1 1 1 1 1 1 1 1 00 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 198983IIIIF 76542IIIIF 76321IIIIF 975310IIIIIF 邏輯圖邏輯圖98983IIIIF 76542IIIIF 76321IIIIF 975310IIIIIF &1214530687+5v9F3F2F1F0三、優(yōu)先編碼器三、優(yōu)先編碼器優(yōu)先編碼器:優(yōu)先編碼器:在優(yōu)先編碼器中,允許幾個信號同時輸入,但在優(yōu)先編碼器中,允許幾個信號同時輸入,但是,電路中只對其中優(yōu)

8、先級別最高的編碼,不理睬級別是,電路中只對其中優(yōu)先級別最高的編碼,不理睬級別低的信號。低的信號。 I0I1I2I3I4I5I6I7A2A1A0EIEI:輸入使能端:輸入使能端當當EI=1時,電路不工作。時,電路不工作。當當EI=0時,電路工作時,電路工作 輸出使能端輸出使能端EO和優(yōu)先標和優(yōu)先標志志S SEOEII0I1I2I3I4I5I6I7A2A1A0S EO1000000000d d d d d d d d1 1 1 1 1 1 1 1d d d d d d d 0d d d d d d 0 1d d d d d 0 1 1d d d d 0 1 1 1d d d 0 1 1 1 1d

9、d 0 1 1 1 1 1d 0 1 1 1 1 1 10 1 1 1 1 1 1 11 1 11 1 10 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 11 11 00 10 10 10 1 0 10 10 10 1當EI=1時,電路不工作。當EI=0時,電路工作:至少有一個輸入端有編碼請求信號(邏輯0)時,優(yōu)先標志S=0,否則為1。當八個輸入端均無低電平請求信號和只有I0有低電平輸入時,A2A1A0均為111,這可以由S的狀態(tài)加以區(qū)別。E0只有在EI=0,且所有輸入端都為1時,輸出為0,它可以與另一片同樣器件的EI連接,構成更多輸入端的優(yōu)先編碼器。 I0I1I

10、2I3I4I5I6I7A2A1A0EISEO4.2 譯碼器譯碼器譯碼是編碼的逆過程,即將某二進制編碼翻譯成電路譯碼是編碼的逆過程,即將某二進制編碼翻譯成電路的某種狀態(tài)。的某種狀態(tài)。一、二進制譯碼器一、二進制譯碼器二進制譯碼器的作用:二進制譯碼器的作用:將將n個輸入的不同組合譯成個輸入的不同組合譯成2n種電路狀種電路狀態(tài)。也叫態(tài)。也叫n-2n線譯碼器。例如:計算機中的地址譯碼電路線譯碼器。例如:計算機中的地址譯碼電路譯碼器的輸入譯碼器的輸入 一組二進制代碼一組二進制代碼譯碼器的輸出譯碼器的輸出一組高低電平信號一組高低電平信號常用類型常用類型:2線線 4線譯碼器線譯碼器 型號型號: 74LS139

11、3 線線 8線譯碼器線譯碼器 型號型號: 74LS1384 線線 16線譯碼器線譯碼器 型號型號: 74LS1541、 2 線線 4線譯碼器線譯碼器 A1A0Y1Y3Y0Y2真值表真值表Y2A1A0Y1Y30 0 1 1 1 00 1 1 1 0 11 0 1 0 1 11 1 0 1 1 1 Y0Y0畫關于畫關于 的卡諾圖的卡諾圖A1A001111100Y0=A1 + A0 =A1A0Y2=A1 + A0 =A1A0Y1=A1 + A0 =A1A0Y3=A1 + A0 =A1A0一、二進制譯碼器一、二進制譯碼器 Y0=A1 + A0 =A1A0Y2=A1 + A0 =A1A0Y1=A1 +

12、A0 =A1A0Y3=A1 + A0 =A1A011&Y0 Y1 Y2 Y3 A1A074LS139S174LS139的功的功能表能表A1A01XX11110000111001101101011010111110S0Y1Y2Y3Y11&Y0 Y1 Y2 Y3 A1A074LS139S“”表示低電平有效。表示低電平有效。1S1S10A11A10Y11Y12Y13Y10A11A10Y11Y12Y13Y1S20A21A20Y21Y22Y23Y2ccUGND3Y22Y21Y20Y21A20A2S274LS139管腳圖管腳圖一片一片139中含兩個中含兩個2-4譯碼器譯碼器例:例:利用利用

13、2-4線譯碼器分時將采樣數據送入計算機。線譯碼器分時將采樣數據送入計算機。0Y1Y2Y3Y0A1AS2-4線譯線譯碼器碼器ABCD三態(tài)門三態(tài)門三態(tài)門三態(tài)門三態(tài)門三態(tài)門三態(tài)門三態(tài)門AEBECEDE總線總線0Y1Y2Y3Y0A1AS2-4線譯線譯碼器碼器ABCD三態(tài)門三態(tài)門三態(tài)門三態(tài)門三態(tài)門三態(tài)門三態(tài)門三態(tài)門AEBECEDE總線總線000全為全為1工作原理工作原理:(以:(以A0A1=00為例)為例)數據數據脫離總線脫離總線2、 3線線8線譯碼器線譯碼器ABCY0Y1Y2Y3Y4Y5Y6Y7ABCY0Y1Y2Y3Y4Y5Y6Y70000010100111001011101111 0 0 0 0 0

14、 0 00 1 0 0 0 0 0 00 0 1 0 0 0 0 00 0 0 1 0 0 0 00 0 0 0 1 0 0 00 0 0 0 0 1 0 00 0 0 0 0 0 1 00 0 0 0 0 0 0 1(74LS138)ABCYCABYCBAYCBAYBCAYCBAYCBAYCBAY76543210Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7ABC&1113、 4線線16線譯碼器線譯碼器(74LS154)(邏輯電路設計略邏輯電路設計略,設計方法同設計方法同24譯碼器譯碼器)0 0 0 1 只只 =0A2A1A00 0 0 0 只只 =0Y0Y11 1 1 1 只只 =

15、0Y15A3A0A1A2Y0Y1Y15A36、用中規(guī)模譯碼器進行設計、用中規(guī)模譯碼器進行設計 F(A,B,C)=m(1,3,5,6,7) =m1+m3+m5+m6+m7 =M0M2M4420420YYYmmm&ABCF例例1:用3/8譯碼器實現邏輯函數例例2:用2-4線譯碼器產生一組多輸出函數。01011AAAAZ 01012AAAAZ 可知可知211YYZ 302YYZ A1A0Y1Y3Y0Y2Z2Z1010AAY 011AAY 012AAY 013AAY 11&6、用中規(guī)模譯碼器進行設計、用中規(guī)模譯碼器進行設計 二、顯示譯碼器二、顯示譯碼器二二-十十進制編碼進制編碼顯示譯顯

16、示譯碼器碼器顯示顯示器件器件在數字系統(tǒng)中,常常需要將運算結果用人們在數字系統(tǒng)中,常常需要將運算結果用人們習慣的十進制顯示出來,這就要用到習慣的十進制顯示出來,這就要用到顯示譯碼器顯示譯碼器。顯示器件:顯示器件:常用的是常用的是七段七段顯示器件。顯示器件。bcdefgaabcdefgYa-Yg: Ya-Yg: 控制信號控制信號高電平時高電平時, ,對應的對應的LEDLED亮亮低電平時低電平時, ,對應的對應的LEDLED滅滅發(fā)光二極管發(fā)光二極管510510 YaYaYbYbYgYga ab bg g510510 510510 七段顯示器件的工作原理:七段顯示器件的工作原理:譯譯 碼碼 器器A A

17、3 3A A2 2A A1 1A A0 0A A3 3-A-A0 0: : 輸入數據輸入數據要設計的七段數碼管顯示譯碼器要設計的七段數碼管顯示譯碼器七段數碼管顯示譯碼器七段數碼管顯示譯碼器a ab bc cd de ef fg gYaYaYbYbYcYcYdYdYeYeYfYfYgYgabcdfga b c d e f g1 1 1 1 1 1 00 1 1 0 0 0 01 1 0 1 1 0 1e七段顯示器件的工作原理:七段顯示器件的工作原理:1 1 1 1 0 0 11 1 1 0 0 0 00 1 1 0 0 1 1 1 0 1 1 0 1 11 0 1 1 1 1 11 1 1 1

18、1 1 11 1 1 1 0 1 1字型字型A3A2A1A001234567890 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 1A3A2A1A000110100100111101111111001約束項當約束項當1 1處理處理先設計輸出先設計輸出a a的邏輯表示式及電路圖的邏輯表示式及電路圖 a=A3+A2A0+A1+A2A0 A A3 3A A2 2A A1 1A A0 0 a a0 0 0 0 0 0 0 0 0 0 1 1 1 0 0 0 1 1 0 0 0 1 0 02 0 0 1 0 2 0

19、0 1 0 1 1 3 0 0 1 1 3 0 0 1 1 1 1 4 0 1 0 0 4 0 1 0 0 0 0 5 0 1 0 15 0 1 0 1 1 1 6 0 1 1 0 6 0 1 1 0 1 1 7 0 1 1 1 7 0 1 1 1 1 1 8 1 0 0 0 8 1 0 0 0 1 1 9 1 0 0 1 9 1 0 0 1 1 1dddddd以同樣的方法可設計出以同樣的方法可設計出b-gb-g的邏輯表示式及其電的邏輯表示式及其電路圖;將所有電路圖畫在一起,就得到總電路路圖;將所有電路圖畫在一起,就得到總電路圖。圖。將此電路圖集成化,將此電路圖集成化,得到得到七段顯示譯碼器七

20、段顯示譯碼器的集成電路的集成電路74LS4874LS48(國產型號:(國產型號:T339T339)74LS48(T339)GNDVcc電源電源5V5V地地A3A2A1A0YaYaYbYbYdYdYfYfYeYeYgYgYcYcLTIBIBRIB為為0 0時,使時,使Ya-Yg=0Ya-Yg=0,全滅。,全滅。IBR 為為0 0且且A A3 3A A0 00 0時,使時,使Ya-Yg=0Ya-Yg=0,全滅。,全滅??刂贫丝刂贫丝刂贫丝刂贫溯斎霐祿斎霐祿敵鲚敵鰹闉? 0時,使時,使Ya-Yg=1,Ya-Yg=1,亮亮“8”8”,說明工作正常。,說明工作正常。LT:測試端:測試端LTIB:滅燈

21、端:滅燈端( (輸入輸入) )IBR:滅零輸入端:滅零輸入端:滅零輸出端:滅零輸出端YBR控制端功能控制端功能74LS48(T339)GNDVcc電源電源5V5V地地A3A2A1A0YaYaYbYbYdYdYfYfYeYeYgYgYcYcLTIBRIB/ YBRYBR,當,當I IBRBR0 0且且A A3 3A A0 00 0時,時,Y YBRBR0 0;否則;否則Y YBRBR1 1七段數碼管顯示譯碼器七段數碼管顯示譯碼器I IBRBR和和Y YBRBR配合使用,可使多位數字顯示時的配合使用,可使多位數字顯示時的最高位及小數點后最低位的最高位及小數點后最低位的0 0不顯示不顯示0 0 5

22、6 7 . 9 9 0 00 0 5 6 7 . 9 9 0 0七段顯示譯碼器七段顯示譯碼器74LS4874LS48與數碼管的連接與數碼管的連接5V5Va ab bc cd de ef fg g74LS4874LS48(T339)(T339)GNDGNDVccVcc電源電源5V5VA A3 3A A2 2A A1 1A A0 0YaYaYbYbYdYdYfYfYeYeYgYgYcYcLTLTI IB BI IBRBR輸入信號輸入信號此三控制端不用時,此三控制端不用時,通過電阻接高電平。通過電阻接高電平。BCDBCD碼碼 B AY1Y0XY3Y2三、數據分配器三、數據分配器數據分配器是將一個數據

23、源來的數據根數據分配器是將一個數據源來的數據根據需要送到多個不同的通道上去的邏輯電路據需要送到多個不同的通道上去的邏輯電路。它將一個輸入它將一個輸入x分時地送到多路輸出上去。具體選分時地送到多路輸出上去。具體選擇哪一路輸出由一組選擇變量確定。它有一根輸擇哪一路輸出由一組選擇變量確定。它有一根輸入線,入線,n根選擇線,根選擇線,2n根輸出線。根輸出線。四路分配器四路分配器Y1Y0Y3Y2XB A三、數據分配器三、數據分配器BY1AY0Y2Y3X&11ABY0Y1Y2Y300 X 0 0 001 0 X 0 010 0 0 X 011 0 0 0 XS0S1D3D2D1D0Y4.3 數據選

24、擇器(數據選擇器(MUX)一、功能:從多路數據中選擇一路信號進行一、功能:從多路數據中選擇一路信號進行傳輸的電路,稱為傳輸的電路,稱為數據選擇器數據選擇器??刂菩盘柨刂菩盘栞斎胄盘栞斎胄盘栞敵鲂盘栞敵鲂盘枖祿x擇器類似一個多投開關。選擇哪一路信數據選擇器類似一個多投開關。選擇哪一路信號由相應的一組控制信號控制。號由相應的一組控制信號控制。1 1、2 2選選1 1數據選擇器數據選擇器1 1& & &D D0 0D D1 1A A 1 1Y Y A Y A Y 0 D 0 D0 0 1 D 1 D1 1Y= ADY= AD0 0 + AD+ AD1 1輸入數據輸入數據輸出數

25、據輸出數據控制信號控制信號集成化集成化D D0 0D D1 1Y YA A型號型號:74LS157:74LS157二、結構及符號:二、結構及符號:EN1YD3D2D1D0S0S1Y& D0、D1、D2、D3數據輸入端,數據選擇器通常按數據輸入端數命名,常用的有:四路選擇器、八路選擇器、十六路選擇器。S0、S1地址輸入端。(選擇控制端)2 2、4 4選選1 1數據選擇器數據選擇器( (集成電路型號集成電路型號:74LS153):74LS153)EN使能端(控制端,允許端); EN=1時,禁止數據選通(不工作), EN=0時,選擇器工作。 1YD3D2D1D0S0S1Y&30iii

26、3O12O11O10O1DmDSSDSSDSSDSSY其中:mi為選擇變量S1、S0的四個最小項; Di為四路選擇器的四個輸入數據對于2n路選擇器,它應有n個地址輸入端(設為S0,S1,Sn-1),2n個數據輸入端(設為D0,D2,D2n-1),則其輸出函數為: 120iiinDmY選擇變量S1S0數據輸入D輸出Y0 00 11 01 1D0D1D2D3D0D1D2D32 2、4 4選選1 1數據選擇器數據選擇器& & &1 12 23 34 45 56 6& & &7 78 89 91010111112121313141415151616地地1

27、Y1Y1D1D0 01D1D1 11D1D2 21D1D3 3A A1 12E2E2D2D2 22Y2Y2D2D0 02D2D1 12D2D3 3A A0 0電源電源1E1E3 3、TTLTTL集成電路:雙集成電路:雙4 4選選1 1數據選擇器數據選擇器型號型號:74LS153:74LS153(國產(國產T1153-T4153)T1153-T4153)輸出輸出輸入輸入A A0 0A A1 1E EY Y1 10 00 0 00 0 00 1 00 1 01 0 01 0 01 1 01 1 0D D0 0D D1 1D D2 2D D3 3W3X3Y3W2X2Y2W1X1Y1W0X0Y0A控制

28、信號控制信號4 4、四二選一選擇器四二選一選擇器例:例:用一片用一片74LS153組成組成8選選1: A2=0:(1)工作;工作; A2=1:(2)工作。工作。D1D7D0D2D3D4D5D6 Y1D0E1Y1Y21D11D21D32D0E22D12D22D374LS153(1)(2)BAA2(低位)低位)(高位)高位)A0A1選選擇擇信信號號(三位)(三位)1集成化E例:例:用兩片用兩片74LS151構成十六選一數據選擇器構成十六選一數據選擇器D0D7EA0A1A2YD0D7EA0A1A2Y&A0A1A2A3D8D15 D0D7 =0D0 D7=1D0 D7D0D7EA0A1A2YD

29、0D7EA0A1A2Y&A0A2A2A3D8D15 D0D7 =1D8 D15=1D8 D150三、用數據選擇器設計邏輯電路三、用數據選擇器設計邏輯電路1、實現邏輯函數的依據按邏輯代數展開定理一個n變量的任意函數,可以對它的某一個變量展開成“與或”表達式:按照需要,還可繼續(xù)展開。F=F(A1,A2,An)=A1 F(1,A2,An)+ F(0,A2,An)1A例:F(A,B,C)=AF(1,B,C)+ F(0,B,C) =ABF(1,1,C)+ F(1,0,C)+ BF(0,1,C)+ F(0,0,C) = F(0,0,C)+ BF(0,1,C)+A F(1,0,C)+ABF(1,1,

30、C)BABAABBA輸輸 入入輸輸 出出A1A0W 10000D0010D1100D2110D3E四選一選擇器功能表四選一選擇器功能表時:時:0E 類似三變量函數類似三變量函數的表達式!的表達式!)()()()(013102011010AADAADAADAADW 而四路選擇器的輸出函數表達式為:F(A,B,C)= F(0,0,C)+ BF(0,1,C)+A F(1,0,C)+ABF(1,1,C)BAAB兩式比較,只要令:A1=A,A0=B D0= F(0,0,C) D1= F(0,1,C) D2= F(1,0,C) D3= F(1,1,C)便可以用四路選擇器實現任意三變量的邏輯函數。 2、用M

31、UX實現邏輯函數的基本步驟 化簡邏輯函數為最簡“與或”表達式;根據邏輯函數變量的數目,確定選用的MUX的路數;若為n變量的函數,應選用2n-1路的MUX;若指定的MUX的路數小于上面的關系,可采用樹型結構分級實現,也可用輸出級是MUX,前級用門電路實現。在給定函數中,確定用作地址輸入的變量;用代數法確定MUX的數據輸入表達式; 比較地址輸入的不同選擇方案下的數據輸入表達式,選取其中的最簡式,并畫出外部信號連接圖。 例1:用MUX實現F(A,B,C)=m(1,2,3,4,5,6) 化簡函數得: CBCABAF選B,C作為地址變量,并選四路MUX,則得 ABCCBCBACBF11D3 END2D1

32、D0YA0A1B11CAAAAFAFAFAAF) 1 , 1 ,(1)0 , 1 ,(1) 1 , 0 ,()0 , 0 ,(例2:用MUX實現DCBACDBADCACBDCAF該函數已經是最簡式,選A,B,C作地址變量,并選八路MUX,則有 0101ABCCABDCBADCBABCACBADCBADCBAFDENDABFCMUX D0 D1 D2 D3 D4 D5 D6 D70D110D0), 1 , 1 , 1 (1), 0 , 1 , 1 (), 1 , 0 , 1 (), 0 , 0 , 1 (0), 1 , 1 , 0(1), 0 , 1 , 0(), 1 , 0 , 0(), 0

33、, 0 , 0(DFDFDDFDDFDFDFDDFDDF4.4 數字比較器數字比較器比較器的分類:比較器的分類:(1)僅比較兩個數是否相等。)僅比較兩個數是否相等。(2)除比較兩個數是否相等外,還要比較兩個)除比較兩個數是否相等外,還要比較兩個數的大小。數的大小。二、一位大小比較器二、一位大小比較器輸輸入入 輸輸出出 A B AB A=B AB 0 0 0 1 0 0 1 0 0 1 1 0 1 0 0 1 1 0 1 0 功能表功能表BABA ”“ABBABA ”“BABA ”“& 1ABABA=BABABAB)i-1(A=B)i-1(AB)i(A=B)i(AB)i-1 (A=B)i

34、-1 (AB)i (A=B)i (AB)i 、(A=B)i 和和(AB)i-1、(A=B)i-1和和(AB)i-1(A=B)i-1(AB)i(A=B)i(Ab3 1 0 0a3=b3 a2=b2 a1= b1 a0 =b0 0 1 0a3=b3 a2=b2 a1= b1 a0 b0 1 0 0a3=b3 a2=b2 a1 b1 1 0 0a3=b3 a2b2 1 0 0a3 B) (A=B) (AB)根據比較規(guī)則,可得到根據比較規(guī)則,可得到四位數碼比較器邏輯式:四位數碼比較器邏輯式:A=B:BAE)ba)(ba)(ba)(ba(00112233ABA3B3A2B2A1B1A0B0ABABA=BABA=B共有11個輸入端,3個輸出端當有一個輸出為1時,另兩個輸出為0;

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論