邏輯設(shè)計(jì)暨實(shí)習(xí)_第1頁(yè)
邏輯設(shè)計(jì)暨實(shí)習(xí)_第2頁(yè)
邏輯設(shè)計(jì)暨實(shí)習(xí)_第3頁(yè)
邏輯設(shè)計(jì)暨實(shí)習(xí)_第4頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、.tw/Kun Shan University邏輯設(shè)計(jì)暨實(shí)習(xí)支紹慈 .tw/Kun Shan University教學(xué)大綱教學(xué)大綱科目名稱(中文)邏輯設(shè)計(jì)暨實(shí)習(xí) 科目代碼4D8510 授課部別四技 授課班級(jí)4D011四電通一 科目名稱(英文)Fundamentals Logic Design & Implementation.學(xué)分?jǐn)?shù)3 上課總時(shí)數(shù)2 授課教師支紹慈 科目類(lèi)別校訂選修科目 修課別選修課程 實(shí)習(xí)時(shí)數(shù)2 授課地點(diǎn)T0409 教學(xué)目標(biāo)1.瞭解基本邏輯閘的符號(hào)、腳位、真值表與功能。 2.學(xué)會(huì)組合邏輯之設(shè)計(jì)方法、數(shù)

2、位IC元件與實(shí)例應(yīng)用。 3.瞭解基本閘組成的資料處理電路之編碼、解碼、多工器等之技術(shù)。 4.學(xué)會(huì)使用編碼器、解碼器、多工器、解多工器等數(shù)位IC元件。 .tw/Kun Shan University教學(xué)內(nèi)容 01預(yù)備週、數(shù)位積體電路及實(shí)習(xí)器材介紹02第一單元 基本邏輯閘認(rèn)識(shí)與數(shù)位電路之PCB連接方法03第二單元 基本邏輯閘之應(yīng)用與組合邏輯設(shè)計(jì)04第三單元 二進(jìn)位加、減法電路05第三單元實(shí)習(xí) 二進(jìn)位加、減法電路06第四單元 前視進(jìn)位加法器與十進(jìn)制加法器07第四單元實(shí)習(xí) 前視進(jìn)位加法器與十進(jìn)制加法器08第五單元 乘法器09第五單元實(shí)習(xí) 乘法器;期中考.tw/Kun Shan University教學(xué)內(nèi)容 10第六單元 數(shù)值比較器11第六單元實(shí)習(xí) 數(shù)值比較器12第七單元 解碼器與編碼器13第七單元實(shí)習(xí) 解碼器與編碼器14第八單元 七段式顯示器電路之設(shè)計(jì)15第八單元實(shí)習(xí) 七段式顯示器電路之

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論