TMS320F281XDSP原理及應(yīng)用技術(shù)考試部分答案_第1頁
TMS320F281XDSP原理及應(yīng)用技術(shù)考試部分答案_第2頁
TMS320F281XDSP原理及應(yīng)用技術(shù)考試部分答案_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、第一章4)CPU 32位圧點(diǎn)CPU主頻髙達(dá)150MHz增強(qiáng)型哈佛總線結(jié)構(gòu) 支持JTAG仿真接口2)存儲(chǔ)器4MB的程序/數(shù)據(jù)尋址空間(片外1MB)片上高達(dá)128KX16位FLASH存儲(chǔ)器 18KX16位單周期訪問片內(nèi)RAM3)兩個(gè)事件管理器EVM每個(gè)EVM模塊包括:8通道16位PWM死區(qū)產(chǎn)生和配宜單元 外部可屏蔽功率或驅(qū)動(dòng)保護(hù)中斷正交脈沖編碼接口(QEP)三個(gè)捕捉單元,捕捉外部時(shí)間 特別適合于電機(jī)控制4)串行通信外設(shè) 一個(gè)髙速同步串行外設(shè)接口 (SPI)兩個(gè)UART接口模塊(SCI) 增強(qiáng)的CAN2.0B接口模塊 多通道緩沖串口(McBSP)5)ADC模塊12位,2X8通道(兩個(gè)S/H), A/

2、D轉(zhuǎn)換周期200ns,輸入電壓03V。6)其它外設(shè):鎖相環(huán)(PLL)控制的時(shí)鐘倍頻系數(shù)看門狗定時(shí)模塊三個(gè)外部中斷3個(gè)32位CPU定時(shí)器128位保護(hù)密碼高達(dá)56個(gè)通用I/O引腳支持 IDLE.STANDBY.HALT 等省電模式F2812和F2810的區(qū)別F2812有外部存儲(chǔ)器接口 TMS32OF2810 沒有 TMS320F2812 有 128K 的 Flash TMS320F2810 僅 64K.5.可達(dá)1M的存儲(chǔ)器空間可編程的等待狀態(tài)可編程的讀/寫選通左時(shí)三個(gè)獨(dú)立的片選 思考題TMS320F28x系列中的F2810、F2811、F2812間有何區(qū)別?TMS320F2812有外部存儲(chǔ)器接口,

3、而TMS320F2811 和TMS320F2810沒有。 TMS320F2812 和 TMS320F2811 有 128K 的 Flash,而 TMS320F2810 僅 64K。 與單片機(jī)相比,DSP有何特點(diǎn)?DSP器件具有較髙的集成度。DSP具有更快的CPU,更大容量的存儲(chǔ)器,內(nèi)程有波特率發(fā) 生器和FIFO緩沖器。提供高速、同步串口和標(biāo)準(zhǔn)異步串口。有的片內(nèi)集成了 A/D和采樣/ 保持電路,可提供PWM輸岀。DSP器件采用改進(jìn)的哈佛結(jié)構(gòu),具有獨(dú)立的程序和數(shù)拯空間, 允許同時(shí)存取程序和數(shù)據(jù)。內(nèi)置高速的硬件乘法器,增強(qiáng)的多級(jí)流水線,使DSP器件具有 高速的數(shù)據(jù)運(yùn)算能力。DSP器件比16位單片機(jī)單

4、指令執(zhí)行時(shí)間快810倍完成一次乘加運(yùn) 算快1630倍。DSP器件還提供了高度專業(yè)化的指令集,提髙了 FFT快速傅里葉變換和濾 波器的運(yùn)算速度。此外,DSP器件提供JTAG接口,具有更先進(jìn)的開發(fā)手段,批量生產(chǎn)測(cè)試 更方便,開發(fā)工具可實(shí)現(xiàn)全空間透明仿真,不占用用戶任何資源。軟件配有匯編/鏈接C編 譯器、C源碼調(diào)試器。第二章5不會(huì)7可以通過方向寄存器(GPxDIR)控制引腳為輸入或輸岀:通過量化寄存器(GPxQUAL) 設(shè)泄量化采樣周期(QUALPRD),消除輸入信號(hào)中的毛刺干擾。1、定時(shí)器0 (INT1.7)中斷與定時(shí)器1中斷(INT13)、定時(shí)器2中斷(INT14)相比有何不 同?2、假定SYS

5、CLKOUT= 150MHz,試分析看門狗泄時(shí)器的左時(shí)周期值范用?3、假左SYSCLKOUT= 150MHz,試分析CPU左時(shí)器的左時(shí)周期值范囤?第三章3采用非復(fù)用的擴(kuò)展總線F2812的XINTF映射到5個(gè)獨(dú)立的存儲(chǔ)空間。當(dāng)訪問相應(yīng)的存儲(chǔ)空間時(shí),就會(huì)產(chǎn)生一個(gè)片 選信號(hào)。4思考題1如何通過軟件判斷內(nèi)部RAM單元或外部RAM芯片是否工作正常?對(duì)于FLASH或 EPROM等程序存儲(chǔ)器芯片如果診斷?最簡單的辦法,對(duì)同一個(gè)地址寫入00xFF,然后讀岀數(shù)據(jù),看兩者是否相同,再從地址0 開始寫入有規(guī)律的數(shù)據(jù),如全0或全1,還有0與1間隔如Ox55.Oxaa.,然后讀岀看與原數(shù)據(jù) 是否相同比較常見的故障地址線

6、粘連,數(shù)據(jù)線粘連,虛焊,存儲(chǔ)單元損壞等都可以檢測(cè)出 2外部擴(kuò)展接口(XINTF)適于擴(kuò)展那些外設(shè)芯片?XINTF擴(kuò)展分5個(gè)存儲(chǔ)器映射區(qū)擴(kuò)展外部并口 FLASH擴(kuò)展周期CY7C1041CV33(256KX16位靜態(tài)RAM,最大讀寫時(shí)間 為8ns3F2812提供了3個(gè)供外設(shè)使用的片選信號(hào),如果擴(kuò)展的外設(shè)芯片超過三個(gè),如何分配這些外 設(shè)的地址?每個(gè)空間都可以獨(dú)立地設(shè)置訪問建立、有效和跟蹤時(shí)間,同時(shí)還可以通過XREADY信號(hào)來 與外設(shè)的訪問速度和時(shí)序匹配。4針對(duì)CY7C1021V33與DSP接口的時(shí)序分析結(jié)果,考慮硬件電路實(shí)現(xiàn)時(shí)還受那些因素影 響?磁路飽和天氣濕度第四章3并行通行包括8條數(shù)據(jù)線,幾條控

7、制線和狀態(tài)線。特點(diǎn)是傳輸速度快,但通信距離短、傳 輸線多。例如XINTF串行通信:通信線上既傳輸數(shù)據(jù)信息,也傳輸聯(lián)絡(luò)信息,因此收發(fā)雙方就必須要有通信協(xié)議。 特點(diǎn)是串行傳輸成本低,適用于遠(yuǎn)距離通信,但傳輸速度低。4思考題1與RS232串行通信相比,采用RS485/422串行接口有何優(yōu)點(diǎn)?(1)接口的信號(hào)電平值較髙能實(shí)現(xiàn)多點(diǎn)通訊雙向通信能力(2)RS-485接口是采用平衡驅(qū)動(dòng)器和差分接收器的組合,抗噪聲擾性好。RS-485 的數(shù)據(jù)最髙傳輸速率為10Mbps23串行通信接口(如RS232)與并行接口(實(shí)驗(yàn)系統(tǒng)擴(kuò)展的片外SRAM)相比,各有何 特點(diǎn)?串行通信接口(如RS232)接口的信號(hào)電平值較高,易

8、損壞接口電路的芯片,(2)傳輸速率較低,(3)抗噪聲干擾 性弱。(4)傳輸距離有限并行接口(實(shí)驗(yàn)系統(tǒng)擴(kuò)展的片外SRAM)傳輸速度快,但通信距離短、傳輸線多第五章1 sci接口與spi接口各有什么特點(diǎn)串行外設(shè)接口(SPI)是一種同步串行輸入/輸岀接口,傳輸速率較高(LSPCLK/4), 適于板級(jí)通信串行通信接口(SCI)是一種異步串行接口,通常需經(jīng)過收發(fā)器進(jìn)行電平轉(zhuǎn)換,通信 速率較低,適于長距離通信2與外部接口 (xintf)相比采用spi接口擴(kuò)展外設(shè)有何特點(diǎn)傳輸速率最高可達(dá)37.5Mbps信號(hào)線少(24條)適于板級(jí)擴(kuò)展的外設(shè)輸入/輸出接口適于板級(jí)微處理器間通信。7試著根據(jù)max5253芯片的時(shí)

9、序要求,分析與spi接口是應(yīng)如何配置spiclk的時(shí)鐘模式 SPICTL中的TALK位控制/SPISTE引腳電平:若TALK=1,使能發(fā)送,且移位過程/SPISTE 保持低電平。每個(gè)數(shù)據(jù)位在SCLK的上升沿采樣并送入DAC的移位寄存器:數(shù)據(jù)在/CS 的上升沿被鎖存到M AX5253的輸入或DAC寄存器/CS保持高電平的脈沖寬度必須大于100ns,即兩次發(fā)送的時(shí)間間隔要大于100ns: 思考題1與SCI接口相比,SPI接口有何特點(diǎn)?spi是同步,spi分主從機(jī),通信速率上spi高于sci2與外部擴(kuò)展接口 (XINF)相比,SPI接口有何特點(diǎn)?串行外設(shè)接口(SPI)是一種同步串行輸入/輸出接口傳輸

10、速率最髙可達(dá)37.5Mbps信號(hào)線少(24條)適于板級(jí)擴(kuò)展的外設(shè)輸入/輸岀接口適于板級(jí)微處理器間通信3采用DAC芯片和微處理器產(chǎn)生周期信號(hào)波形的方法也稱作直接數(shù)字合成(DDS),與采用 振蕩器產(chǎn)生的波形(如文氏電橋正弦波振蕩器)相比,DDS方法有何優(yōu)缺點(diǎn):優(yōu)點(diǎn):頻率分辨率高,輸岀頻點(diǎn)多,可達(dá)2的n次方個(gè)頻點(diǎn)(N為相位累加器位數(shù)):頻率切換速度快,可達(dá)us量級(jí):頻率切換時(shí)相位連續(xù):可以輸岀寬帶正交信號(hào);輸出相位噪聲低,對(duì)參考頻率源的相位噪聲有改善作用:可以產(chǎn)生任意波形:全數(shù)字化實(shí)現(xiàn),便于集成,體積小,重疑輕。缺點(diǎn):振蕩不穩(wěn)左,波形不良好,而且振蕩頻率在較寬的范用內(nèi)能不方便地連續(xù)調(diào)巧。第七章:3. 設(shè)置pwm輸岀引腳的為有效和低頻時(shí),對(duì)占空比有什么區(qū)別?4. 與線性功率放大器相比,pwm功率放大器有何優(yōu)點(diǎn)?適用于哪些場(chǎng)合?優(yōu)點(diǎn):功率損耗比較低;放大器的輸岀是一串寬度可調(diào)的矩形脈沖,除包含有用的控制;應(yīng)用:數(shù)字音頻各種LED模塊直流彳司月艮系統(tǒng)揚(yáng)聲器;第九章3 個(gè)dsp最小系統(tǒng)的硬件通常包括哪些部分?電源、復(fù)位電路、時(shí)鐘電路、外部存儲(chǔ)器總線接口電路、仿真器接口電路等部分,缺一不可。 作為控制系統(tǒng)的最小板,需在英外囤接入擴(kuò)展板,以使系統(tǒng)能夠?qū)崿F(xiàn)相應(yīng)功能,為此,最小 板設(shè)計(jì)擴(kuò)展板接口,實(shí)現(xiàn)DSP與擴(kuò)展

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論