FPGAverilog數(shù)字系統(tǒng)設(shè)計(jì)考試題_第1頁(yè)
FPGAverilog數(shù)字系統(tǒng)設(shè)計(jì)考試題_第2頁(yè)
FPGAverilog數(shù)字系統(tǒng)設(shè)計(jì)考試題_第3頁(yè)
FPGAverilog數(shù)字系統(tǒng)設(shè)計(jì)考試題_第4頁(yè)
FPGAverilog數(shù)字系統(tǒng)設(shè)計(jì)考試題_第5頁(yè)
已閱讀5頁(yè),還剩3頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、 山東理工大學(xué)FPFA技術(shù)及應(yīng)用(A)試卷紙(A)卷 2011-2012 學(xué)年第 二 學(xué)期 班級(jí): 姓名: 學(xué)號(hào): 裝訂線.適用專業(yè)09電科1、2考核性質(zhì)考試開(kāi)卷命題教師考試時(shí)間100分鐘題號(hào)一二三四五六七八九十十一總分得分評(píng)閱人復(fù)核人 一、填空(30分) 1、$display(“result=%b”,5b01010 | 5b11111) 顯示: 2、$display(“result=%b”,!(4'b1110 | 4'b1001) 顯示: 3、若a=4'b1110,b=4'b1001,則$display(“result=%b”,a,b,a+b) 顯示: 4、假

2、設(shè)仿真開(kāi)始時(shí)間為時(shí)刻0,畫(huà)出以下描述的S信號(hào)波形圖。 initialbegin#2 S=1;#5 S=0;#3 S=1;#4 S=0;#2 S=1;#5 S=0;end波形圖: 5、寫(xiě)出仿真如下top_alu模塊后屏幕上應(yīng)顯示的信息: _ timescale 1ns/1nsmodule top_alu;wire 7:0 out;reg 2:0 op;reg 7:0 d1,d2;initialbegind1=8h3e;d2=8h52;op=3b011;#10 $display(“ouput=%d”,out);#10 $stop;endalum(out,op,d1,d2);endmoduledef

3、ine plus 3'd0define minus 3'd1define band 3'd2define bor 3'd3define unegate 3'd4module alu (out,opcode,a,b);output 7:0 out;input 2:0 opcode;input 7:0 a,b;reg 7:0 out;always (opcode or a or b)begincase(opcode)plus: out=a+b;minus: out=a-b;band: out=a&b;bor: out=a|b;unegate: out

4、=a;default: out=8'hx;endcaseendendmodule 共 4 頁(yè) 第 1頁(yè)山東理工大學(xué)FPFA技術(shù)及應(yīng)用(A)試卷紙(A)卷 2011-2012 學(xué)年第 二 學(xué)期 班級(jí): 姓名: 學(xué)號(hào):裝訂線. 二、根據(jù)功能模塊寫(xiě)出Verilog描述(35分)1、寫(xiě)出每個(gè)及連接在一起的邏輯功能模塊Verilog描述(忽略邏輯部分)。2、寫(xiě)出以下邏輯電路的門級(jí)結(jié)構(gòu)Verilog描述和行為Verilog描述。 3、編寫(xiě)二、2邏輯電路的測(cè)試模塊。 共 4 頁(yè) 第 2 頁(yè)山東理工大學(xué)FPFA技術(shù)及應(yīng)用(A)試卷紙(A)卷 2011-2012 學(xué)年第 二 學(xué)期 班級(jí): 姓名: 學(xué)號(hào):

5、 裝訂線.三、 根據(jù)要求設(shè)計(jì)邏輯電路(35分)1. 設(shè)計(jì)檢測(cè)串行序列的邏輯電路,要求當(dāng)檢測(cè)到110時(shí)輸出高電平脈沖。畫(huà)出狀態(tài)圖,寫(xiě)出verilog描述。 xclkrstz2設(shè)計(jì)一能進(jìn)行4、8分頻的分頻器,寫(xiě)出分頻器和測(cè)試模塊的Verilog描述。 clkclk4clk8reset 分頻clkresetclk4clk8測(cè)試 共4 頁(yè) 第 3 頁(yè)山東理工大學(xué)FPFA技術(shù)及應(yīng)用(A)試卷紙(A)卷 2011-2012 學(xué)年第 二 學(xué)期 班級(jí): 姓名: 學(xué)號(hào): 裝訂線.3、設(shè)計(jì)3位二進(jìn)制碼(Binary)到格雷碼(Gray)的編碼器,寫(xiě)出Verilog描述,碼表如下: 二進(jìn)制碼(Binary)格雷碼(

6、Gray)000000001001010011011010100110101111110101111100 共4 頁(yè) 第 4頁(yè)答案一、填空(30分)1、result=111112、result=04、2534255、output=126說(shuō)明:每小題6分,共30分。二、(35分)1、module m2(data,ena,out);input ena;input 7:0data;output out;.endmodulemodule m1(data,ena,c);input ena;output 7:0data;output c;endmodulemodule m (ena,out);input

7、ena;wire 7:0data;wire c;output out;m1 m1_inst(data,ena,c);m2 m2_inst(data,c,out);endmodule2、module m (A,B,C);input A,B;output C;assign C=AB;endmodulemodule m (A,B,C);input A,B;wire S1,S2,S3,S4;output C;not n1(S1,A);not n1(S2,B);and a1(S3,A,S2);and a2(S4,S1,B);or o(C,S3,S4);endmodule3、include “m.v”ti

8、mescale 1ns/1nsmodule test_m;reg A,B;wire C;initialbeginA=0;B=0;#1000 $stop;endalways # 10 A=A;always # 20 B=B;endmoduleinclude “m.v”timescale 1ns/1nsmodule test_m;reg A,B;wire C;initialbeginA=0;B=0;#10 A=1;#10 B=1;#10 A=0;#10 $stop;endm m_inst(A,B,C);endmodule 或module m31(clk,rst,x,z);input clk,rst

9、,x;output z;reg 1:0state;parameter idle=2b00, S0=2b01,S1=2b10, S2=2b11;always (posedge clk)if(rst)state<=idle;elsecase(state)Idle:if(x)state<=S0;elsestate<=idle;S0:if(x)state<=S1;elsestate<=idle;S1:if(!x)state<=S2;elsestate<=S1;S2:if(x)state<=S0;elsestate<=idle;default:sta

10、te<=idle;endcaseassignz=(state=S2)?1b1:1b0;endmodule答案不限上述兩種,只要實(shí)現(xiàn)功能即可。三、(35分)1、idleS0S2S11/1/0/1/0/0/1/0/=1module m32(clk,reset,clk4,clk8);input clk,reset;output clk4,clk8;reg 2:0state;parameter S0=3b000, S1=3b001,S2=3b010, S3=3b011,S4=3b100, S5=3b101,S6=3b110, S7=3b111;always (posedge clk)if(res

11、et)state<=S0;elsecase(state)S0: state<=S1;S1: state<=S2;S2: state<=S3;S3: state<=S4;S4: state<=S5;S5: state<=S6;S6: state<=S7;S7: state<=S0;default:state<=S0;endcaseassignclk4=(state=S0 or state=S1)?1b1:1b0;assignclk8=(state=S0 or state=S1 or state=S2 or state=S3)?1b1:1

12、b0;endmodule2、include “m32.v”timescale 1ns/1nsmodule test_m;reg clk,reset;wire clk4,clk8;initialbeginreset=1;clk=0;#15 reset=0;#1000 $stop;endalways # 10 clk=clk;m32 inst_m32(clk,reset,clk4,clk8);endmodule答案不限于上述描述,以實(shí)現(xiàn)功能描述為準(zhǔn)。module m33(din,dout);input 2:0din;output 2:0dout;reg 2:0dout;always (din)case

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論