信號發(fā)生器硬件設(shè)計_第1頁
信號發(fā)生器硬件設(shè)計_第2頁
信號發(fā)生器硬件設(shè)計_第3頁
信號發(fā)生器硬件設(shè)計_第4頁
信號發(fā)生器硬件設(shè)計_第5頁
已閱讀5頁,還剩8頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、硬件電路設(shè)計1 直接數(shù)字頻率合成模塊 這里我們采用的是AD公司的DDS系列芯片之一的AD9851,其優(yōu)異的功能,尤其是其先進的CMOS工藝,使其得到廣泛的應(yīng)用。下面就介紹AD9851的原理及性能。1.1 AD9851內(nèi)部結(jié)構(gòu)AD9851芯片是AD公司生產(chǎn)的最高時鐘頻率為180MHz,采用先進的CMOS技術(shù)的高集成度直接數(shù)字式頻率合成器件。它由一個高速DDS,一個高性能DAC以及比較器等構(gòu)成一個完全數(shù)字控制可編程頻率合成器,其時鐘輸入端內(nèi)置一個6倍頻器,并且具有始終產(chǎn)生共嫩能夠。AD9851的原理框圖如圖1所示: 圖1 AD9851原理框圖 AD9851芯片的主要性能特點有: 語序最高輸入時鐘1

2、80MHz,同時可選擇是否啟用內(nèi)含的6倍頻乘法器; 帶有高性能的十位數(shù)模轉(zhuǎn)換器; 內(nèi)含一個高速比較器; 具有簡化的控制接口,允許串/并行異步輸入控制字; 采用32位頻率控制字; 內(nèi)部使用5位相位調(diào)制字; 允許工作電源范圍:+2.7v+5.25v; 可以工作在掉電方式(低功耗):4mW+2.7v; 其自由寄生動態(tài)范圍(SFDR)43dB70MHz輸出; 采用極小的28腳貼片式封裝。 AD9851可用作一個高精度的可編程的數(shù)字頻率合成器和時鐘生成器,當(dāng)參考時鐘源的頻率精度很高時,AD9851輸出的數(shù)字化的模擬正弦波的頻率和相位都很穩(wěn)定,生成的正弦波經(jīng)濾波后可直接用作頻率源,也可通過內(nèi)部的比較器轉(zhuǎn)換

3、成方波作時鐘源。 由于AD9851的核心具有32bits的頻率控制字,當(dāng)系統(tǒng)輸入時鐘頻率為180MHz時,其輸出頻率分辨率接近0.024Hz。AD9851還提供5bits的可編程相位控制字,其輸出相位可以以11.25的增益改變??删幊虇⒂肁D9851內(nèi)部集成的6倍頻參考時鐘乘法器這樣輸入的時鐘頻率不需要很高,且該乘法器具有很小的SFDR和相位噪聲。1.2 AD9851芯片引腳分布及功能介紹AD9851芯片引腳分布如圖2所示:圖2 AD9851引腳分布 AD9851內(nèi)含一個40bits的積存器,用于儲存32位控制字,5位相位調(diào)制字以及6倍頻參考時鐘乘法器使能和芯片掉電方式控制字。AD9851的控

4、制數(shù)據(jù),頻率控制字和相位調(diào)制字可以以并行或串行異步兩種方式輸入。并行輸入時沒次輸入8bits分5次連續(xù)輸入,其中,頭8bits控制輸出相位,6倍頻器啟動/關(guān)閉,掉電工作方式以及輸入方式,余下的32bits是頻率控制字;串行輸入時,40bits串行數(shù)據(jù)通過其一根數(shù)據(jù)線(D7)依次串行輸入。表1列出了AD9851各引腳功能:引腳號引腳名 功能41 2825D0D78位數(shù)據(jù)輸入端,用來裝入32位頻率和8位相位控制字,D0為最低有效位,D8為最高有效位,同時D7用作40位串行數(shù)據(jù)輸入引腳。 5PGND 6倍頻參考時鐘乘法器接地端。 6 PVCC6倍頻參考時鐘乘法器正電源電壓引腳。 7 W CLK字輸入

5、時鐘端。上升沿異步裝入并行或串行的頻率/相位控制字到40位輸入寄存器。 8 FQUD頻率更新端。上升沿異步將40位寄存器的內(nèi)容DDS核心,使其工作。只有當(dāng)輸入寄存器中的內(nèi)容是允許的有效數(shù)據(jù)時才能發(fā)出一個FQUD信號。 9REFCLOCK參考時鐘輸入端。CMOS/TTL電平脈沖序列,直接或經(jīng)過6倍頻乘法器輸入。直接輸入方式下,其輸入即是系統(tǒng)時鐘,如果6倍頻乘法器工作,則乘法器的輸出是系統(tǒng)時鐘。系統(tǒng)時鐘的上升沿有效。 10,19 AGND模擬地。數(shù)模轉(zhuǎn)換器和比較器的模擬接地端 11,18 AVDD18腳為數(shù)模轉(zhuǎn)換器和比較器的模擬電路正電壓端,11腳為參考基準電壓 12 Rset數(shù)模轉(zhuǎn)換器外部管腳。

6、Rset通過一個3.92 的小電阻為參考基準電壓。 13 VOUTN負電平輸出端。比較器的互補CMOS邏輯負電平輸出。 14 VOUTP正電平輸入端。比較器的CMOS邏輯正電平輸出。 15 VINN負電平輸入端。比較器反向輸入。 16 VINP正電平輸入端。比較器正向輸入。 17 DACBP數(shù)模轉(zhuǎn)換器的旁路連接端。 20 IOUTB與IOUT端具有相同特性的DAC互補輸出端,IOUTB=IOUT(SFDR最佳時)。 21 IOUT數(shù)模轉(zhuǎn)換器的正輸入端。輸出電流粗要轉(zhuǎn)換為電壓,一般通過電阻或轉(zhuǎn)換器與地相接。 22 RESET主復(fù)位端,高電平有效??墒笵DS累加器及相位補償寄存器清零。上電后,要先

7、復(fù)位再寫如程序控制字。 23 DVDD數(shù)字電路的正電平輸入端。 24 DGND數(shù)字地。 表1 AD9851引腳功能表 AD9851采用先進的CMOS集成技術(shù),當(dāng)其工作在最高時鐘頻率180MHz,電源電壓為+5v時,功毫僅為550mW,當(dāng)電源電壓大于3v時,它可在-40+85下正常工作,當(dāng)電源電壓低于3v時,AD9851可在0+85下工作。 上電復(fù)位后,AD9851相位累加器的值為0,輸出直流,相位偏移寄存豈的值為0,內(nèi)部程序地址指針指向W0,掉電位清零(不掉電工作),6倍頻器不工作,但40位輸入寄存豈未被清零,同時AD9851被自動置為行輸入模式,40bits控制字通過8位數(shù)據(jù)線分5次裝入40

8、位輸入寄存器,其8bits5并行輸入數(shù)據(jù)/控制字功能表如表2所示:數(shù)據(jù)位 W0 W1 W2 W3 W4 D7Phase-b4(MSB)Freq-b31(MSB)Phase-b23Phase-b15Phase-b8 D6Phase-b3Phase-b30Phase-b22Phase-b14Phase-b6 D5Phase-b2Phase-b29Phase-b21Phase-b13Phase-b5 D4Phase-b1Phase-b28Phase-b20Phase-b12Phase-b4 D3Phase-b0(LSB)Phase-b27Phase-b19Phase-b11Phase-b3 D2Po

9、wer-DownPhase-b26Phase-b18Phase-b10Phase-b2 D1Logic 0*Phase-b25Phase-b17Phase-b9Phase-b1 D06TEFCLOCKMultiplier EnablePhase-b24Phase-b16Phase-b8Phase-b0 (LSB) 表2 并行輸入方式其中,W0中的D3D7為相位調(diào)制字,D2為掉電方式控制字,D2=0為非掉電方式,D2=1為掉電方式,D1在并行方式下始終為0,D0為6倍頻器使能位,D0=0,6倍頻不工作,D0=1,啟用6倍頻器,W1W4為輸入頻率控制字。控制字輸入受電平信號控制,W CLK端每來一

10、個上升沿就并行輸入一次8bits數(shù)據(jù),輸入數(shù)據(jù)的順序依次為:W0-W1-W2-W3-W4,W CLK端來5個上升沿,8bits5次數(shù)據(jù)輸入完后,40bit輸入寄存器滿,這時在端來一個上升沿,即可啟動DDS核心工作產(chǎn)生所設(shè)置的頻率信號,同時AD9851內(nèi)部程序地址指針又回到W0。 串行輸入控制字功能表如表3所示:W0Freq-b0 LSBW10Freq-b10W20Freq-b20W30Freq-b30W1Freq-b1W11Freq-b11W21Freq-b21W31Freq-b31W2Freq-b2W12Freq-b12W22Freq-b22W32Freq-b32W3Freq-b3W13Fr

11、eq-b13W23Freq-b23W33Freq-b33W4Freq-b4W14Freq-b14W24Freq-b24W34Freq-b34W5Freq-b5W15Freq-b15W25Freq-b25W35Freq-b35W6Freq-b6W16Freq-b16W26Freq-b26W36Freq-b36W7Freq-b7W17Freq-b17W27Freq-b27W37Freq-b37W8Freq-b8W18Freq-b18W28Freq-b28W38Freq-b38W9Freq-b9W19Freq-b19W29Freq-b29W39Freq-b39 表3 串行輸入方式當(dāng)以串行異步方式輸入

12、控制字時,一般可先復(fù)位,再以并行方式輸入第一個控制字W0=XXXXX011,然后在端輸入一個上升沿信號,即可將AD9851設(shè)置為串行輸入模式,這時可以以串行方式立即輸入40bits控制字。AD9851 40bits串行輸入控制字功能如表3.3所示。在串行輸入模式下,40個連續(xù)的上升沿將40bits數(shù)據(jù)通過AD9851的25腳(D7)按照的順序依次送入40位輸入寄存器,產(chǎn)生一個所設(shè)置的頻率信號輸出。在這里給出了單片機控制下的直接數(shù)字合成模塊并行輸入方式的設(shè)計電路圖3所示:圖3 AD9851及濾波器電路 選用一個20MHz高穩(wěn)定有源晶振,既保證輸出頻率穩(wěn)定,減小高頻輻射,又提高了系統(tǒng)的電磁兼容能力

13、??刂齐娐烦跏蓟疉D9851,時鐘信號為120MHz,DDFS在脈沖展寬信號的激勵下產(chǎn)生線性調(diào)頻信號。然后經(jīng)過濾波器濾除帶外的雜散和諧波分量,得到比較純凈的正弦信號。下面分析AD9851實現(xiàn)準確頻偏調(diào)頻的計算過程:AD9851有源晶振頻率為20MHz, 內(nèi)部6倍頻,即工作頻率120MHz,頻率控制字FSW為32位,則1Hz頻偏控制字FSW為:35.7913 (1)10kHz時的頻偏控制字即:FSW10000=35791310000357913 (2)10位ADC采樣調(diào)頻,則量化峰值512對應(yīng)最大頻偏10kHz,則每單位量化值的頻偏控制字為:357913/512699 (3)則實時頻偏控制字:F

14、SW頻率控制字的改變值(ADC采樣值直流電平)699 (4)2 單片機控制電路設(shè)計AT89S51是一種帶4K字節(jié)閃爍可編程可擦除只讀存儲器FPEROM的低電壓,高性能CMOS8位微處理器,俗稱單片機。該器件采用ATMEL高密度非易失存儲器制造技術(shù)制造,與工業(yè)標準的MCS-51指令集和輸出管腳相兼容。由于將多功能8位CPU和閃爍存儲器組合在單個芯片中,ATMEL的AT89S51是一種高效微控制器,為很多嵌入式控制系統(tǒng)提供了一種靈活性高且價廉的方案。 2.1 主要特性與MCS-51 兼容 128*8位內(nèi)部RAM4K字節(jié)可編程閃爍存儲器 32可編程I/O線壽命:1000寫/擦循環(huán) 兩個16位定時器/

15、計數(shù)器數(shù)據(jù)保留時間:10年 5個中斷源全靜態(tài)工作:0Hz-24Hz 可編程串行通道三級程序存儲器鎖定 低功耗的閑置和掉電模式片內(nèi)振蕩器和時鐘電路2.2 主要功能介紹 VCC:供電電壓+5V GND:接地 P0口:P0口為一個8位漏級開路雙向I/O口,每腳可吸收8TTL門電流。當(dāng)P1口的管腳第一次寫1時,被定義為高阻輸入。P0能夠用于外部程序數(shù)據(jù)存儲器,它可以被定義為數(shù)據(jù)/地址的第八位。在FIASH編程時,P0 口作為原碼輸入口,當(dāng)FIASH進行校驗時,P0輸出原碼,此時P0外部必須被拉高。 P1口:P1口是一個內(nèi)部提供上拉電阻的8位雙向I/O口,P1口緩沖器能接收輸出4TTL門電流。P1口管腳

16、寫入1后,被內(nèi)部上拉為高,可用作輸入,P1口被外部下拉為低電平時,將輸出電流,這是由于內(nèi)部上拉的緣故。在FLASH編程和校驗時,P1口作為第八位地址接收。 P2口:P2口為一個內(nèi)部上拉電阻的8位雙向I/O口,P2口緩沖器可接收,輸出4個TTL門電流,當(dāng)P2口被寫“1”時,其管腳被內(nèi)部上拉電阻拉高,且作為輸入。并因此作為輸入時,P2口的管腳被外部拉低,將輸出電流。這是由于內(nèi)部上拉的緣故。P2口當(dāng)用于外部程序存儲器或16位地址外部數(shù)據(jù)存儲器進行存取時,P2口輸出地址的高八位。在給出地址“1”時,它利用內(nèi)部上拉優(yōu)勢,當(dāng)對外部八位地址數(shù)據(jù)存儲器進行讀寫時,P2口輸出其特殊功能寄存器的內(nèi)容。P2口在FL

17、ASH編程和校驗時接收高八位地址信號和控制信號。 P3口:P3口管腳是8個帶內(nèi)部上拉電阻的雙向I/O口,可接收輸出4個TTL門電流。當(dāng)P3口寫入“1”后,它們被內(nèi)部上拉為高電平,并用作輸入。作為輸入,由于外部下拉為低電平,P3口將輸出電流(ILL)這是由于上拉的緣故。 P3口同時為閃爍編程和編程校驗接收一些控制信號。RST:復(fù)位輸入。當(dāng)振蕩器復(fù)位器件時,要保持RST腳兩個機器周期的高電平時間。ALE/PROG:當(dāng)訪問外部存儲器時,地址鎖存允許的輸出電平用于鎖存地址的地位字節(jié)。在FLASH編程期間,此引腳用于輸入編程脈沖。在平時,ALE端以不變的頻率周期輸出正脈沖信號,此頻率為振蕩器頻率的1/6

18、。因此它可用作對外部輸出的脈沖或用于定時目的。然而要注意的是:每當(dāng)用作外部數(shù)據(jù)存儲器時,將跳過一個ALE脈沖。如想禁止ALE的輸出可在SFR8EH地址上置0。此時, ALE只有在執(zhí)行MOVX,MOVC指令是ALE才起作用。另外,該引腳被略微拉高。如果微處理器在外部執(zhí)行狀態(tài)ALE禁止,置位無效。 /PSEN:外部程序存儲器的選通信號。在由外部程序存儲器取指期間,每個機器周期兩次/PSEN有效。但在訪問外部數(shù)據(jù)存儲器時,這兩次有效的/PSEN信號將不出現(xiàn)。 /EA/VPP:當(dāng)/EA保持低電平時,則在此期間外部程序存儲器(0000H-FFFFH),不管是否有內(nèi)部程序存儲器。注意加密方式1時,/EA將

19、內(nèi)部鎖定為RESET;當(dāng)/EA端保持高電平時,此間內(nèi)部程序存儲器。在FLASH編程期間,此引腳也用于施加12V編程電源(VPP)。3 調(diào)幅模塊設(shè)計3.1 MC1496內(nèi)部結(jié)構(gòu) 振幅調(diào)制部分主要采用模擬乘法器集成芯片來實現(xiàn)。高頻電子線路中的振幅調(diào)制,同相檢波,混頻,倍頻,鑒頻,鑒相等調(diào)制與解調(diào)的過程,都可以視為兩個信號相乘或者包含相乘的過程。采用集成模擬乘法器實現(xiàn)上述功能比采用分立期間簡單得多,而且性能優(yōu)越。所以目前在無線通信,廣播電視等方面應(yīng)用較多。集成模擬乘法器的常見產(chǎn)品有MC1495/1496,LM1595/15966等。新產(chǎn)品有超高頻模擬乘法器AD834(其帶寬BW=500MHz1GHz

20、),AD835,超高精度模擬乘法器AD734(其帶寬BW=40MHz,精度為0.1%),其中后面三種也都是美國AD公司的產(chǎn)品。本系統(tǒng)用比較普通的MC1496來實現(xiàn)調(diào)幅功能,它是MOTOROLA公司生產(chǎn)的,是通信專用IC,也是業(yè)余無線電收發(fā)訊機常用IC。下面介紹一下MC1496芯片。MC1496是雙平衡四象限模擬乘法器,其內(nèi)部電路如圖3.4所示: 圖3.4 MC1496內(nèi)部電路圖其中,T1,T2于T3,T4組成雙差分放大器,集電極負載電阻是Rc1,Rc2。T5,T6組成的單差分放大器用于激勵T1T4。T7,T8及其偏置電路構(gòu)成恒流電路。引腳8和10接輸入電壓vx,1和4接另一輸入電壓vy,輸出電

21、壓Vo從引腳6和12輸出。引腳2和3外接電阻RE,對差分放大器T5,T6產(chǎn)生電流負反饋,可調(diào)節(jié)乘法器的信號增益,擴展輸入電壓Vy的線形動態(tài)范圍,引腳14為負電源端(雙電源供電時)或接地端(單電源供電時),引腳5外接R5,用來調(diào)節(jié)偏置電流I5及鏡像電流IO的值。3.2 MC1496靜態(tài)工作點的設(shè)置(1)靜態(tài)偏置電壓的設(shè)置靜態(tài)偏置電壓的設(shè)置應(yīng)保證各個晶體管工作放大狀態(tài),即晶體管的集-基極間的電壓應(yīng)大于或等于2V,小于或等于最大允許工作電壓。根據(jù)MC1496的特性參數(shù),對于圖3.4所示的內(nèi)部電路,在應(yīng)用時,靜態(tài)偏置電壓應(yīng)滿足下列關(guān)系: (3.5) (3.6) (2)靜態(tài)偏置電流的確定 靜態(tài)偏置電流主

22、要由恒流源的值來確定。當(dāng)器件為單電源工作時,因腳14接地,5腳通過一電阻接正電源(的典型值為+12V),由于是的鏡像電流,所以改變電阻可以調(diào)節(jié)的大小,即 (3.7)當(dāng)器件為雙電源工作時,引腳14接負電源(一般接-8V),5腳通過電阻接地,因此,改變也可以調(diào)節(jié)的大小,即 (3.8)根據(jù)MC1496的性能參數(shù),器件的靜態(tài)電流應(yīng)小于4mA,一般取=1mA左右。器件的總毫散功率可由下式估算: (3.9)應(yīng)小于器件的最大允許毫散功率(33mW)。3.3 MC1496在振幅調(diào)制中的應(yīng)用振幅調(diào)制就是使載波信號的振幅隨調(diào)制信號的變化規(guī)律而變化。通常載波信號為高頻信號,調(diào)制信號為低頻信號。設(shè)載波信號的表達式為:

23、vc(t)=Vcmcosct (3.10)調(diào)制信號的表達式為: v (t)=Vmcost (3.11)則調(diào)幅信號的表達式為: vo(t)= Vcm(1+mcost) cosct = Vcmcosct+1/2mVcmcosc+)t+1/2mVcmcos(c-)t (3.12)式中,m為調(diào)制指數(shù),m=Vm/Vcm;Vcmcosct為載波信號;1/2mVcmcosc+)t為上邊帶信號;1/2mVcmcos(c-)t為下邊帶信號。它們的波形及頻譜如圖3.4所示: 圖3.5 a.調(diào)幅波波形 b.調(diào)幅波頻譜 由圖可見,調(diào)幅波中的載波分量占很大的比重,因此,信息傳輸效率較低,稱這種調(diào)幅為有載波調(diào)制。為提高信

24、息傳輸效率,廣泛采用抑制載波的雙邊帶或單邊帶振幅調(diào)制。雙邊帶調(diào)幅波的表達式為: vo(t)= 1/2mVcmcosc+)t+1/2mVcmcos(c-)t (3.13)單邊帶調(diào)幅波的表達試為: vo(t)= 1/2mVcmcosc+)t (3.14) 或vo(t)= 1/2mVcmcos(c-)t (3.15)MC1496構(gòu)成的振幅調(diào)制器電路如圖3.5所示。其中,載波信號vc經(jīng)高頻耦合電容C2從10腳(vx端)輸入,C3為高頻旁路電容,使8腳交流接地;調(diào)制信號v經(jīng)低頻耦合電容C1從1腳(vy端)輸入,C4為低頻旁路電容,使4腳交流接地。調(diào)幅信號vo從12腳輸出。采用雙電源供電方式,所以5腳的偏

25、置電阻R5接地,由式(3.12)可計算靜態(tài)偏置電流或,即 (3.16) 圖3.6 MC1496構(gòu)成的調(diào)幅器 腳2和3間接入負反饋電阻,以擴展調(diào)制信號v的線形動態(tài)范圍,增大,線形范圍增大,但乘法器的增益隨之減小。電阻及提供靜態(tài)偏置電壓,保證乘法器內(nèi)部的各個晶體管工作在放大狀態(tài),所以阻值的選取應(yīng)滿足式(3.5),(3.6)的要求。對于圖3.5所示電路參數(shù),靜態(tài)時(v=v=0),測量其間各引腳的電壓如下:引腳 8 10 1 4 6 12 2 3 5 7 14電壓/V 6.0 6.0 0.0 0.0 8.6 8.6 0.7 0.7 6.8 0.0 8.0 與電位器RP組成平衡調(diào)節(jié)電路,改變RP的值可以

26、使乘法器實現(xiàn)抑制載波的振幅調(diào)制或有載波的振幅調(diào)制,操作過程如下:(1)抑制載波振幅調(diào)制 v端輸入載波信號v(t),其頻率=5MHz,峰-峰值=40mV(可以根據(jù)器件性能,增大)。v端輸入調(diào)制信號v(t),其頻率=1KHz,先使峰-峰值V=0。調(diào)節(jié)RP,使輸出v=0(此時V=V)。再逐漸增加V,則輸出信號v(t)的幅度逐漸增大。由于器件內(nèi)部參數(shù)不可能完全對稱,致使輸出波形出現(xiàn)載波漏信號。腳1和4分別接電阻和R,以抑制載波漏信號和改善溫度性能。如果v的波形上,下不對稱,則可在或R或8腳的支路中串入100電位器,調(diào)節(jié)該電位器即可改善波形對稱性。(2)有載波振幅調(diào)制vx端輸入載波信號v(t), =40

27、mV. V=0時,調(diào)節(jié)平衡電位器RP,使輸出信號vo(t)中有載波輸出,此時,約十幾毫伏(此時V V)。再從vy端輸入調(diào)制信號v,其=1KHz,當(dāng)V由零逐漸增大時,則輸出信號v(t)的幅度發(fā)生變化,當(dāng)V為幾百毫伏時,調(diào)幅系數(shù)m= (3.17)式中,V為調(diào)幅波幅度的最大值;V為調(diào)幅波幅度的最小值。3.4 鍵盤與顯示模塊設(shè)計LCD為了更好的做到人機交互,我們設(shè)計了鍵盤與顯示模塊,以便使頻率方便可調(diào)和并準確,快速的在LCD上顯示。這就要求設(shè)計好鍵盤與顯示部分。鍵盤我們采用44開關(guān)量鍵盤,這樣可以按步進方式來提高或減低所選頻率。如圖4.5所示,上面8個是高4位步進增或減,其中S1,S2,S3,S4是頻

28、率增加,S5,S6,S7,S8是頻率減?。幌掳氩糠质堑?位步進增或減,其中S9,S10,S11,S12是頻率增加,S13,S14,S15,S16是頻率減小。 圖3.6 44開關(guān)量鍵盤 而液晶顯示模塊是將液晶顯示器件與控制、驅(qū)動電路和PCB線路板裝配在一起的組件。它可以直接與計算機聯(lián)接。這種模塊使用時,除應(yīng)注意一般液晶顯示器件使用時的注意事項外,還應(yīng)在裝配、使用時注意以下事項。(1)處理保護膜 在裝好的模塊成品液晶顯示器件表面貼有層保護膜,以防在裝配時沾污顯示表面,在整機裝配結(jié)束前不得揭去,以免弄臟或沾污顯示面。 (2)加裝襯墊 在模塊與前面板之間最好加裝一個約0.1mm左右的襯墊。面板還應(yīng)保持絕對平整,以保證在裝配后不產(chǎn)生扭曲力,并提高抗振性能。 (3)嚴防靜電模塊中的控制、驅(qū)動電路是低壓、微功耗的CMOS電路,極易被靜電擊穿,而人體有時會產(chǎn)生高達幾十伏或上百伏的高壓靜電,所以,在操作、裝配、以及使用中都應(yīng)極其小心,要嚴防靜電。為此: 不要用手隨意去摸外引線、電路板上的電路及金屬框。 如必須直接接觸時,應(yīng)使人體與模塊保持同一電位,或?qū)⑷梭w良好接地。 焊接使用的烙鐵必須良好接地,沒有漏電。 操作用的電動改錐等工具必須良好地接地,沒有漏電。 不得使用真空吸塵器進行清潔處理。因為它會產(chǎn)生很

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論