計(jì)算機(jī)組成原理A春電大考試復(fù)習(xí)資料_第1頁
計(jì)算機(jī)組成原理A春電大考試復(fù)習(xí)資料_第2頁
計(jì)算機(jī)組成原理A春電大考試復(fù)習(xí)資料_第3頁
計(jì)算機(jī)組成原理A春電大考試復(fù)習(xí)資料_第4頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、計(jì)算機(jī)組成原理一、選擇題1下列數(shù)中最大的數(shù)是() 。2 兩個補(bǔ)碼數(shù)相加,只有在 ( ) 時有可能產(chǎn)生溢出。A. 符號位相同B符號位不同C. 兩個正數(shù)相加結(jié)果為正D數(shù)值位產(chǎn)生向符號位的進(jìn)位,符號位也向更高位產(chǎn)生進(jìn)位3定點(diǎn)數(shù)補(bǔ)碼減法可以直接用加法器完成,此時,符號位參與運(yùn)算;并把補(bǔ)碼形式的減數(shù)諸位求反發(fā)送至加法器,再向最低位給出進(jìn)位信號 ( )A. 與數(shù)值位分別進(jìn)行運(yùn)算,0B與數(shù)值位起參與運(yùn)算,1C. 與數(shù)值位分別進(jìn)行運(yùn)算,1D與數(shù)值位起參與運(yùn)算,04長度相同但格式不同的2 種浮點(diǎn)數(shù),假設(shè)前者階碼短,尾數(shù)長,后者階碼長、尾數(shù)短,其他規(guī)定均相同,則它們可表示的敷的范圍和精度為() A兩者可表示的數(shù)的

2、范圍和精度相同B. 前者可表示的數(shù)的范圍大但精度低C. 后者可表示的數(shù)的范圍大但精度低D前者可表示的數(shù)的范圍大且精度高5變址尋址方式中,操作數(shù)的有效地址等于 ( )。A. 基址寄存器內(nèi)容加上形式地址(位移量 )B. 堆棧指示器內(nèi)容加上形式地址C. 變址寄存器內(nèi)容加上形式地址D. 程序計(jì)數(shù)器內(nèi)容加上形式地址6PUSH 指令,按操作數(shù)的個數(shù)是分屬于 ( ) ,使用的尋址方式是 ( ) 和( ) 。A. 單操作數(shù)B 雙操作數(shù)C. 無操作數(shù)D. 多操作數(shù)E. 寄存器尋址方式F寄存器間接尋址方式G堆棧尋址方式H. 相對尋址方式7下列說法中 ()是正確的。A半導(dǎo)體 ROM 信息可讀可寫,且斷電后仍能保持記

3、憶B. 半導(dǎo)體 ROM 是非易失性的,斷電后仍然能保持記憶C. 半導(dǎo)體 ROM 是易失性的,斷電后不能保持記憶DEPROM 是可改寫的,因而也是隨機(jī)存儲器的一種8在 CPU 與主存之間加入 Cache,能夠提高 CPU 訪問存儲器的速度,一般情況下 Cache 的容量命中串,因此 Cache 容量 ( )A越大,越高,與主存越接近越好B越小,越高,與主存越差異大越好C. 越大,越高,只要幾百 K 就可達(dá) 90以上D越小,越高,只要幾 K 就可達(dá) 90以 :二、填空屬116 位定點(diǎn)原碼整數(shù)能表示的正數(shù)范圍是二進(jìn)制敷的,對應(yīng)的十進(jìn)制數(shù)是,能表示的負(fù)數(shù)范圍是二進(jìn)制數(shù)的,對應(yīng)的十進(jìn)制數(shù)是,2三級結(jié)構(gòu)的

4、存儲器系統(tǒng)的運(yùn)行原理,是建立在程序運(yùn)行的 原理之上的。在三級結(jié)構(gòu)的存儲系統(tǒng)中,這三級不同的存儲器中存放的信息必須滿足如下兩個原則,即:原則和原則。3寄存器直接尋址的操作數(shù)在中,寄存器間接尋址的操作數(shù)在中,指令執(zhí)行的速度前者比后者三、計(jì)算把正確的答案寫進(jìn)括號內(nèi) (如果需要,可在二進(jìn)制小數(shù)點(diǎn)后保留 8 位 )。四,筒答題1簡述計(jì)算機(jī)運(yùn)算器部件的主要功能。2從功能區(qū)分,總線由哪 3 個部分 (3 種類型 )組成,各自對計(jì)算機(jī)系統(tǒng)性能有什么影響。試卷答案及評分標(biāo)準(zhǔn)一、選擇題 (每小屬 3 分,共 24 分)1D2。A3B4C5C 6 AEG 7 B 8 C 二、填空題 (每空 3 分,共 30 分)1

5、0000000000000000+0+32767-32767-02局部性一致性包含性3通用寄存器 主存單元 快三、計(jì)算題 (每空 2 分,共 24 分)四、筒答題1運(yùn)算器部件是計(jì)算機(jī)五大功能部件中的數(shù)據(jù)加工部件。運(yùn)算 0S 的首要功能是完成對數(shù)據(jù)的算術(shù)和邏輯運(yùn)算,由其內(nèi)部的 ALU 承擔(dān)。運(yùn)算器的第二項(xiàng)功能是暫存將參加運(yùn)算的數(shù)據(jù)和中間結(jié)果,由其內(nèi)部的一組寄存器承擔(dān)。另外,運(yùn)算器通常還作為處理機(jī)內(nèi)部傳送數(shù)據(jù)的重要通路。2計(jì)算機(jī)的總線從它們承擔(dān)的功能可以分為數(shù)據(jù)總線、地址總線和控制總線 3 種類型,數(shù)據(jù)總線的位數(shù)和它的工作頻率的乘積正比于數(shù)據(jù)傳送的最高吞吐量,地址總線的位數(shù)決定了可以直接訪問的內(nèi)存

6、空間范圍。一、選擇題 ( 每小題 3 分共 24 分)1下列數(shù)中最小的數(shù)是()。A(101001) 2B.(52) 8C(00101001) BcDD(233) 162 1946 年研制成功的第一臺計(jì)算機(jī)稱為一, l949 年研制成功的第一臺程序內(nèi)存的計(jì)算機(jī)稱為。()A EDVAC,MARKIB ENIAC, EDSACCENIAC,MARKI DENIAC, UNIVACI3 馮·諾依曼機(jī)工作方式的基本特點(diǎn)是()。A 多指令流單數(shù)據(jù)流B按地址訪問并順序執(zhí)行指令C堆棧操作D 存儲器按內(nèi)部選擇地址4兩個補(bǔ)碼數(shù)相加,只有在最高位相同時會有可能產(chǎn)生溢出,在最高位不同時( ) 。A有可能產(chǎn)生

7、溢出 B 會產(chǎn)生溢出C一定不會產(chǎn)生溢出D不一定會產(chǎn)生溢出5在指令的尋址方式中,寄存器尋址,操作數(shù)在 ()中,指令中的操作數(shù)是().A通用寄存器B寄存器編號C內(nèi)存單元D操作數(shù)的地址E操作數(shù)地址的地址F操作數(shù)本身G指令6關(guān)于操作數(shù)的來源和去處,表述不正確的是()。A第一個來源和去處是 CPU寄存器B第二個來源和去處是外設(shè)中的寄存器C第三個來源和去處是內(nèi)存中的存貯器D第四個來源和去處是外存貯器7 對磁盤進(jìn)行格式化,在一個記錄面上要將磁盤劃分為若干,在這基礎(chǔ)上,又要將劃分為若干。 ( )A磁道,磁道,扇區(qū)B扇區(qū),扇區(qū),磁道C扇區(qū),磁道,扇區(qū)D磁道,扇區(qū),磁道8在采用 DMA方式的 I 0 系統(tǒng)中,其基

8、本思想是在 ( ) 之間建立直接的數(shù)據(jù)通路。ACPU與外圍設(shè)備 B 主存與外圍設(shè)備C外設(shè)與外設(shè) D CPU與主存二、填空題 ( 每空 3 分,共 30 分)1 計(jì)算機(jī)系統(tǒng)由硬件系統(tǒng)和軟件系統(tǒng)構(gòu)成,計(jì)算機(jī)硬件由、輸入設(shè)備和輸出設(shè)備等五部分組成。2 運(yùn)算器是計(jì)算機(jī)進(jìn)行數(shù)據(jù)處理的部件,主要具有算術(shù)運(yùn)算和的處理功能。運(yùn)算器主要由、和若干控制電路組成。3 執(zhí)行一條指令,要經(jīng)過,和所規(guī)定的處理功能三個階段完成,控制器還要保證能按程序中設(shè)定的指令運(yùn)行次序,自動地連續(xù)執(zhí)行指令序列。三、計(jì)算題 ( 每題 l2 分,共 24 分 )用補(bǔ)碼運(yùn)算方法計(jì)算X+Y 的值及運(yùn)算結(jié)果的特征( 幾個標(biāo)志位的值 ) :1 X=0

9、.1011Y=0.1lOO2 X=-0.1011Y=0.1001四、簡答題 ( 每小題 11 分。共 22 分)1 簡述計(jì)算機(jī)運(yùn)算器部件的主要功能。2 在教案計(jì)算機(jī)的總線設(shè)計(jì)中,提到并實(shí)現(xiàn)了內(nèi)部總線和外部總線,這指的是什么含義 ?他們是如何連接起來的 ?如何控制二者之間的通斷以及數(shù)據(jù)傳送的方向 ?一、選擇題 ( 每小題 3 分,共 24 分)1C2B3B4C 5AB6D7A 8 B二、填空題 ( 每空 3 分共 30 分)1運(yùn)算器· 控制器存儲器2邏輯運(yùn)算算術(shù)邏輯單元ALU累加器各種通用寄存器3讀取指令 分析指令 執(zhí)行指令三、計(jì)算題 ( 每題 l2 分。共 24 分 j(1)X=0.

10、1011Y=0.1100X 補(bǔ)O01011Y 補(bǔ) +00110001 0111(2)X= 一 01011 Y一 0100lX 補(bǔ) 11 0101Y 補(bǔ) +00100111 1110 (無進(jìn)位,結(jié)果非零,不溢出,符號位為負(fù))四、簡答題 ( 每小題 11 分,共 22 分)1 運(yùn)算器部件是計(jì)算機(jī)五大功能部件中的數(shù)據(jù)加工部件。運(yùn)算器的首要功能是完成對數(shù)據(jù)的算術(shù)和邏輯運(yùn)算,由其內(nèi)部的 ALU 承擔(dān)。運(yùn)算器的第二項(xiàng)功能是暫存將參加運(yùn)算的數(shù)據(jù)和中間結(jié)果,由其內(nèi)部的一組寄存器承擔(dān)。另外,運(yùn)算器通常還作為處理機(jī)內(nèi)部傳送數(shù)據(jù)的重要通路。2 在教案計(jì)算機(jī)的總線設(shè)計(jì)中,CPU側(cè)使用的數(shù)據(jù)總線被稱為內(nèi)部總線,在內(nèi)存儲

11、器和I O 接口一側(cè)使用的數(shù)據(jù)總線被稱為外部總線,他們經(jīng)過雙向三態(tài)門電路實(shí)現(xiàn)相互連接,而雙向三態(tài)門電路本身就有一個選擇接通或斷開兩個方向的數(shù)據(jù)信息的控制信號,還有另一個選擇數(shù)據(jù)傳送方向的控制信號,只要按照運(yùn)行要求正確地提供出這 2 個控制信號即可。一、選擇題 ( 每小題 3 分,共 30 分) 2008年 1 月1 馮·諾依曼機(jī)工作方式的基本特點(diǎn)是()。A多指令流單數(shù)據(jù)流B按地址訪問并順序執(zhí)行指令 C堆棧操作 D 存儲器按內(nèi)部選擇地址2 計(jì)算機(jī)系統(tǒng)中的存儲器系統(tǒng)是指,沒有外部存儲器的計(jì)算機(jī)監(jiān)控程序可以存放在中。 () A RAM, CPU B ROM,RAMC 主存儲器, RAM和

12、ROM D主存儲器和外存儲器, ROM3某機(jī)字長l6 位,采用定點(diǎn)小數(shù)表示,符號位為 1 位,尾數(shù)為 15位,則可表示的最大正小數(shù)為,最小負(fù)小數(shù)為。 ()A +(2 16 1) ,一 (1 2 15) B+(215 一1) ,一 (1 2-16 )-15) ,一-1515C+(1 2(1 2 )D +(21) ,一-15(12 )4在定點(diǎn)數(shù)運(yùn)算中產(chǎn)生溢出的原因是( )。A 運(yùn)算過程中最高位產(chǎn)生了進(jìn)位或借位B 參加運(yùn)算的操作數(shù)超出了機(jī)器的表示范圍C運(yùn)算的結(jié)果的操作數(shù)超出了機(jī)器的表示范圍D寄存器的位數(shù)太少,不得不舍棄最低有效位5 間接尋址是指 ( )。A指令中直接給出操作數(shù)地址B指令中直接給出操作

13、數(shù)C指令中間接給出操作數(shù)D指令中間接給出操作數(shù)地址6輸入輸出指令的功能是()。A 進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算B 進(jìn)行主存與 CPU之間的數(shù)據(jù)傳送C進(jìn)行 CPU和 I 0 設(shè)備之間的數(shù)據(jù)傳送1 / 9D改變程序執(zhí)行的順序7某計(jì)算機(jī)的字長是8 位,它的存儲容量是64KB,若按字編址,那么它的尋址范圍應(yīng)該是()。AO 一 128KBO一 64KC0 32KD O 一 16K8若主存每個存儲單元為16位,則()。A其地址線也為16 位 B其地址線與l6無關(guān) C其地址線為8 位D其地址線與l6 有關(guān)9在計(jì)算機(jī)I O 系統(tǒng)中,在用DMA方式傳送數(shù)據(jù)時, DMA控制器應(yīng)控制 ()。A地址總線B數(shù)據(jù)總線C控制總線

14、D以上都是10 在計(jì)算機(jī)總線結(jié)構(gòu)的單機(jī)系統(tǒng)中,三總線結(jié)構(gòu)的計(jì)算機(jī)的總線系統(tǒng)由()組成。 A系統(tǒng)總線、內(nèi)存總線和I O總線B數(shù)據(jù)總線、地址總線和控制總線C內(nèi)部總線、系統(tǒng)總線和I O 總線、DISA 總線、 VESA總線和 PCI 總線二、填空題 ( 每空 2 分。共 32 分)1 主頻是計(jì)算機(jī)的一個重要指標(biāo),它的單位是;運(yùn)算速度的單位是 MIPS,也就是。2十進(jìn)制到二進(jìn)制的轉(zhuǎn)換,通常要區(qū)分?jǐn)?shù)的部分和 部分,并分別和部分兩種不同的方法來完成。3尋址方式要解決的問題是如何在指令中表示一個操作數(shù)的地址,如何用這種表示得到操作數(shù)、或怎樣計(jì)算出操作數(shù)的地址。表示在指令中的操作數(shù)地址通常被稱為;用這種形式地

15、址并結(jié)合某些規(guī)則,可以計(jì)算出操作數(shù)在存儲器中的存儲單元地址,這一地址被稱為數(shù)據(jù)的。4三級不同的存儲器,是用讀寫速度不同、存儲容量不同、運(yùn)行原理不同、管理使用方法也不盡相同的不同存儲器介質(zhì)實(shí)現(xiàn)的。高速緩沖存儲器使用實(shí)現(xiàn)主存儲器使用實(shí)現(xiàn),而虛擬存儲器則使用上的一片存儲區(qū)。5 在計(jì)算機(jī)主機(jī)和 I O 設(shè)備之間,可以采用不同的控制方式進(jìn)行數(shù)據(jù)傳送。通常分為以下五種方式,即、一和。,三、計(jì)算題 (共 28 分)1寫出 X=10llll01, Y=00101011 的雙符號位原碼、反碼、補(bǔ)碼表示,并用雙符號補(bǔ)碼計(jì)算兩個數(shù)的差。 ( 每空 2 分,共18 分)2把正確的答案或選擇寫進(jìn)括號內(nèi)( 二進(jìn)制需要小數(shù)

16、點(diǎn)后保留8位)( 每個 2 分,共 10 分)(0 71) 10 =()BcD=()2=()16(1AB) 16 =()2=()10四、簡答題 ( 每小題5 分,共10分)l-高速緩沖存儲器在計(jì)算機(jī)系統(tǒng)中的主要作用是什么,用什么類型的存儲器芯片實(shí)現(xiàn),為什么 ?2開中斷,關(guān)中斷的含義是什么?他們的作用是什么 ?一、選擇題 ( 每小題3 分。共30分)1 B2 D3 C4 C5D6C 7 B 8 B 9 D l0 B二、填空題 ( 每空 2 分,共 32 分)1MHZ 每秒百萬指令數(shù)2整數(shù)小數(shù)除 2取余數(shù)乘 2取整數(shù)3形式地址物理 (有效 ) 地址4 靜 態(tài)存儲器芯片動態(tài)存儲器芯片快速磁盤設(shè)備5程

17、序直接控制方式程序中斷傳送方式直接存儲器存取方式I O 通道控制方式外圍處理機(jī)方式三、計(jì)算題 (共 28 分)1 ( 每空 2 分,共 18 分)2 ( 每個 2 分,共 l0 分)(0.71) 10=(0.01110001) BcD =(0 10110101) 2 =(0 B5) 16(1AB) 16=(000110101011) 2=(427) 10 四、簡答題 ( 每小題 5 分。共 10 分)1 高速緩沖存儲器,是一個相對于主存來說容量很小、速度特快、用靜態(tài)存儲器器件實(shí)現(xiàn)的存儲器系統(tǒng)。它的作用在于緩鰓主存速度慢、跟不上 CPU 讀寫速度要求的矛盾。它的實(shí)現(xiàn)原理,是把 CPU 最近最可能

18、用到的少量信息 ( 數(shù)據(jù)或指令 ) 從主存復(fù)制到 CACHE中,當(dāng) CPU下次再用這些信息時,它就不必訪問慢速的主存,而直接從快速的 CACHE中得到,從而提高了得到這些信息的速度,使 CPU有更高的運(yùn)行效率。2 通常是在 CPU 內(nèi)部設(shè)置一個“中斷允許”觸發(fā)器,只有該觸發(fā)器被置為“ l ”狀態(tài),才允許 CPU 響應(yīng)中斷請求,該觸發(fā)器被置為“ 0狀態(tài),則禁止 CPU響應(yīng)中斷請求。為此,在指令系統(tǒng)中,為操作中斷允許觸發(fā)器,應(yīng)設(shè)置“開中斷”指令 ( 置“l(fā) ”中斷允許觸發(fā)器 ) 和“關(guān)中斷”指令 ( 清“0”中斷允許觸發(fā)器 ) 。一、選擇題 ( 每小題 3 分。共 30 分 )1完整的計(jì)算機(jī)系統(tǒng)應(yīng)

19、該包括 ( ) 。A運(yùn)算器、存儲器和控制器B外部設(shè)備和主機(jī)C主機(jī)和實(shí)用程序D配套的硬件設(shè)備和軟件系統(tǒng)2 迄今為止,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的原因是,計(jì)算機(jī)硬件能直接執(zhí)行的只有。( )A節(jié)約元件,符號語言 B 運(yùn)算速度快,機(jī)器語言和匯編語言c 物理器件性能所致,機(jī)器語言D信息處理方便,匯編語言3下列數(shù)中最小的數(shù)是()。A(1010010) 2 B (512) 8C (00101000) BcD D(235) 164定點(diǎn)數(shù)補(bǔ)碼加法具有兩個特點(diǎn):一是符號位 ( ) ;二是相加后最高位上的進(jìn)位要舍去。A 與數(shù)值位分別進(jìn)行運(yùn)算 B與數(shù)值位一起參與運(yùn)算 C要舍去D 表示溢出5長度相同但格式不同

20、的2 種浮點(diǎn)數(shù),假設(shè)前者階碼長、尾數(shù)短,后者階碼短、尾數(shù)長,其他規(guī)定均相同,則它們可表示的數(shù)的范圍和精度為 ( ) 。A兩者可表示的數(shù)的范圍和精度相同B前者可表示的數(shù)的范圍大但精度低C后者可表示的數(shù)的范圍大且精度高D前者可表示的數(shù)的范圍大且精度高6立即尋址是指 ( ) 。A指令中直接給出操作數(shù)地址B指令中直接給出操作數(shù)C 指令中間接給出操作數(shù)D 指令中間接給出操作數(shù)地址7 在控制器中,必須有一個部件,能提供指令在內(nèi)存中的地址,服務(wù)于讀取指令,并接收下條將被執(zhí)行的指令的地址,這個部件是 ( ) 。AIPBIRCPC DAR8某計(jì)算機(jī)的字長是 16 位,它的存儲容量是 64KB,若按字編址,那么它

21、的尋址范圍應(yīng)該是()。A O 一 64K B 032KC 064KB D032KB9在采用 DMA方式的 I O系統(tǒng)中,其基本思想是在 ()之間建立直接的數(shù)據(jù)通路。ACPU與外圍設(shè)備B主存與外圍設(shè)備C外設(shè)與外設(shè)D CPU與主存10 在單級中斷系統(tǒng)中, CPU一旦響應(yīng)中斷,則立即關(guān)閉 ( ) 標(biāo)志,以防止本次中斷服務(wù)結(jié)束前同級的其他中斷源產(chǎn)生另一次中斷進(jìn)行干擾。A中斷允許B中斷請求C中斷屏蔽D中斷響應(yīng)二、填空題 ( 每空 2 分。共 36 分)1計(jì)算機(jī)字長一般指的是-,所謂n 比特的 CPU,其中的 n 是指 -。2 任何進(jìn)位計(jì)數(shù)制都包含兩個基本要素,即和。在 8 進(jìn)制計(jì)數(shù)中,基數(shù)為,第 i 位

22、上的位權(quán)是。3 當(dāng)前流行的計(jì)算機(jī)系統(tǒng)中,廣泛采用由三種運(yùn)行原理不同、性能差異很大的存儲介質(zhì),來分別構(gòu)建、 - 和- ,再將它們組成通過計(jì)算機(jī)硬軟件統(tǒng)一管理與調(diào)度的三級結(jié)構(gòu)的存儲器系統(tǒng)。4計(jì)算機(jī)輸入輸出子系統(tǒng),通常由-、-和 -等 3 個層次的邏輯部件和設(shè)備共同組成,-用于連接計(jì)算機(jī)的各個部件為一體,構(gòu)成完整的整機(jī)系統(tǒng),在這些部件之間實(shí)現(xiàn)信息的相互溝通與傳送。5可以從不同的角度對打印機(jī)進(jìn)行分類。從-的角度來分,可以把打印機(jī)分成擊打式和非擊打式,擊打式打印機(jī)又被分為-和 -兩種。非擊打式打印機(jī)是通過-和-等非機(jī)械撞擊方式完成在紙上著色。三、計(jì)算題 ( 共 24 分)1 寫出 X=01101, Y=

23、-00111 的雙符號位原碼、反碼、補(bǔ)碼表示,并用雙符號補(bǔ)碼計(jì)算數(shù)的和。(每空 2 分,共 18分)。2將十進(jìn)制數(shù)47 化成二進(jìn)制數(shù),再寫出它的原碼、補(bǔ)碼表示 ( 符號位和數(shù)值位共 8 位 ) 。 ( 每個 2 分,共 6 分)四、簡答題 ( 每小題 5 分。共 10 分 )1 舉例說明計(jì)算機(jī)中寄存器尋址、寄存器間接尋址方式,從形式地址到得到操作數(shù)的尋址處理過程。2多級結(jié)構(gòu)的存儲器是由哪 3 級存儲器組成的 ?每一級存儲器使用什么類型的存儲介質(zhì),這些介質(zhì)的主要特性是什么一、選擇題 ( 每小題 3 分共 30 分)1 D2 C3 C4 B5 B6B 7 C 8 B 9 B l0 C二、填空題 (

24、 每空 2 分共 36 分)1總線寬度數(shù)據(jù)總線寬度2基數(shù)位權(quán) 88 i3高速緩沖存儲器主存儲器虛擬存儲器4計(jì)算機(jī)總線輸入輸出接口輸入輸出設(shè)備 計(jì)算機(jī)總線5印字方式點(diǎn)陣式活字式靜電噴墨三、計(jì)算題 ( 共 24 分)1 (每空 2 分,共18 分)原碼反碼補(bǔ)碼X=0.110100.110100.110100.1101Y=-0.011111Olll11.100011.1001X+Y00.011000OllO00OllO2 (每個 2 分,共6 分)(2) 原碼 00101111補(bǔ)碼 00101111四、簡答題 ( 每小題 5 分共 l0 分 )1 (1) 寄存器尋址,形式地址為寄存器名( 或編號 )

25、 ,寄存器中的內(nèi)容為操作數(shù);(2) 寄存器間接尋址,形式地址為寄存器名 ( 或編號 ) ,寄存器中的內(nèi)容為操作數(shù)的地址,再讀一次內(nèi)存得到操作數(shù)。2 多級結(jié)構(gòu)的存儲器是由高速緩存、主存儲器和虛擬存儲器組成的。高速緩沖存儲器使用靜態(tài)存儲器芯片實(shí)現(xiàn),主存儲器通常使用動態(tài)存儲器芯片實(shí)現(xiàn),而虛擬存儲器則使用快速磁盤設(shè)備上的一片存儲區(qū)。前兩者是半導(dǎo)體電路器件,以數(shù)字邏輯電路方式進(jìn)行讀寫,后者則是在磁性介質(zhì)層中通過電磁轉(zhuǎn)換過程完成信息讀寫。一、填空題:把正確的答案填在括號內(nèi)(每空 1 分,共 9 分)1 ( 1AB) 16 = () 2 =() 102 X= -0.1101X 原 = ()X 補(bǔ) = ()-

26、X 補(bǔ) = ()2 / 9Y= 0.0001 Y 原 = ()Y 補(bǔ) = () -Y 補(bǔ) = ()Y-X 補(bǔ) = ()二、選擇題:把正確選擇的答案代碼填在括號內(nèi)(每個 2 分,共 38 分)1虛擬存儲器是使用高速()上的一片存儲空間,來保存原本應(yīng)存放在()中的信息,來解決()的()不夠大,存放不下足夠多的數(shù)據(jù)和程序的問題,這不僅確保更大容量的程序可以在配備比較小容量的主存儲器的系統(tǒng)中運(yùn)行,還使得保存單位信息的()得到降低,因?yàn)榇娣磐葦?shù)量信息時,使用磁盤比使用()的成本要低得多。但是磁盤的讀寫速度很慢,而且只能以數(shù)據(jù)塊的方式和主存儲器交換數(shù)據(jù), CPU 不能直接以字為單位讀磁盤中的數(shù)據(jù)。按照以

27、何種方式來管理和分配主存儲器空間,可以把對存儲器管理區(qū)分為()和()兩種基本的管理方案。其中()存儲管理中段的長度是程序本身的規(guī)模決定的,可變,會在主存儲器中形成(),()存儲管理中的頁長是按照需要對程序(存儲區(qū)域)人為劃分的結(jié)果。A 磁帶B 存儲容量 C讀寫D 平均價格 E數(shù)據(jù) F磁盤G 頁式H 光盤I 碎塊J存儲空間K 主存儲器L 段式M 狀態(tài) N 主存儲器分段 O動態(tài)分區(qū)P 請求分頁2奇偶校驗(yàn)碼中的偶校驗(yàn)實(shí)現(xiàn)的是在k 個()位之外,增加()個校驗(yàn)位,使得新得到的k+1 位的碼字具有某種特性,即新的碼字中取值為1 的()總保持為(),例如對應(yīng)4 位數(shù)據(jù) 0101 的校驗(yàn)位的值必定為(),數(shù)

28、據(jù)1101 的校驗(yàn)位的值必定為(),奇偶校驗(yàn)碼中的碼距為()。當(dāng)一個選用偶校驗(yàn)規(guī)則的合法碼字中的一個信息位出現(xiàn)錯誤時,可以發(fā)現(xiàn)這一出了錯的碼字中取值為()的總位數(shù)變成奇數(shù),不再具有規(guī)定的特性。正是通過檢查奇偶校驗(yàn)碼的碼字仍保持規(guī)定的特性來區(qū)分是否某一位信息出現(xiàn)了錯誤。A0B存儲容量C4D一個E 地址F 數(shù)據(jù)G 1H 2I 多個J 控制K 3L位數(shù)M 主存儲器N偶數(shù)O 奇數(shù)三、簡答題(共53 分)1何謂主存儲器的多體結(jié)構(gòu)?為什么它能提高主存儲器的讀寫速度?( 8分)2衡量硬磁盤的主要性能指標(biāo)有哪些?硬磁盤是如何實(shí)現(xiàn)數(shù)據(jù)讀寫操作的?硬磁盤在計(jì)算機(jī)系統(tǒng)中發(fā)揮哪 2 種重要功能?( 10 分)3簡單說

29、明常規(guī)針式打印機(jī)的組成和打印一個字符的工作過程。( 8 分)4在微程序的控制器中,使用哪個部件來接續(xù)每條指令不同的執(zhí)行步驟?有哪些從當(dāng)前微指令找到下一條微指令的辦法(至少說出 3 種)?( 9 分)5在教案計(jì)算機(jī)的總線設(shè)計(jì)中,提到并實(shí)現(xiàn)了內(nèi)部總線和外部總線,這指的是什么含義?他們是如何連接起來的?如何控制二者之間的通斷以及數(shù)據(jù)傳送的方向?( 8 分)6從原理上講,若不計(jì)算讀取指令和檢查有無中斷請求的處理過程,下述類型的指令各自要用幾個執(zhí)行步驟來完成相應(yīng)的操作要求,并寫出每一步完成的具體功能。( 10 分)CPU 內(nèi)部的寄存器和寄存器之間的數(shù)據(jù)運(yùn)算與傳送,主存儲器的一個存儲單元與一個累加之間的數(shù)

30、據(jù)傳送,主存儲器的 2 個存儲單元之間的數(shù)據(jù)傳送一、填空題:(每空 1 分,共 9 分)1 (000110101011 )2 ( 427 )102 (1 1101 )(1 0011)(0 110(0 0001)(0 0001)( 11111 )(01110)二、選擇題:(每個2 分,共 38 分)1F、 K 、K 、B、D、K 、L 、G、L、I、G2F、G、 L、 N、A、G 、H、G三、簡答題(共 53 分)1( 8 分)主存儲器的多體結(jié)構(gòu)是指實(shí)現(xiàn)多個可以各自獨(dú)立完成讀寫操作的存儲器模塊(體),即它們的讀寫操作有可能在時間上重疊起來,而存儲器的總?cè)萘繛檫@些存儲器體容量的總和。對單一的容量更

31、大的存儲器,在一個讀寫周期內(nèi),只能讀寫一個主存字,但對多個存儲體組成的存儲器,卻可以在一個讀寫周期內(nèi)啟動多個存儲體的讀寫操作,從而有可能完成多個存儲字的讀寫操作,即提高了主存儲器平均的讀寫速度。2( 10 分)主要性能指標(biāo)包括存儲容量(存儲密度),讀寫速度,存儲成本,設(shè)備的可靠性等,硬磁盤的寫操作,是把要寫入的一串二進(jìn)制數(shù)據(jù)信息進(jìn)行指定的編碼得到一串脈沖信號,送到磁頭的線圈以產(chǎn)生出變化的磁場,從而在磁盤表面的磁層中得到不同的磁化狀態(tài)。讀出操作則是磁頭經(jīng)過被磁化的磁層時,感應(yīng)那里的不同的磁化狀態(tài),并在磁頭線圈中得到不同的電信號,經(jīng)過放大與處理變成一串二進(jìn)制數(shù)據(jù)信息。硬磁盤在計(jì)算機(jī)系統(tǒng)中既可以作為

32、外存儲器設(shè)備,以文件形式比較長時間地保存程序和數(shù)據(jù),也可以作為輔助存儲器實(shí)現(xiàn)虛擬存儲器的功能。3( 8 分)針式打印機(jī)由字符發(fā)生器、打印頭、色帶和走紙機(jī)構(gòu)等組成,打印頭安裝多個大體縱向排列的打印針,每個打印針可以通過一個脈沖信號使其向前移動撞色帶打印出字符字形的一個點(diǎn),則多個打印針同時運(yùn)行,一次就可以打印出一個字符字形在縱向一列上的全部點(diǎn),若控制打印頭向右移動一點(diǎn)距離,再打印出下一列上的全部點(diǎn),幾次后則可以打印出一個完整的字符。4( 9 分)使用微稱序控制器中的下地址形成部件,通過從控制存儲器中讀出不同的微指令,來完成每一條指令不同執(zhí)行步驟的控制功能,即接續(xù)指令不同執(zhí)行步驟。通??梢栽诋?dāng)前的微

33、指令中的下地址字段,直接給出下一條微指令的地址,或指明把當(dāng)前的微指令的地址加 1 的結(jié)果值作為下一條微指令的地址(順序執(zhí)行),或把剛得到的指令的操作碼經(jīng)過變換或映射形成下一條微指令的地址(微指令的功能分支),如此等等,當(dāng)然還有其他多種給出下一條微指令的地址的辦法。5( 8 分)在教案計(jì)算機(jī)的總線設(shè)計(jì)中,CPU 一側(cè)使用的數(shù)據(jù)總線被稱為內(nèi)部總線,在內(nèi)存儲器和I/O 接口一側(cè)使用的數(shù)據(jù)總線被稱為外部總線,他們經(jīng)過雙向三態(tài)門電路實(shí)現(xiàn)相互連接,而雙向三態(tài)門電路本身就有一個選擇接通或斷開兩個方向的數(shù)據(jù)信息的控制信號,還有另一個選擇數(shù)據(jù)傳送方向的控制信號,只要按照運(yùn)行要求正確地提供出這2 個控制信號即可。

34、6( 10 分)CPU 內(nèi)部的寄存器和寄存器之間的數(shù)據(jù)運(yùn)算與傳送,通常用一步可以完成;例如R0+R1R0;主存儲器的一個存儲單元與一個累加之間的數(shù)據(jù)傳送,通常用 2 步可以完成,第一步把主存儲器的一個存儲單元的地址送地址寄存器,第二步讀主存儲器,并把讀出的數(shù)據(jù)傳送到指定的累加器中;主存儲器的 2 個存儲單元之間的數(shù)據(jù)傳送,通??梢杂?4 步完成,第一步把主存儲器的一個存儲單元的地址送地址寄存器,第二步讀主存儲器,并把讀出的數(shù)據(jù)保存在一個數(shù)據(jù)寄存器中;第三步把主存儲器的另外一個存儲單元的地址送地址寄存器,第四步執(zhí)行寫主存儲器,即把保存在那個數(shù)據(jù)寄存器中的數(shù)據(jù)寫進(jìn)存儲器的指定單元中。一、填空題:把

35、正確的答案(小數(shù)點(diǎn)后保留8位)填在括號內(nèi)。(每空1 分,共 10 分)1 (0.71)10 =( )BCD =()2= ()162X=-0.1101X 原= ()X 補(bǔ) =()-X補(bǔ) =()Y= 0.0001 Y 原 = ()Y 補(bǔ) = () -Y 補(bǔ) = ( )X+Y補(bǔ)=()二、選擇題:把正確選擇的答案代碼填在括號內(nèi)(每個 2 分,共 38 分)1在計(jì)算機(jī)系統(tǒng)中,高速緩沖存儲器是被設(shè)置在()和()之間,用于解決()讀寫速度慢,跟不上()快速取得指令或數(shù)據(jù)的矛盾;通常選用()存儲器芯片實(shí)現(xiàn)。它與主存儲器的讀寫原理不同,執(zhí)行寫入操作時,在把有關(guān)()信息寫入選中的高速緩沖存儲器的某一單元時,還應(yīng)該

36、將與這一信息相關(guān)的()信息或其中的一部分寫入與之對應(yīng)的標(biāo)志字段;在執(zhí)行讀出操作時,不能僅僅只通過對原本用于讀主存儲器的地址信息進(jìn)行譯碼去選擇高速緩沖存儲器的某一單元來取得所需要的數(shù)據(jù),還必須通過檢查高速緩沖存儲器的有關(guān)單元的標(biāo)志位的值,才能確定得到的是否是所要求的數(shù)據(jù),這是因?yàn)楦咚倬彌_存儲器的()單元對應(yīng)()的多個存儲單元。依據(jù)被讀單元的內(nèi)容或其一部分來判斷得到的是否是所需要的數(shù)據(jù)的原理運(yùn)行的存儲器被稱為()存儲器。A 數(shù)據(jù)B 一個C 主存地址D 可以E多個F 主存儲器G 不可以H 中央處理器( CPU)IROM J 靜態(tài)K 動態(tài)L RAMM 不可以N 高位O低位 P控制Q讀/寫R 運(yùn)行S 關(guān)

37、聯(lián)(相聯(lián))2 按照IEEE 標(biāo)準(zhǔn),一個浮點(diǎn)數(shù)由1位(), n 位()和 m 位()組成,其中的()部分選用移碼表示,()選用原碼表示。該浮點(diǎn)數(shù)的數(shù)值范圍主要取決于()的位數(shù),而數(shù)據(jù)的表示精度主要取決于()的位數(shù)。浮點(diǎn)數(shù)的零是()均為零,非零值的規(guī)格化的浮點(diǎn)數(shù)尾數(shù)數(shù)值的()必定為 1。A浮點(diǎn)數(shù)B階碼C一位D符號E 多位F 中央處理器( CPU)G 移碼H 尾數(shù)I 動態(tài)J最高位K每一位L 控制三、簡答題(共52 分)1 為了提高計(jì)算機(jī)系統(tǒng)的輸入/輸出能力,可以在總線的設(shè)計(jì)與實(shí)現(xiàn)中采用哪些方案?它們各自解決的是什么方面的問題?(10 分)2 在組合邏輯的控制器中,哪個部件通過什么辦法來區(qū)分每條指令不

38、同的執(zhí)行步驟?在教案實(shí)驗(yàn)中,要擴(kuò)展加進(jìn)幾條新指令,需要經(jīng)過那幾個設(shè)計(jì)步驟?又是通過什么辦法并如何來協(xié)調(diào)原有指令與擴(kuò)展指令用到的不同的控制信號的關(guān)系?(10分)3在 PC 機(jī)系統(tǒng)中,為了使選用CRT 器件的顯示器既能顯示字符又能顯示簡單的圖形,在顯示接口卡中包括那些功能部件?顯示字符和顯示簡單的圖形的運(yùn)行過程的主要區(qū)別是什么?(8 分)4 直接控制方式,程序中斷方式和直接內(nèi)存訪問方式在計(jì)算機(jī)系統(tǒng)的輸入/輸出過程中,各自的主要作用是什么?各自對CPU 的運(yùn)行負(fù)荷有什么樣的影響?( 8 分)5 動態(tài)與靜態(tài)存儲器芯片在特性和使用場合兩個方面有那些區(qū)別?( 8 分)6從概念上講,有哪幾種指令會通過給出一

39、個新的指令地址來改變指令順序執(zhí)行的情況?通??梢圆捎檬裁捶桨冈谥噶钭种薪o出這一新的指令地址(至少說出3 種)和其他有關(guān)信息?(8 分一、填空題:(每空1 分,共 10 分)1 ( 0.01110001 ) BCD(0.10110101 )2 (0.B5) 162 (1 1101 ) (1 0011) (0 1101 )(0 0001) (0 0001)( 11111 )(10100)二、選擇題:(每個2 分,共 38 分)1F、H、 F、H、 J、A、 C、B、F、 S3 / 92 D、B、H、 B、 H、 B、 H、K 、J三、簡答題(共 52 分)1(10 分)提高總線時鐘的頻率,以便在單位時間內(nèi)完成更多次數(shù)的數(shù)據(jù)傳送;增加數(shù)據(jù)總線的位數(shù),以便在每次數(shù)據(jù)傳送時同時傳送更多位數(shù)的數(shù)據(jù);采用成組數(shù)據(jù)傳送( BURST 傳送)方式,使得在一組數(shù)據(jù)傳送的過程中,盡可能地把發(fā)送地址和傳送數(shù)據(jù)在時間上重疊起來;采用多總線結(jié)構(gòu),使得多個數(shù)據(jù)同時通過不同的總線完成傳送。最終達(dá)到在單位時間內(nèi)傳送盡可能多的數(shù)據(jù)的目的,即提高了輸出輸入能力。2( 10 分)是通過節(jié)拍發(fā)生器的幾個觸發(fā)器的不同的編碼狀態(tài)來區(qū)分每條指令不同的執(zhí)行步驟;在教案實(shí)驗(yàn)中,要擴(kuò)展加進(jìn)幾條新指令,需要經(jīng)過:。定義指

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論