數(shù)電復(fù)習(xí)資料_第1頁
數(shù)電復(fù)習(xí)資料_第2頁
數(shù)電復(fù)習(xí)資料_第3頁
數(shù)電復(fù)習(xí)資料_第4頁
數(shù)電復(fù)習(xí)資料_第5頁
已閱讀5頁,還剩23頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、-作者xxxx-日期xxxx數(shù)電復(fù)習(xí)資料【精品文檔】數(shù)字電子技術(shù)典型題選一、填空題 (基礎(chǔ)型)1在數(shù)字電路中,邏輯變量的值只有 2 個(gè)。 2在邏輯函數(shù)的化簡中,合并最小項(xiàng)的個(gè)數(shù)必須是 2n 個(gè)。 3化簡邏輯函數(shù)的方法,常用的有 公式 和 卡諾圖 。 4邏輯函數(shù)A、B的同或表達(dá)式為AB= /A/B+AB 。 T觸發(fā)器的特性方程Qn+1= T/Qn+/TQn。,反函數(shù)= (A+/B)*/(/A+C),對偶式Y(jié) = (/A+B)*/(A+/C) 。64線10線譯碼器又叫做 2-10 進(jìn)制譯碼器,它有 4 個(gè)輸入端和 個(gè)輸出端, 6 個(gè)不用的狀態(tài)。 7組合邏輯電路的輸出僅取決于該電路當(dāng)前的輸入信號,與

2、電路原來的狀態(tài) 有關(guān) 。 8TTL三態(tài)門的輸出有三種狀態(tài):高電平、低電平和 高阻態(tài) 狀態(tài)。 9組成計(jì)數(shù)器的各個(gè)觸發(fā)器的狀態(tài),能在時(shí)鐘信號到達(dá)時(shí)同時(shí)翻轉(zhuǎn),它屬于 同步 計(jì)數(shù)器。 10四位雙向移位寄存器74LS194A的功能表如表所示。由功能表可知,要實(shí)現(xiàn)保持功能, 應(yīng)使 ,當(dāng) RD=1;S1=1,S0=0時(shí) ,電路實(shí)現(xiàn) 功能。74LS194A的功能表如下: S1 S0工作狀態(tài)01111 0 0 0 1 1 0 1 1置 零 保 持右 移左 移并行輸入11若要構(gòu)成七進(jìn)制計(jì)數(shù)器,最少用 個(gè)觸發(fā)器,它有 個(gè)無效狀態(tài)。 12根據(jù)觸發(fā)器結(jié)構(gòu)的不同,邊沿型觸發(fā)器狀態(tài)的變化發(fā)生在CP 邊沿 時(shí),其它時(shí)刻觸發(fā)器

3、保持原態(tài)不變。 13用中規(guī)模集成計(jì)數(shù)器構(gòu)成任意進(jìn)制計(jì)數(shù)器的方法通常有三種,它們是級連法, 和 。 14由555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器,若已知電阻R=500K,電容C=10F,則該單穩(wěn)態(tài)觸發(fā)器的脈沖寬度tw 。 15在555定時(shí)器組成的施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器三種電路中, 電路能自動(dòng)產(chǎn)生脈沖信號,其脈沖周期T 。 16. 用555定時(shí)器組成的三種應(yīng)用電路如圖所示,其中圖(a)、(b)、(c)分別對應(yīng)的電路名稱是(a) ,(b) ,(c) 17. A/D轉(zhuǎn)換器的轉(zhuǎn)換過程包括 , , , 四個(gè)步驟。一、填空題 (綜合提高型)1施密特觸發(fā)器有 2 個(gè)穩(wěn)定狀態(tài).,單穩(wěn)態(tài)觸發(fā)器有 1 個(gè)穩(wěn)

4、定狀態(tài).,多諧振蕩器有 0 個(gè)穩(wěn)定狀態(tài)。2欲對160個(gè)符號進(jìn)行二進(jìn)制編碼,至少需要 位二進(jìn)制數(shù);16路數(shù)據(jù)分配器,其地址輸入端有 個(gè);2n選1的MUX,其地址端有_個(gè),其數(shù)據(jù)輸入端有_個(gè)3欲構(gòu)成可將1kHZ的脈沖轉(zhuǎn)化為50HZ的脈沖的分頻器,該電路至少需要用 5 個(gè)觸發(fā)器;該電路共有 20 個(gè)有效狀態(tài)。某計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換圖如圖所示,該計(jì)數(shù)器為 進(jìn)制 法計(jì)數(shù),它有 個(gè)有效狀態(tài),該電路 (有或無) 自啟動(dòng)能力?4隨機(jī)存儲(chǔ)器RAM的電路結(jié)構(gòu)主要由 、 和 三部分組成。為構(gòu)成40968的RAM,需要 片10244的RAM芯片,并需要用 位地址碼以完成尋址操作。5. 8位移位寄存器,串行輸入時(shí)經(jīng) 個(gè)CP

5、脈沖后,將得到8位數(shù)據(jù)的并行輸出;欲將其串行輸出,需經(jīng) 個(gè)CP脈沖后,數(shù)碼才能全部輸出。6分別寫出圖1(a)、(b)、(c)、(d)所示電路中的輸出函數(shù)表達(dá)式:Y1= Y2= /(AB) ;Y3= /(AB) ; Y4= /(AB)*/(BC) ; 7如圖所示電路的邏輯表達(dá)式, F=1時(shí)的全部輸入變量取值組合有 12 個(gè)8如圖2所示的組合邏輯電路中的74138為3線-8線譯碼器,寫出圖2所示電路中各輸出函數(shù)的最簡與或表達(dá)式:F1= Y0+Y1+Y2= F2= Y4+Y7= 9.圖3是某ROM存儲(chǔ)陣列的點(diǎn)陣圖,A3、A2、A1、A0為地址線,D3、D2、D1、D0為數(shù)據(jù)線。試分別寫出D3、D2、

6、D1關(guān)于A3、A2、A1、A0的邏輯表達(dá)式。圖中的點(diǎn)表示在行線和列線交叉處連接了存儲(chǔ)元件。 圖310. 由四位并行進(jìn)位加法器74LS283如圖所示,當(dāng)A=0時(shí),X3X2X1X0=0111,Y3Y2Y1Y0=0100,Z3Z2Z1Z0=_,W=_ 。電路功能為有符號數(shù)求和運(yùn)算(加減運(yùn)算):; A0時(shí): ZXY1011; WCo0; 二、選擇題:請將正確答案的序號填在橫線上。 1下列一組數(shù)中, 是等值的。 (A7)16 (10100110)2 (166)10 A 和 B. 和 C. 和 2.在邏輯函數(shù)中的卡諾圖化簡中,若被合并的最小項(xiàng)數(shù)越多(畫的圈越大),則說明化簡后 。 A乘積項(xiàng)個(gè)數(shù)越少 B.

7、實(shí)現(xiàn)該功能的門電路少 C該乘積項(xiàng)含因子少 3指出下列各式中哪個(gè)是四變量、的最小項(xiàng)( )A、;B、;C、;D、 4 的最小項(xiàng)之和的形式是 。 A. B. C. 5. 在下列各種電路中,屬于組合電路的有 。 A編碼器 B. 觸發(fā)器 C. 寄存器 674LS138是3線-8線譯碼器,譯碼輸出為低電平有效,若輸入A2A1A0=100時(shí),輸出 =。 .00010000, B. 11101111 C. 11110111 78線3線優(yōu)先編碼器74LS148的優(yōu)先權(quán)順序是I7,I6,I1,I0 ,輸出 Y2 Y1 Y0 ,輸入低電平有效,輸出為三位二進(jìn)制反碼輸出。當(dāng) I7I6,I1I0 為11100111時(shí),

8、輸出 Y2 Y1 Y0為 。 A011 B.100 C. 110 8在以下各種電路中,屬于時(shí)序電路的有 。 A反相器 B. 編碼器 C. 寄存器 D.數(shù)據(jù)選擇器 9RS觸發(fā)器當(dāng)R=S=0時(shí),Qn+1= 。 A0 B.1 C.Qn D. Q 10施密特觸發(fā)器常用于對脈沖波形的 。 A延時(shí)和定時(shí) B. 計(jì)數(shù)與寄存 C整形與變換 11. CPLD是基于,F(xiàn)GPA是基于A 乘積項(xiàng),查找表 B查找表,乘積項(xiàng)C乘積項(xiàng),乘積項(xiàng)D查找表,查找表12.以下單元電路中,具有“記憶”功能的單元電路是 A、加法器; B、觸發(fā)器;C、TTL門電路; D、譯碼器;13.對于CMOS與門集成電路,多余的輸入端應(yīng)該 A 接高

9、電平 B接低電平C 懸空 D 接時(shí)鐘信號如果TTL電路的輸入端開路,相當(dāng)于接入 A 邏輯1 B邏輯0C 無法預(yù)測 D 有可能是邏輯1,也有可能是邏輯0。14.摩根定律(反演律)的正確表達(dá)式是: A、 B、C、 D、15.JK觸發(fā)器實(shí)現(xiàn)T觸發(fā)器的功能時(shí),J,K應(yīng)該怎樣連接AJ=K=T BJ=K=D.CJ=0,K=1 DJ=D,K=16.同步時(shí)序電路和異步時(shí)序電路比較,其差異在于后者 。A.沒有觸發(fā)器 B.沒有統(tǒng)一的時(shí)鐘脈沖控制C.沒有穩(wěn)定狀態(tài) D.輸出只與內(nèi)部狀態(tài)有關(guān)17. 要使JK觸發(fā)器的輸出Q從1變成0,它的輸入信號JK應(yīng)為( )。A. 00 B. 01 C. 10 D. 無法確定18對于T

10、觸發(fā)器,若原態(tài)Qn=1,欲使新態(tài)Qn+1=1,應(yīng)使輸入T= 。A.0 B.1 C.Q D.19. 下列觸發(fā)器中,沒有約束條件的是 。A.基本RS觸發(fā)器 B.主從RS觸發(fā)器 C.同步RS觸發(fā)器 D.邊沿D觸發(fā)器20. 邏輯函數(shù)的表示方法中具有唯一性的是 。A .真值表 B.表達(dá)式 C.邏輯圖 D.卡諾圖3線優(yōu)先編碼器(74LS148)中,8條輸入線同時(shí)有效時(shí),優(yōu)先級最高為I7線,則輸出是( ) A. 000 B. 010 C. 101 D. 11122. 七段顯示譯碼器是指( )的電路。A. 將二進(jìn)制代碼轉(zhuǎn)換成09個(gè)數(shù)字 B. 將BCD碼轉(zhuǎn)換成七段顯示字形信號C. 將09個(gè)數(shù)轉(zhuǎn)換成BCD碼 D.

11、 將七段顯示字形信號轉(zhuǎn)換成BCD碼23. 邏輯數(shù)F=A+A+B,當(dāng)變量的取值為( )時(shí),將出現(xiàn)冒險(xiǎn)現(xiàn)象。A. B=C=1 B. B=C=0 C. A=1,C=0 D. A=0,B=024.用n個(gè)觸發(fā)器構(gòu)成計(jì)數(shù)器,可得到最大計(jì)數(shù)模值是( ) A. n B. 2n-1 C . 2n D. 2n-1 三、邏輯函數(shù)化簡與變換:1. 試求邏輯函數(shù)F的反函數(shù)的最簡與或式, 并用與或非門實(shí)現(xiàn)電路解: 2證明下列各邏輯函數(shù)式:左式= = = =右式 原式成立3. 將下列邏輯函數(shù)化簡成最簡與或及與非-與非表達(dá)式(答案略) 四 組合邏輯電路的分析與設(shè)計(jì) 1、4選1數(shù)據(jù)選擇器74LS153的功能表達(dá)式為:試寫出下圖

12、電路輸出z的邏輯函數(shù)式。/A/B+/AC+A/C 2、設(shè)計(jì)一位8421BCD碼的判奇電路,當(dāng)輸入碼中,1的個(gè)數(shù)為奇數(shù)時(shí),輸出為1,否則為0。(1)畫出卡諾圖,并寫出最簡“與或表達(dá)式”;(2)用一片8選1數(shù)據(jù)選擇器74LS151(功能符號見圖)加若干門電路實(shí)現(xiàn),畫出電路圖。解:(1)卡諾圖:最簡“與或式”:; (2)電路圖:3、某組合邏輯電路的芯片引腳圖如題圖所示。1分析題圖所示電路,寫出輸出函數(shù)F1、F2的邏輯表達(dá)式,并說明該電路功能。2假定用四路數(shù)據(jù)選擇器實(shí)現(xiàn)題圖所示電路的邏輯功能,請確定下圖所示邏輯電路中各數(shù)據(jù)輸入端的值,畫出完善的邏輯電路圖。解:1寫出電路輸出函數(shù)F1、F2的邏輯表達(dá)式,

13、并說明該電路功能。該電路實(shí)現(xiàn)全減器的功能功能。2假定用四路數(shù)據(jù)選擇器實(shí)現(xiàn)該電路的邏輯功能,請確定給定邏輯電路中各數(shù)據(jù)輸入端的值,完善邏輯電路。4 3線-8線譯碼器74LS138邏輯功能表達(dá)式為 , , , ,正常工作時(shí),S1 =1, S2=S3=0 。1、試寫出Z1和Z2 的邏輯函數(shù)式。 5、用3線-8線譯碼器74LS138芯片設(shè)計(jì)一位全加器,可附加門電路,要求寫出真值表、邏輯表達(dá)式,畫出邏輯電路圖。解:真值表(略).邏輯表達(dá)式如下: 邏輯電路圖如下: 6試用最少的與非門設(shè)計(jì)實(shí)現(xiàn)一個(gè)一位十進(jìn)制數(shù)(用8421BCD碼表示)的四舍五入電路,當(dāng)數(shù)碼大于等于5時(shí)輸出為1,否則輸出為0。要求列出真值表、

14、卡諾圖,寫出最簡表達(dá)式,并畫出邏輯電路圖:(1)直接用門電路實(shí)現(xiàn);(2)用兩片3-8線譯碼器74138實(shí)現(xiàn);(3)用4-1MUX及必要的門電路實(shí)現(xiàn)。解:邏輯表達(dá)式為: (1);(2)(3)答案略,自己做!7、由四位并行進(jìn)位加法器74LS283構(gòu)成下圖所示電路: (1)當(dāng)A=0時(shí),X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0=?,W=?(2)當(dāng)A=1時(shí),X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=?,W=?(3)寫出X(X3X2X1X0)、Y(Y3Y2Y1Y0)、A與Z(Z3Z2Z1Z0)、W之間的算法公式,并指出其功能。解:(1)A0時(shí)

15、: ZXY0111; WCo0;(2)A1時(shí):0100; ;(3)電路功能為有符號數(shù)求和運(yùn)算(加減運(yùn)算):; 8、用74283及門電路構(gòu)成一位8421 BCD碼加法器解:大于9或有進(jìn)位輸出,就加6同時(shí)輸出進(jìn)位五畫觸發(fā)器電路時(shí)序圖1、試畫出如圖所示電路在輸入波形CP、及D作用下Q1及Q2的輸出波形設(shè)電路初態(tài)Q1Q2=11,且不計(jì)傳輸時(shí)延解:2、在數(shù)字系統(tǒng)設(shè)計(jì)時(shí),常用如下左圖所示電路來檢測輸入信號的上升沿,已知輸入信號Din如下右圖所示,設(shè)觸發(fā)器初態(tài)為0,請畫出檢測輸出信號DECT波形。3、試對圖5所示電路在輸入波形作用下,畫出相應(yīng)的輸出波形(假設(shè)初態(tài)Q1Q2=00)六時(shí)序邏輯電路分析與設(shè)計(jì)1、試

16、分析如圖所示的時(shí)序邏輯電路,要求:(1)列出驅(qū)動(dòng)方程、狀態(tài)方程(2)Q2、Q1、Q0狀態(tài)表,畫出狀態(tài)圖(3)畫出在CP脈沖作用下三個(gè)觸發(fā)器的狀態(tài)信號和Y的波形圖,設(shè)三個(gè)觸發(fā)器的初態(tài)均為0。解:(1) 驅(qū)動(dòng)方程:J0 = K0 = 1 J1 = K1 = J2 = K2 = (2) 狀態(tài)表Q2n Q1n Q0nQ2n+1Q1n+1 Q0n+1000001001010010011011100100101101110110111111000觸發(fā)器構(gòu)成模8計(jì)數(shù)器,數(shù)據(jù)選擇器74151產(chǎn)生所需序列10001111 2、如圖6所示電路中X為控制端;試分析當(dāng)X=0和X=1時(shí)電路的邏輯功能;寫出驅(qū)動(dòng)方程、狀態(tài)

17、方程和狀態(tài)圖,并畫出當(dāng)X=1時(shí)的時(shí)序圖; (設(shè)初始狀態(tài)Q1Q0=11)。解:輸出方程和激勵(lì)方程:狀態(tài)方程狀態(tài)圖 當(dāng)外部輸入X=0時(shí),狀態(tài)轉(zhuǎn)移按0001101100規(guī)律變化,實(shí)現(xiàn)模4加法計(jì)數(shù)器的功能;當(dāng)X=1時(shí),狀態(tài)轉(zhuǎn)移按0011100100規(guī)律變化,實(shí)現(xiàn)模4減法計(jì)數(shù)器的功能。所以,該電路是一個(gè)同步模4可逆計(jì)數(shù)器。X為加/減控制信號,Z為借位輸出 3、分析如題圖所示時(shí)序邏輯電路的邏輯功能,寫出電路的驅(qū)動(dòng)方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)轉(zhuǎn)換圖和時(shí)序圖。 并說明電路能否自啟動(dòng)(設(shè)初始狀態(tài)均為零)。 解:略,自行分析!4、電路如題圖所示,其中RA=RB=10kf,試問: 1)在Uk為高電平期間

18、,由555定時(shí)器構(gòu)成的是什么電路,其輸出U0的頻率f0=?2)分析由JK觸發(fā)器FF1、FF2、FF3構(gòu)成的計(jì)數(shù)器電路,要求:寫出驅(qū)動(dòng)方程和狀態(tài)方程,列出狀態(tài)轉(zhuǎn)換表,畫出完整的狀態(tài)轉(zhuǎn)換圖;3)設(shè)Q3、Q2、Q1的初態(tài)為000,Uk所加正脈沖的寬度為Tw=6/f0,脈沖過后Q3、Q2、Q1將保持在哪個(gè)狀態(tài)?解:1)多諧振蕩器 f0=476Hz; 2)寫出驅(qū)動(dòng)方程、狀態(tài)方程,列出狀態(tài)轉(zhuǎn)換000-100-110-111-011-001-回到100; 3)Q3Q2Q1=100;4、畫出題圖(a)、(b)的狀態(tài)轉(zhuǎn)換圖,分別說明它們是幾進(jìn)制計(jì)數(shù)器。 解:11進(jìn)制,12進(jìn)制,67進(jìn)制5、同步4位二進(jìn)制集成計(jì)數(shù)

19、器CT74161的常用符號和功能表如圖示1).說明圖示電路為幾進(jìn)制計(jì)數(shù)器,并畫出其主循環(huán)狀態(tài)圖;2).用反饋清零法將其構(gòu)成一個(gè)同步38進(jìn)制計(jì)數(shù)器。 CRLDCLKETEPQ3 Q2 Q1 Q00XXX0 0 0 010XXD3 D2 D1 D01111計(jì)數(shù)11X0X保持11XX0保持解:1)7進(jìn)制2)先同步級聯(lián)再反饋清零,清零邏輯:CR=Q5Q2Q1(38=00100110)圖略6、給出同步十進(jìn)制集成計(jì)數(shù)器CT74160的功能表。74LS138為3線8線譯碼器; (1) 說明題圖所示電路中CT74160構(gòu)成的是幾進(jìn)制計(jì)數(shù)器?并畫出其有效循環(huán)狀態(tài)圖;(2) 畫出在圖8給定的CP脈沖作用下輸出Y的波形圖(3) 用整體清零法將兩片CT74160構(gòu)成一個(gè)同步36進(jìn)制BCD碼計(jì)數(shù)器。解:(1)5進(jìn)制,000000010010001101000000(2)(3)先同步級聯(lián)再反饋清零,清零邏輯:CR=Q5Q4Q2Q1(0011,0110)7、在圖示電路中,Ra、Rb、R1、R2分別為四個(gè)4位移

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論