Planahead入門指導(dǎo)_第1頁(yè)
Planahead入門指導(dǎo)_第2頁(yè)
Planahead入門指導(dǎo)_第3頁(yè)
Planahead入門指導(dǎo)_第4頁(yè)
Planahead入門指導(dǎo)_第5頁(yè)
已閱讀5頁(yè),還剩24頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、Planahead14.1入門指南一PlanAhead軟件簡(jiǎn)介PlanAhead擁有強(qiáng)大的設(shè)計(jì)環(huán)境和分析工具,提供了一個(gè)按鈕式的RTL到比特流(RTL-to- bitstream)的設(shè)計(jì)流程,該流程擁有全新的、增強(qiáng)的用戶界面和項(xiàng)目管理功能。此外,通過(guò)布局規(guī)劃、運(yùn)行多種不同實(shí)現(xiàn)策略,圖形化瀏覽層層次結(jié)構(gòu),快速時(shí)序分析,以及基于模塊的實(shí)現(xiàn)方式,讓客戶最大限度地利用有限的時(shí)間和設(shè)計(jì)資源實(shí)現(xiàn)最大的生產(chǎn)。用Planahead替代ISE軟件來(lái)做FPGA設(shè)計(jì)是個(gè)大體的趨勢(shì),先來(lái)個(gè)Planahead和ISE總體預(yù)覽對(duì)比。圖1.1 ISE軟件界面圖1.2PlanAhead軟件界面二PlanAhead軟件GUI設(shè)

2、計(jì)指導(dǎo)2.1 軟件界面圖2.1PlanAhead左邊工具欄上面的Project Manager用于綜合管理工程文檔。Add Sources創(chuàng)建、管理源文件;IP Catalog創(chuàng)建、管理IPcore的工程設(shè)定。Elaborate顯示RTL圖,并可以實(shí)現(xiàn)資源和功率的估計(jì)等等(在Synthesize之前,提高速度)。(1) RTL Design與上面的Elaborate相同,都是打開RTL Design的功能。(2) Synthesize是運(yùn)行Xilinx 的 XST Synthesis,綜合工程。(3) Netlist Design用來(lái)配置已經(jīng)綜合過(guò)的工程,包括顯示綜合過(guò)的RTL圖,估計(jì)資源占用

3、,配置約束,時(shí)序仿真等等。(4) Implement執(zhí)行ISE Implementation。(5) Implemented Design觀察時(shí)序和布局結(jié)果,并可以優(yōu)化約束。(6) Program and Debug按鈕,用來(lái)生成燒寫文件,啟動(dòng)ChipScope,iMPACT。圖2.2Synthesize 的下拉菜單進(jìn)入到Synthesis Setting,得到圖2.3。圖 2.3 Synthesis Setting 界面這里面可以選擇使用的約束集合(在add sources里添加約束集合);在options里應(yīng)用不同的綜合選項(xiàng)綜合。進(jìn)入到Create Multiple Runs里,如圖2.4

4、。圖 2.4 Create Multiple Runs界面這里面建立的多個(gè)synthesis可以同步運(yùn)行,充分利用多核cpu的優(yōu)勢(shì)。而這些多個(gè)synthesis,可以是有不同的device,或者不同的Constraint sets。2.2 PlanAhead設(shè)計(jì)流程下面通過(guò)一個(gè)例子說(shuō)明PlanAhead如何創(chuàng)建工程。圖2.5 所示是PlanAhead的啟動(dòng)界面。圖 2.5 PlanAhead界面(1)選擇Create New Project,進(jìn)入新建工程界面,如圖2.6所示。圖 2.6 New Project下面是選擇工程名和位置,如圖2.7。圖 2.7 New Project(2)選擇Des

5、ign Source,如圖2.8。圖2.9 Design Source5個(gè)選項(xiàng)對(duì)應(yīng)著不同的設(shè)計(jì)層次。(1)Specify RTL Sources,是導(dǎo)入RTL級(jí)的設(shè)計(jì)源文件,包括Verilog、VHDL代碼、庫(kù),還有Xilinx IPCORE等等。是最開始的設(shè)計(jì)文件。(2)Specify Synthesized(Edif or NGC)netlist,是導(dǎo)入已經(jīng)綜合過(guò)的網(wǎng)表文件,做分析、約束和布局布線。(3)Create an IO Planning Project,這個(gè)選項(xiàng)就是產(chǎn)生一個(gè)管腳約束文件,不做其他的事情。即是老版本的PA做的事情。(4)Import ISE Place& Route

6、 Results,導(dǎo)入已經(jīng)布局布線后的工程,作分析和優(yōu)化布局。(5)Import ISE Project,直接導(dǎo)入ISE的工程。我們現(xiàn)在選擇第一個(gè),直接設(shè)計(jì)RTL文件。圖2.10所示的是導(dǎo)入源文件的界面。圖2.10 Add Sources直接導(dǎo)入PlanAhead的一個(gè)示例工程的源代碼,位置是ISE_DSPlanAheadtestcasesPlanAhead_TutorialProjectsproject_bft_core_hdlproject_bft_core_hdl.srcssources_1imports,里面hdl下面的文件作為文件導(dǎo)入進(jìn)work lib,bftLib直接作為目錄導(dǎo)入,

7、修改library為bftLib。結(jié)果如圖2.11所示。圖2.11 Added Sources后面的添加IPcore直接略過(guò),下面是添加約束文件。約束文件的位置是ISE_DSPlanAheadtestcasesPlanAhead_TutorialProjectsproject_bft_core_hdlproject_bft_core_hdl.srcsconstrs_1importsSourcesbft.ucf。如圖12所示。圖2.12 Add Constraints(3)然后是選擇器件,我們選擇Vertix-6 xc6vcx75tff784-1器件,如圖2.13。圖2.13 Device至此,

8、工程建立完畢,顯示Project Summary,如圖2.14。圖2.14 Project SummaryPlanAhead的界面如圖2.15。圖2.15 PlanAhead(4)下面開始綜合工程,在Synthesize右邊的下拉菜單中,選擇Synthesize setting,圖16。選擇options右邊的按鈕,進(jìn)入Design Run Setting,圖2.17。圖2.16 Synthesize setting圖2.17 Design Run Settings這里面可以配置修改XST的綜合選項(xiàng),還可以使用不同的綜合策略來(lái)進(jìn)行綜合,我們這里面就不更改設(shè)置了,用它默認(rèn)的配置就可以。之后在Sy

9、nthesize setting中點(diǎn)擊RUN,執(zhí)行綜合。綜合完成之后,在Synthesize Completed對(duì)話框中選擇Open Netlist Design,打開Netlist Design界面。(5)菜單中選擇I/O Planning,打開I/O配置頁(yè)面,在下面的I/O Ports中,分配管腳。如圖2.18所示。圖2.18 I/O Planning打開菜單欄Windows -Report,選擇 XST Report,可以查看綜合報(bào)告,如圖19。圖2.19 XST Report(6)點(diǎn)擊左側(cè)的Implement,執(zhí)行布局布線操作。完成之后打開Implemented Design,查看結(jié)果

10、。在下面選擇Timing Results,可以看到時(shí)序分析的結(jié)果。如圖2.20。圖2.20 Timing Results點(diǎn)擊Windows - Device,在Device View的窗口下點(diǎn)擊Show/Hide I/O Nets按鈕。可以查看器件間的邏輯連接情況。如圖2.21所示。圖2.21 I/O Nets在下面的Timing Results中點(diǎn)擊一條路徑,可以在Device框中查看到對(duì)應(yīng)的路徑,圖2.22。右擊path,選擇Path Properties,可以查看這條路徑經(jīng)過(guò)的元件,圖2.23圖2.22 Timing Results圖2.23 Path Properties在Timing

11、 Result對(duì)話框下,點(diǎn)擊原理圖按鈕,可以看到這條路徑的原理圖,圖2.24。圖2.242.3 PlanAhead在iMPACT下載程序在ISE或EDK下生成.BIT文件,可通過(guò)IMPACT對(duì)FPGA進(jìn)行配制,bit文件是配制到FPGA內(nèi)部RAM的,掉電就沒有了,如果需要固化到片外FLASH里面(下載到FLash或EEPROM),則需要將BIT文件轉(zhuǎn)化為mcs文件,通過(guò)IMPACT固化到指定的ROM中。假設(shè)已經(jīng)生成了BIT文件,下面我們來(lái)介紹如何進(jìn)行配制和固化,軟件使用的是IMPACT12.2。(1)BIT文件下載連接好下載器與FPGA開發(fā)板JTAG接口,給開發(fā)板上電,打開IMPACT軟件,雙

12、點(diǎn)擊 Boundary Scan,右鍵選擇Initialize Chain,看能否檢測(cè)到開發(fā)板的器件。JTAG鏈路中的器件會(huì)全部顯示出來(lái),雙擊FPGA器件,添加BIT文件然后點(diǎn)擊program就可以了如果需要固化,則需要將bit文件轉(zhuǎn)換為mcs文件,下面以固化到spi flash為例,xcf rom固化類同。(2)轉(zhuǎn)換BIT文件為MCS文件點(diǎn)擊Create PROM File彈出下框,按下圖流程操作最后點(diǎn)OK,彈出如下框,點(diǎn)擊OK,選擇要轉(zhuǎn)換的BIT文件選中文件后,點(diǎn)擊打開點(diǎn)擊generate file,即生成了mcs文件。三,下載MCS文件切換到boundary scan,點(diǎn)擊add SPI/BPI Flash將生成的MCS文件添加并下載即可,這樣就固化到SPI FLASH里去了。三PlanAheadTCL設(shè)計(jì)指導(dǎo)3.1 創(chuàng)建TCL腳本文件 創(chuàng)建如下圖所示的文件目錄,在prj目錄下創(chuàng)建create_prj_with_dsp.tcl腳本文件。腳本文件的內(nèi)容如下:創(chuàng)建工程命令:create_project -force 頂層文件 ftbv2_spartan6_mux_dsp -partFPGA 具體型號(hào)添

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論