FPGA4位全加器的設(shè)計(jì)_第1頁(yè)
FPGA4位全加器的設(shè)計(jì)_第2頁(yè)
FPGA4位全加器的設(shè)計(jì)_第3頁(yè)
FPGA4位全加器的設(shè)計(jì)_第4頁(yè)
FPGA4位全加器的設(shè)計(jì)_第5頁(yè)
免費(fèi)預(yù)覽已結(jié)束,剩余1頁(yè)可下載查看

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本文檔如對(duì)你有幫助,請(qǐng)幫忙下載支持!目錄一、設(shè)計(jì)原理0二、設(shè)計(jì)目的0三、設(shè)計(jì)內(nèi)容 1四、設(shè)計(jì)步驟1五、總結(jié)與體會(huì)14位全加器設(shè)計(jì)報(bào)告一、設(shè)計(jì)原理全加器是指能進(jìn)行加數(shù)、被加數(shù)和低位來(lái)的進(jìn)位信號(hào)相加,并根據(jù)求和結(jié)果 給出該位的進(jìn)位。4位加法器可以采用4個(gè)以為全加器級(jí)連成串行進(jìn)位加法器,如下圖所示, 其中CSA為一位全加器。顯然,對(duì)于這種方式,因高位運(yùn)算必須要等低位進(jìn)位 來(lái)到后才能進(jìn)行,因此它的延遲非??捎^,高速運(yùn)算無(wú)法勝任。A和B為加法器的輸入位串,對(duì)于4位加法器其位寬為4位,S為加法器輸 出位串,與輸入位串相同,C為進(jìn)位輸入(CI)或輸出(CO)。實(shí)現(xiàn)代碼為:全加器真值表如下:輸入輸出XiYiC

2、i-1SiCi0000000110010100110110010101011100111111module adder4(cout,sum,i na,i nb,c in); output3:0sum;output cout;in put3:0i na,i nb;in put cin;assig n co un t,sum=ina+in b+c in;en dmodule二、設(shè)計(jì)目的熟悉ISE9.1開(kāi)發(fā)環(huán)境,掌握工程的生成方法。熟悉SEED-XDTK XUPV2Pro實(shí)驗(yàn)環(huán)境。了解Verilog HDL語(yǔ)言在FPGA中的使用。了解4位全加器的Verilog HDL語(yǔ)言實(shí)現(xiàn)。三、設(shè)計(jì)內(nèi)容用Veri

3、log HDL語(yǔ)言設(shè)計(jì)4位全加器,進(jìn)行功能仿真演示四、設(shè)計(jì)步驟1、創(chuàng)建工程及設(shè)計(jì)輸入。在E:目錄下,新建名為count8的新工程。器件族類(lèi)型(Device Family)選擇“ Virtex2P”器件型號(hào)(Device)選“ XC2VP30 ff896-7 ”綜合工具(Synthesis Too)選“ XST(VHDL/Verilog) ”仿真器(Simulator)選“ ISE Simulator”下面一直next和確定。設(shè)計(jì)輸入:在源代碼窗口中單擊右鍵,在彈出的菜單中選擇“New Source” ,在彈出的對(duì)話框中選擇“ Verilog Moudle”,在右端的“ File name”中輸

4、入源文件 名adder4,下面各步單擊“ Next”按鈕。在彈出的源代碼編輯框內(nèi)輸入源代碼并保存。2、功能仿真在 source窗口“ sources for” 中選擇“ Behavioral Simulation”。由“ Test Bench WaveForm”添加激勵(lì)源。點(diǎn)擊 Finish。出現(xiàn)波形激勵(lì)編輯窗口。給ina和inb賦初始值。在processes窗 口中單擊“ simulater behavioral modeI”即開(kāi)始仿真,仿真結(jié)果 如下。從仿真的結(jié)果可以看出,sum=i na+i nb+ci n。仿真結(jié)果正確。3、用ChipScope進(jìn)行在線調(diào)試。生成ChipScope核。代

5、碼比較簡(jiǎn)單,這里只需要ICON和VIO兩個(gè)核即可。打開(kāi)“ ChipScope pro core generator首先是生成ICON核的過(guò)程。在 output netlist 位置指向 adder4所在的路徑,在 device family 里選 virtex2p 器件。由于只用了 VIO核,所以ICON的控制端口數(shù)設(shè)置為1。KjDBiAliaOftMit4L EhM|M File Seimirp*i GanorMa HDI. EKanifila MS5wnhli Tnsr略rtdlhMQUM-hl EnMfilMA Fll*p-GeneiTle#cde *嚴(yán)血巴 Eramile Hie C

6、argac Fmwt CfnrfMr Chip之后就是就是一直確定就行,直到出現(xiàn)生成新的核的界面。其次就是生成VIO核的過(guò)程。在輸入輸出端口設(shè)置過(guò)程中選定異步輸入端口和異步輸出端口。異步輸入端口寬度根據(jù)sum(4位)、cout( 1位)的總位數(shù)設(shè)定,異步輸出端口根據(jù) ina(4位)、inb (4位)、cin ( 1位)的總位數(shù)設(shè)定。之后也是一直確定,這樣VIO核也就生成了。添加ICON核與VIO核到工程。點(diǎn) 擊 “ File Open ”,在 adder4 所在位 置找至U icon_xst_example.v 和 vio_xst_example.v文件并打開(kāi),將ICON和VIO核的模塊例化語(yǔ)

7、句加到 adder4.v 相應(yīng)的位置,并進(jìn)行修改,最后得到的代碼如下:module adder4(cout,sum);output3:0 sum;output cout;wire 3:0 in a,i nb;wire cin;wire 35:0 con trolO;wire 13:0 async_in;wire 8:0 asyn c_out;icon i_ic on(.co ntrol0(c on trol0);vio i_vio(.con trol(c on trol0),.async_in(async_in),.asyn c_out(as yn c_out);assig n async_i

8、n 3:0=in a3:0;assig n async_in 7:4=in b3:0;assig n async_in 8=ci n;assig n async_in 12:9=sum3:0;assig n async_in 13=cout;assig n in a3:0=as yn c_out3:0;assig n in b3:0=as yn c_out7:4;assig n cin=asyn c_out8;assig n cout,sum=in a+i nb+ci n;en dmodulemodule icon(con trol0);output 35:0 con trol0;en dmo

9、dulemodule vio(con trol,async_in,async_out);in put35:0 con trol;in put13:0 asy nc_in;output 8:0 asyn c_out;en dmodule“adder4.v, ”在進(jìn)行保存,然后在ISE里進(jìn)行綜合,具體操作步驟:?jiǎn)螕魀rocesses窗口中雙擊 “Sy nthesize XST如果綜合沒(méi)有出錯(cuò),再實(shí)現(xiàn),雙擊 “Impleme nt Design,最后生成 bit 文件,雙擊 “ Gen erate Programmi ng File”過(guò)程圖為:在ChipScope里觀測(cè)調(diào)試單擊 “adder4.v在,Processes窗 口 中選擇雙擊 “Analyze Design Using Chipscope進(jìn)入ChipScope Pro Analyzer窗口,點(diǎn)擊圖標(biāo)檢查連接情況,然后 下載bit文件。由于我們沒(méi)有板子只能做到這一步了。五、總結(jié)與體會(huì)通過(guò)這學(xué)期對(duì)FPGA應(yīng)用技術(shù)的學(xué)習(xí),我對(duì)FPGA這項(xiàng)技術(shù)也有了一定的了 解。最后通過(guò)這個(gè)大作業(yè)也是我對(duì)整個(gè)的設(shè)計(jì)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論