[電子電路]STM8L中文參考手冊3_第1頁
[電子電路]STM8L中文參考手冊3_第2頁
[電子電路]STM8L中文參考手冊3_第3頁
[電子電路]STM8L中文參考手冊3_第4頁
[電子電路]STM8L中文參考手冊3_第5頁
已閱讀5頁,還剩108頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、15、數(shù)字到模擬轉(zhuǎn)換器(dac)本節(jié)適用于中密度stm8l15xx設(shè)備,介質(zhì)密度stm8l15xx +器件和高密度stm8l15xx / stm8l16xx設(shè)備,除非另有規(guī)定。數(shù)字模擬轉(zhuǎn)換器(dac)是不可用的stm8l05xx價值線裝置。15.1 、dac的介紹該dac模塊是一個12位的電壓輸出數(shù)字到模擬轉(zhuǎn)換器。dac可配置在8位或12位模式,可用于與dma控制器連接。在12位模式,數(shù)據(jù)可以在左或右對齊。dac在具有一個輸出通道中密度的裝置和兩個輸出通道(每個輸出通道與自己轉(zhuǎn)換器)中+高密度的設(shè)備。輸入?yún)⒖家_的vref +是可用的一個更好的分辨率。在雙dac通道模式(可在培養(yǎng)基+高密度器件

2、),轉(zhuǎn)換可以執(zhí)行etiher單獨(dú)或同時兩個通道時組合在一起進(jìn)行同步更新操作。15.2、 dac的主要特點(diǎn)8位或12位單調(diào)輸出左右的數(shù)據(jù)對齊在12位模式同步更新能力dma能力外部觸發(fā)轉(zhuǎn)換輸入?yún)⒖茧妷旱膙ref +噪聲波的產(chǎn)生(中+高密度的設(shè)備)三角波產(chǎn)生(中+高密度的設(shè)備)雙dac通道獨(dú)立或同步轉(zhuǎn)換(中+高密度的設(shè)備)一個dac通道的框圖如圖46所示。15.3、dac功能描述1.、dac通道使數(shù)字到模擬的轉(zhuǎn)換只能如果dac通道都已通電通過設(shè)置在鉆頭在dac_chxcr1寄存器進(jìn)行。dac通道,然后twakeup啟動時間后啟用(參見產(chǎn)品數(shù)據(jù)表)。15.3.2、dac輸出緩沖區(qū)啟用dac集成了一個輸

3、出緩沖器(中等密度的裝置)或兩個輸出緩沖器(中+高密度的設(shè)備),可以用來降低輸出阻抗和驅(qū)動外部負(fù)載直接無需添加外部運(yùn)算放大器。它可以啟用和禁用使用在dac_chxcr1寄存器的賣座點(diǎn)。15.3.3、dac輸出開關(guān)配置下表描述了dac輸出開關(guān)配置取決于器件和封裝。參見圖23:路由接口(ri)框圖(介質(zhì),介質(zhì)+高密度的設(shè)備)。15.3.4數(shù)據(jù)格式根據(jù)選定的配置方式,數(shù)據(jù)被寫入指定的寄存器描述如下:8位右對齊:被加載到dac_dhr8 7:0位轉(zhuǎn)換的數(shù)據(jù) 11:4】數(shù)據(jù)12位左對齊:被加載到dac_ldhrh 7:0比特的轉(zhuǎn)換數(shù)據(jù) 4 數(shù)據(jù)和dac_ldhrl 4 比特的轉(zhuǎn)換數(shù)據(jù)3:012位右對齊:

4、被加載到dac_rdhrh 3:0比特的轉(zhuǎn)換數(shù)據(jù) 8 數(shù)據(jù)和dac_rdhrl 7:0比特的轉(zhuǎn)換數(shù)據(jù)7:015.3.5 dac轉(zhuǎn)換序列啟動一個轉(zhuǎn)換,該dac_xdhrx和dac_dhr8寄存器的內(nèi)容移動到該dac_chxdorhl(數(shù)據(jù)輸出)寄存器。根據(jù)在十位dac_chxcr1寄存器,這種轉(zhuǎn)移到dac_chxdorhl,可以在兩個不同的執(zhí)行禮貌的:十= 0。轉(zhuǎn)移時執(zhí)行:- dac_dhr8是在單一模式的8位轉(zhuǎn)換的數(shù)據(jù)寫入lsb的dac_xdhrl是12位轉(zhuǎn)換數(shù)據(jù)單書寫模式,十= 1。轉(zhuǎn)移時執(zhí)行觸發(fā)器時。兩個不同的觸發(fā)器(tim4_trgo或swtrig)在中等密度的設(shè)備或三個觸發(fā)器(tim4

5、_trgo,tim5_trgo或swtrig)可以通過在dac_chxcr1注冊tsel位選擇。請參閱第15.3.7:dac觸發(fā)選擇。15.3.6 dac輸出電壓數(shù)字輸入轉(zhuǎn)換為輸出電壓在0和vref之間的線性轉(zhuǎn)換+。模擬輸出電壓對dac_outx引腳是由下面的公式:15.3.7 dac觸發(fā)選擇如果十位被設(shè)置在dac_chxcr1寄存器,以下事件可以觸發(fā)凸錫安:軟件觸發(fā)(swtrig)一外部事件(tim4_trgo:定時器4計(jì)數(shù)通道輸出)在中密度設(shè)備三外部事件(tim4_trgo,tim5_trgo或外部引腳)中+和高密度的設(shè)備。該tsel 2:0位可以用來確定的2個或4個可能的來源將觸發(fā)轉(zhuǎn)換(

6、中密度的設(shè)備和swtrig,swtrig或tim4_trgo tim4_trgo,在介質(zhì)+和高密度器件tim5_trgo或外部引腳):如果軟件觸發(fā)(swtrig)被選中,開始轉(zhuǎn)換一旦swtrigx一位被設(shè)置在dac_swtrigr。該位復(fù)位硬件一旦dac_dorx寄存器的dac_xdhrx值。如果tim4_trgo,tim5_trgo或外部引腳的選擇,數(shù)據(jù)傳輸通過兩個階段的上升沿同步器同步注:tsel 2:0位時無法更改連接點(diǎn)設(shè)置在dac_chxcr1寄存器。請參考下表。15.3.8 dac的dma請求每個dac通道有一個dma能力。兩個dma通道用于服務(wù)dac通道dma請求。一個dac通道d

7、ma請求時產(chǎn)生的外部觸發(fā)時十和dmaenx位設(shè)置。dac通道dma請求仍然設(shè)置到dac通道dma承認(rèn)來自dma控制器。dac通道dma請求表明dacx_dhrx寄存器已轉(zhuǎn)移到dac_chxdorhl寄存器。dac通道dma請求不放在請求隊(duì)列,所以如果一個第二外部觸發(fā)到dma接收確認(rèn)的第一外部觸發(fā)之前,沒有新的請求被處理和報(bào)告沒有錯誤。15.3.9 dac dma下溢中斷一個dac dma下部產(chǎn)生中斷的dma模式下觸發(fā)事件發(fā)生在以前的dma請求仍懸而未決。這可能發(fā)生,例如,當(dāng)dac的觸發(fā)頻率高于dma請求服務(wù)過程。每個dac通道,dma下溢中斷可以啟用或禁用通過dmaudrie位dac_chxc

8、r2寄存器。如果它發(fā)生,它是通過在dac_sr注冊dmaudr位示意。15.3.10噪聲的產(chǎn)生為了產(chǎn)生一個可變振幅偽噪聲,線性反饋移位寄存器(lfsrx)寄存器是可。dac的噪聲的產(chǎn)生是通過設(shè)置啟用dac_chxcr1 /編織型“01”和速1在dac_chxcr1寄存器。預(yù)裝的價值0xaaa lfsr,和lfsrx輸出是在每個轉(zhuǎn)換更新。這個寄存器更新三cpu時鐘周期的每一個觸發(fā)事件后,在一個特定的計(jì)算算法(見圖48:221頁dac lfsr寄存器算法)。如果lfsrx是0x000,“1”注入到它(防抱死機(jī)構(gòu))。該lfsrx值,可能會掩蓋部分或全部通過了dac_chxcr2 / mamp位在da

9、c_chxcr2,添加到dac_dhrx(可dac_chxrdhrhl或dac_chxldhrhl或dac_chxdhr8寄存器取決于選定的數(shù)據(jù)格式)內(nèi)容而不溢出,這個值存儲到dac_chxdorhl寄存器(見下圖)。它可以通過重置dac_chxcr1 /著1:0復(fù)位lfsrx波的產(chǎn)生位。注:dac必須啟用觸發(fā)器產(chǎn)生的噪聲在設(shè)置速點(diǎn)dac_chxcr1寄存器。15.3.11三角波的產(chǎn)生添加一個小幅度的三角波形對直流或緩慢變化的信號,它是可能的。dac的三角波的產(chǎn)生是dac_ch2cr1 / tselsetting選擇dac_chxcr1 /著1:0“10”和dac_chxcr1 /十到1位的振

10、幅通過dac_chxcr2 / mamp 3:0位在dac_chxcr2寄存器配置。12。位內(nèi)部三角形計(jì)數(shù)器加三的cpu時鐘周期的每一個觸發(fā)事件后。然后,該計(jì)數(shù)器的值添加到dac_dhrx(可dac_chxrdhrhl或dac_chxldhrhl或dac_chxdhr8寄存器取決于選定的數(shù)據(jù)格式)無溢出和存儲到dac_chxdorhl。三角遞增計(jì)數(shù)器,它是小于由dac_chxcr2 / mamp 3:0位定義的最大振幅(指dac_chxcr2)。一旦達(dá)到配置的振幅,計(jì)數(shù)器減到0,然后再增加等等wavenx 1:0 =“10”和速=1(圖49。)。它可以通過復(fù)位/復(fù)位dac_chxcr1著三角w

11、avex代。注:dac_chxcr2 / mamp 3:0位不能被改變時,dac_chxcr1 / en位設(shè)置。1。dac觸發(fā)器必須啟用生成三角通過設(shè)置在dac_chxcr1的速點(diǎn)寄存器。2。該dac_ch1cr2 / mamp 3:0位前必須使dac配置。否則,他們不能要改變。15.3.12雙dac轉(zhuǎn)換在需要兩個dac通道同時應(yīng)用有效地利用總線帶寬,三雙寄存器的實(shí)現(xiàn)。一個獨(dú)特的寄存器的訪問是需要同時驅(qū)動兩個dac通道。使用兩個dac通道和這些雙寄存器九可能的轉(zhuǎn)換模式是可能的。所有的轉(zhuǎn)換方式仍然可以使用單獨(dú)的dhrx寄存器,如果需要得到。所有的模式(獨(dú)立和同步模式)在下面的段落描述。獨(dú)立觸發(fā)無

12、波的產(chǎn)生在這個轉(zhuǎn)換模式配置dac,下面的序列是必需的:設(shè)置兩個dac通道觸發(fā)使能位dac_ch1cr1 /十dac_ch2cr1 /十配置不同的觸發(fā)源的設(shè)置不同的值dac_ch1cr1 / tsel 2:0和dac_ch2cr1 / tsel 2:0位負(fù)載雙dac通道數(shù)據(jù)到所需的dac_dhrx寄存器(可dac_chxrdhrhl或dac_chxldhrhl或dac_chxdhr8寄存器取決于選定的數(shù)據(jù)格式)。當(dāng)一個dac channel1觸發(fā)時,該dac_dhr1(可dac_ch1rdhrhl或dac_ch1ldhrhl或dac_ch1dhr8寄存器取決于選定的數(shù)據(jù)格式)寄存器轉(zhuǎn)移到dac_

13、ch1dorhl(三個cpu時鐘周期后)。當(dāng)一個dac通道觸發(fā)時,該dac_dhr2(可dac_ch2rdhrhl或dac_ch2ldhrhl或dac_ch2dhr8寄存器取決于選定的數(shù)據(jù)格式)寄存器轉(zhuǎn)移到dac_ch2dorhl(三個cpu時鐘周期后)。相同lfsr生成獨(dú)立的觸發(fā)設(shè)置兩個dac通道觸發(fā)使能位dac_ch1cr1 /十dac_ch2cr1 /十配置不同的觸發(fā)源的設(shè)置不同的值dac_ch1cr1 / tsel 2:0和dac_ch2cr1 / tsel 2:0位配置兩個dac通道wavenx 1:0位為“01”,同樣的lfsr的面具在dac_chxcr2 / mamp 3:0位值

14、負(fù)載雙dac通道數(shù)據(jù)到所需的dac_dhrx寄存器(可dac_chxrdhrhl或dac_chxldhrhl或dac_chxdhr8寄存器取決于選定的數(shù)據(jù)格式)當(dāng)一個dac channel1觸發(fā)時,該lfsr1計(jì)數(shù)器,以相同的掩模/振幅,添加到dac_dhr1(可dac_ch1rdhrhl或dac_ch1ldhrhl或dac_ch1dhr8寄存器取決于選定的數(shù)據(jù)格式)寄存器和轉(zhuǎn)移到dac_dor1。然后lfsr1更新計(jì)數(shù)器。當(dāng)一個dac通道到達(dá)的lfsr2計(jì)數(shù)器,觸發(fā)器,以相同的掩模,加入到dac_dhr2(可dac_ch2rdhrhl或dac_ch2ldhrhldac_ch2dhr8寄存器取

15、決于選定的數(shù)據(jù)格式)寄存器和轉(zhuǎn)移到dac_dor2。然后,該lfsr2更新計(jì)數(shù)器。不同的lfsr生成獨(dú)立的觸發(fā)在這個轉(zhuǎn)換模式配置dac,下面的序列是必需的:設(shè)置兩個dac通道觸發(fā)使能位dac_ch1cr1 /十dac_ch2cr1 /十配置不同的觸發(fā)源的設(shè)置不同的值dac_ch1cr1 / tsel 2:0和dac_ch2cr1 / tsel 2:0位配置兩個dac通道wavenx 1:0位為“01”,設(shè)置不同的線性反饋移位寄存器在dac_ch1cr2 / mamp 3:0和dac_ch2cr2 / mamp 3:0位掩碼值負(fù)載雙dac通道數(shù)據(jù)到所需的dhr寄存器當(dāng)一個dac channel1

16、觸發(fā)時,在lfsr1計(jì)數(shù)器,與配置的掩模dac_ch1cr2 / mamp 3:0,添加到dhr1寄存器和轉(zhuǎn)移到dac_dor1(三個cpu時鐘周期后)。然后lfsr1更新計(jì)數(shù)器。當(dāng)一個dac通道觸發(fā)時,在lfsr2計(jì)數(shù)器,通過dac_ch2cr2 / mamp 3:0配置的掩模,加入到dhr2寄存器和轉(zhuǎn)移到dac_dor2(三個cpu時鐘周期后)。然后lfsr2更新計(jì)數(shù)器。不同的三角形生成獨(dú)立的觸發(fā)在這個轉(zhuǎn)換模式配置dac,下面的序列是必需的:設(shè)置兩個dac通道觸發(fā)使能位dac_ch1cr1 /十dac_ch2cr1 /十配置不同的觸發(fā)源的設(shè)置不同的值dac_ch1cr1 / tsel 2:

17、0和dac_ch2cr1 / tsel 2:0位配置兩個dac通道wavenx 1:0位為“1”,設(shè)置不同的最大在dac_ch1cr2 / mamp 3:0和dac_ch2cr2 / mamp 3:0位振幅值負(fù)載雙dac通道數(shù)據(jù)到所需的dhr寄存器當(dāng)一個dac channel1觸發(fā)時,12位dac channel1三角形計(jì)數(shù),用三角形的幅值dac_ch1cr2 / mamp 3:0配置,添加到dhr1寄存器和轉(zhuǎn)移到dac_dor1(三個cpu時鐘周期后)。12位dac channel1三角計(jì)數(shù)器然后更新。當(dāng)一個dac通道觸發(fā)時,dac通道上的2個三角形計(jì)數(shù)器,一個三角形振幅的dac_ch2cr

18、2 / mamp 3:0配置,添加到dhr2寄存器部分和轉(zhuǎn)移到dac_dor2(三個cpu時鐘周期后)。dac通道上的2個三角形計(jì)數(shù)器然后更新。同時觸發(fā)無波的產(chǎn)生在這個轉(zhuǎn)換模式配置dac,下面的序列是必需的:設(shè)置兩個dac通道觸發(fā)使能位dac_ch1cr1 /十dac_ch2cr1 /十配置兩個dac通道相同的觸發(fā)源設(shè)置相同的值該dac_ch1cr1 / tsel 2:0和dac_ch2cr1 / tsel 2:0位負(fù)載雙dac通道數(shù)據(jù)所需的dhr寄存器當(dāng)觸發(fā)時,該dhr1,dhr2寄存器轉(zhuǎn)移到dac_dor1和dac_dor2,分別為(三后的cpu時鐘周期)。同時觸發(fā)相同lfsr生成在這個轉(zhuǎn)

19、換模式配置dac,下面的序列是必需的:設(shè)置兩個dac通道觸發(fā)使能位dac_ch1cr1 /十dac_ch2cr1 /十配置兩個dac通道相同的觸發(fā)源設(shè)置相同的值該dac_ch1cr1 / tsel 2:0和dac_ch2cr1 / tsel 2:0位配置兩個dac通道wavenx 1:0位為“01”,同樣的lfsr的面具在dac_ch1cr2 / mamp 3:0位值負(fù)載雙dac通道數(shù)據(jù)所需的dhr寄存器當(dāng)觸發(fā)時,該lfsr1計(jì)數(shù)器,與配置的掩模dac_ch1cr2 / mamp 3:0,添加到dhr1寄存器和轉(zhuǎn)移到dac_dor1(三apb1時鐘周期后)。該lfsr1計(jì)數(shù)器然后更新。同時,該

20、lfsr2計(jì)數(shù)器,與配置的掩模dac_ch2cr2 / mamp 3:0,添加到dhr2寄存器和轉(zhuǎn)移到dac_dor2(三個cpu時鐘周期后)。該lfsr2計(jì)數(shù)器然后更新。同時觸發(fā)不同的lfsr生成在這個轉(zhuǎn)換模式配置dac,下面的序列是必需的:設(shè)置兩個dac通道觸發(fā)使能位dac_ch1cr1 /十dac_ch2cr1 /十配置兩個dac通道相同的觸發(fā)源設(shè)置相同的值該dac_ch1cr1 / tsel 2:0和dac_ch2cr1 / tsel 2:0位配置兩個dac通道wavenx 1:0位為“01”,設(shè)置不同的線性反饋移位寄存器面具值采用dac_ch1cr2 / mamp 3:0和dac_c

21、h2cr2 / mamp 3:0位負(fù)載雙dac通道數(shù)據(jù)到所需的dhr寄存器當(dāng)觸發(fā)時,該lfsr1計(jì)數(shù)器,與配置的掩模dac_ch1cr2 / mamp 3:0,添加到dhr1寄存器和轉(zhuǎn)移到dac_dor1(三個cpu時鐘周期后)。該lfsr1計(jì)數(shù)器然后更新。同時,該lfsr2計(jì)數(shù)器,與配置的掩模dac_ch2cr2 / mamp 3:0,添加到dhr2寄存器和轉(zhuǎn)移到dac_dor2(三個cpu時鐘周期后)。該lfsr2計(jì)數(shù)器然后更新。同時觸發(fā)不同的三角形生成在這個轉(zhuǎn)換模式配置dac,下面的序列是必需的:設(shè)置兩個dac通道觸發(fā)使能位dac_ch1cr1 /十dac_ch2cr1 /十配置兩個da

22、c通道相同的觸發(fā)源設(shè)置相同的值該dac_ch1cr1 / tsel 2:0和dac_ch2cr1 / tsel 2:0位配置兩個dac通道wavenx 1:0位為“1”,設(shè)置不同的最大在dac_ch1cr2 / mamp 3:0和dac_ch2cr2 / mamp 3:0位振幅值負(fù)載雙dac通道數(shù)據(jù)到所需的dhr寄存器當(dāng)觸發(fā)時,dac channel1三角計(jì)數(shù)器,一個三角形的振幅通過dac_ch1cr2 / mamp 3:0配置,添加到dhr1寄存器和金額轉(zhuǎn)移到dac_dor1(三個cpu時鐘周期后)。然后dac channel1三角更新計(jì)數(shù)器。同時,dac通道上的2個三角形與三角形配置計(jì)數(shù)器

23、,振幅通過dac_ch2cr2 / mamp 3:0,添加到dhr2寄存器和轉(zhuǎn)移到dac_dor2(三個cpu時鐘周期后)。然后dac通道上的2個三角形計(jì)數(shù)器更新。同時啟動的軟件在這個轉(zhuǎn)換模式配置dac,下面的序列是必需的:負(fù)載雙dac通道數(shù)據(jù)所需的dhr寄存器(dac_dhr12rd,dac_dhr12ld或dac_dhr8rd)在這種結(jié)構(gòu)中,一個cpu時鐘周期后,該dhr1,dhr2寄存器轉(zhuǎn)移到dac_dor1和dac_dor2,分別。位7:6(1)著1:0:dac通道噪聲/三角波形的產(chǎn)生,使x。這些位是只有ten1 = 1。00:波產(chǎn)生的殘疾。01:噪聲的產(chǎn)生使。1:三角代啟用。位5:3

24、 tsel 2:0:dac通道觸發(fā)選擇。這些位是只有十= 1。000:tim4_trgo(定時器0計(jì)數(shù)通道輸出)選擇001:保留010:保留001(1):tim5_trgo選擇010(1):外部觸發(fā)(系統(tǒng))011:保留100:保留101:保留110:保留111:swtrig(軟件觸發(fā))選擇2位十:dac通道觸發(fā)使。0:寫入數(shù)據(jù)保持寄存器的數(shù)據(jù)(dhr)轉(zhuǎn)移到一個cpu時鐘周期后的數(shù)據(jù)輸出寄存器(dorx)。1:從dhrx的dorx數(shù)據(jù)轉(zhuǎn)移是由選定的觸發(fā)同步。1位賣座:dac通道輸出緩沖器禁用。0:dac通道輸出緩沖區(qū)啟用1:禁用緩沖dac通道輸出0位dac通道使恩。0:dac通道禁用1:dac

25、通道啟用1介質(zhì)密度器件保留。位7:6保留,被迫由硬件0。5位dmaudrie:dac通道dma下溢中斷使能。0:dma下部禁止中斷。1:dma下溢中斷使能。4位dmaen:dac dma使。0:dma殘疾。1:dma啟用。3位(1)mamp 3:0:dac通道x面罩/振幅選擇器。0000位(0):揭露lfsr位/ 2 1-1三角形振幅0001:揭露點(diǎn)(1)線性反饋移位寄存器位/ 2 2-1三角形振幅0010:揭露點(diǎn)(2比0)線性反饋移位寄存器位/ 2 3-1三角形振幅0011:揭露點(diǎn)(3)線性反饋移位寄存器位/ 2 4-1三角形振幅0100:揭露點(diǎn)(4)線性反饋移位寄存器位/ 2 5-1三角形

26、振幅0101:揭露點(diǎn)(5)線性反饋移位寄存器位/ 2 6-1三角形振幅0110:揭露點(diǎn)(6:0)線性反饋移位寄存器位/ 2 7-1三角形振幅0111:揭露點(diǎn)(7)線性反饋移位寄存器位/ 2 8-1三角形振幅1000:揭露點(diǎn)(8)線性反饋移位寄存器位/ 2 9-1三角形振幅1001:揭露點(diǎn)(9)線性反饋移位寄存器位/ 2 10-1三角形振幅1010:揭露點(diǎn)(10:0)線性反饋移位寄存器位/ 2 11-1三角形振幅1x1x:揭露點(diǎn)(11:0)線性反饋移位寄存器位/ 2 12-1三角形振幅1。在中密度設(shè)備保留。位7:2保留,由硬件0被迫。1位(1)swtrig2:dac通道2軟件觸發(fā)。該位設(shè)置和清除

27、軟件啟用/禁用軟件觸發(fā)。0:軟件觸發(fā)禁用1:軟件觸發(fā)使只有當(dāng)雙dac實(shí)現(xiàn)這一點(diǎn)是目前(雙= 1),否則它是被迫0硬件。0位swtrig1:dac通道1軟件觸發(fā)。該位設(shè)置和清除軟件啟用/禁用軟件觸發(fā)。0:軟件觸發(fā)禁用1:軟件觸發(fā)使注:此位復(fù)位硬件一旦dac_dhrx寄存器的值加載到dac_dorx寄存器1。在中密度設(shè)備保留。位7:2保留,被迫由硬件0。1位(1)dmaudr2:dac通道dma下部旗。0:沒有dma的欠載運(yùn)行狀態(tài)檢測。1:dma欠載運(yùn)行狀態(tài)檢測。只有當(dāng)雙dac實(shí)現(xiàn)這一點(diǎn)是存在的。否則,它是被迫的0的硬件。注:這一點(diǎn)產(chǎn)生的dma下溢中斷。0位dmaudr1:dac通道dma下部旗。

28、0:沒有dma的欠載運(yùn)行狀態(tài)檢測。1:dma欠載運(yùn)行狀態(tài)檢測。注:這一點(diǎn)產(chǎn)生的dma下溢中斷。1。在中密度設(shè)備保留。位7:4保留,被迫由硬件0。位3:0 rdhrh 3:0:dac右對齊的數(shù)據(jù)保持寄存器位最重要的。這些位是4位最重要的12位數(shù)字存儲到dhr模擬轉(zhuǎn)換數(shù)據(jù)加載。位7:0 rdhrl 7:0:dac右對齊數(shù)據(jù)保持寄存器的最低有效位。這些信息將作為12位數(shù)字到模擬的轉(zhuǎn)換數(shù)據(jù)存儲到人力資源總監(jiān)的8個最重要的比特加載。注意:如果十沒有設(shè)置,寫入該寄存器的觸發(fā)器dhrx 12位并行加載rdhrh + rdhrl位7:0 ldhrh 7:0:dac左對齊數(shù)據(jù)保持寄存器位最重要的。這些位是8位最

29、重要的12位數(shù)字模擬加載轉(zhuǎn)換數(shù)據(jù)存儲到人力資源總監(jiān)。ldhrl 4 :4位dac通道x左對齊數(shù)據(jù)保持寄存器的最低有效位。這些信息將作為12位數(shù)字到模擬的轉(zhuǎn)換數(shù)據(jù)存儲到人力資源總監(jiān)的4個最重要的比特加載。注意:如果未設(shè)置速,寫入該寄存器的觸發(fā)器dhrx 12位并行加載ldhrh + ldhrl。位3:0保留,被迫由硬件0。位7:0 8dhr 7:0:dac的8位數(shù)據(jù)保持寄存器。這些位是8位最重要的12位數(shù)字存儲到dhr模擬轉(zhuǎn)換數(shù)據(jù)加載。注意:如果十沒有設(shè)置,寫入寄存器的觸發(fā)器dhr8 4 dhr 8位負(fù)荷。4dhr緩沖lsbits保持不變。位7:4保留,被迫由硬件0。位3:0 rdhrh 3:0

30、:dac通道x雙模式右對齊的數(shù)據(jù)保持寄存器最重要位。這些位是4位最重要的12位數(shù)字存儲到dhr模擬轉(zhuǎn)換數(shù)據(jù)加載。位7:0 rdhrl 7:0:dac通道x右對齊的數(shù)據(jù)保持寄存器的最低有效位。這些信息將作為12位數(shù)字到模擬的轉(zhuǎn)換數(shù)據(jù)存儲到人力資源總監(jiān)的8個最重要的比特加載。注意:如果十是不確定的,寫dac_dch2rdhrl寄存器的12位并行負(fù)載觸發(fā)器通過dac_dchxrdhrh + dac_dchxrdhrl dhrx位7:0 ldhrh 7:0:dac通道x雙模式左對齊數(shù)據(jù)保持寄存器位最重要的。這些位是8位最重要的12位數(shù)字存儲到dhr模擬轉(zhuǎn)換數(shù)據(jù)加載。ldhrl 4 :4位dac通道數(shù)據(jù)

31、保持寄存器左對齊數(shù)據(jù)的最低有效位。這些信息將作為12位數(shù)字到模擬的轉(zhuǎn)換數(shù)據(jù)存儲到人力資源總監(jiān)的4個最重要的比特加載。注意:如果十是不確定的,寫dac_dch2ldhrl寄存器的12位并行負(fù)載觸發(fā)器通過dac_dchxldhrh + dac_dchxldhrl dhrx。位3:0保留,被迫由硬件0。位7:0 8dhr 7:0:dac通道x雙模式的8位數(shù)據(jù)保持寄存器。這些位是8位最重要的12位數(shù)字模擬轉(zhuǎn)換裝數(shù)據(jù)存儲到人力資源總監(jiān)。注意:如果十是不確定的,寫dac_dch2dhr8注冊觸發(fā)的8位負(fù)荷dhrx 4 的dac_dchxdhr8。dhrx緩沖區(qū)的4lsb保持不變。位7:4保留,被迫由硬件0

32、。位3:0 dorh 3:0:數(shù)據(jù)輸出寄存器的最高位。目前在轉(zhuǎn)換數(shù)字?jǐn)?shù)據(jù)的4個最重要的位。位7:0 dorl 7:0:數(shù)據(jù)輸出寄存器的最低有效位。8個最低有效位正在轉(zhuǎn)換數(shù)字?jǐn)?shù)據(jù)。16個比較器(comp)本節(jié)適用于低密度stm8l15xx設(shè)備,中密度stm8l15xx設(shè)備,介質(zhì)+密度stm8l15xx器件和高密度stm8l15xx / stm8l16xx設(shè)備,除非另有規(guī)定。比較器(comp)是不可用的stm8l05xx價值線裝置。16.1公司簡介該stm8l15xx包含二零個交叉比較器comp1和comp2共享相同的偏置電流。注:所有的i / o作為比較器的輸入,在gpio寄存器的配置必須保持輸

33、入浮動。當(dāng)使用路由接口(見11.2頁123)比較器輸入連接到外部i/o。16.2計(jì)算機(jī)的主要特點(diǎn)一個比較器(comp1)與固定閾值(內(nèi)部參考電壓)。非反相輸入端,可以選擇從25(中等密度的裝置)或28(中+和高密度的外部i/o設(shè)備)。一軌到軌比較器(comp2)與可選擇的閾值。非反相輸入可以選擇從三的i / o。該閾值可以選擇從:內(nèi)部參考電壓vrefint內(nèi)部參考電壓因數(shù)(1 / 4,1 / 2,3 / 4)- dac輸出-三個外部i/o。2個比較器可以組合成窗口比較器。一零雜交可以產(chǎn)生一個上升沿或下降沿對比較器輸出根據(jù)極性位每個比較器可以產(chǎn)生一個中斷和停止能力喚醒comp2輸出可以被重定向到

34、tim1 brk或ocrefclr輸入,或tim2 / tim3輸入捕捉2。comp2速度是可配置的最佳速度/消費(fèi)的比例。框圖如圖1。1。在培養(yǎng)基+和高密度設(shè)備。注:果品和adc不可用于為它們共享相同的一組同一時間模擬開關(guān)。使用比較器的果品,應(yīng)用程序必須執(zhí)行以下步驟:1。在comp_csr3注冊vrefen點(diǎn)連接到比較器1 vrefint反相輸入。2。關(guān)閉模擬開關(guān)從選擇的i / o的非反相創(chuàng)建路徑輸入:關(guān)閉模擬開關(guān)14號通過設(shè)置在ri_ascr2注冊as14點(diǎn)。關(guān)閉模擬開關(guān)的數(shù)目n對應(yīng)的i / o組(見表27),通過設(shè)置asx點(diǎn)在ri_ascr1或ri_ascr2寄存器3。關(guān)閉i/o連接到果品

35、非反相輸入的i / o開關(guān)。的輸入可以是任何的24個i / o的8組3的i / o(見表27)。通過在i / o開關(guān)設(shè)置相應(yīng)的chxe點(diǎn)選擇正確的i / o端口寄存器:ri_iosr1,ri_iosr2或ri_iosr3(見表27)4。如果需要,使果品通過設(shè)置在comp_csr1 ie1位中斷寄存器5。配置比較器檢測到上升沿下降沿,或上升和下降使用在comp_csr1注冊cmp1 1:0位邊緣。注:該通道可改變一旦啟用了比較器。3步是不適用的pf0,pf1 pf2和pf3。使用comp2比較器,執(zhí)行以下步驟:1。選擇comp2反向輸入端與塞爾2:0位在comp_csr3寄存器。-選擇一個外部i

36、/o(任何i / o組中2),關(guān)閉i/o通道開關(guān)設(shè)置在ri_iosr1的ch4e點(diǎn),在ri_iosr2或ch6e的ch5e點(diǎn)位在ri_iosr3寄存器(見表27)。2。關(guān)閉i/o通道開關(guān)連接的i / o的comp2非反相輸入。的輸入可以來自任何i / o組8(見表27)。在ri_iosr1注冊ch22e點(diǎn)集,在ri_iosr2或的ch23e點(diǎn)ch24e點(diǎn)在ri_iosr3寄存器。3。如果需要的話,執(zhí)行以下步驟:選擇在comp_csr2寄存器的速度的速度。-重定向comp2輸出定時器1,2或3的配置outsel 1:0位在comp_csr3寄存器(見圖53)。-使comp2通過設(shè)置在comp_c

37、sr2 ie2中斷寄存器的位。4。上升沿下降沿檢測,或上升和下降的邊緣使用cmp2 1:0在comp_csr2寄存器位。注:該通道可被改變一旦啟用了比較器。注意:在窗口模式,只有8組(0,1和pe5)可以用來作為一個非反相輸入。在窗口模式下使用,comp2比較器comp1,執(zhí)行以下步驟:1。在comp_csr3注冊vrefen點(diǎn)連接到比較器1 vrefint反相輸入。2。選擇comp2反相輸入在16.4節(jié)解釋。3??梢酝ㄟ^設(shè)置在comp_csr3注冊wndwe點(diǎn)窗口模式。4。選擇comp2非反相輸入:如:按照步驟2和3果品16.3節(jié)如comp2:按照16.4節(jié)3步5。使果品的comp_csr1

38、比較器cmp1 1:0位寄存器和comp2比較器使用cmp2 1:0在comp_csr2寄存器。請參照表55為不同的配置必須被編程去正確的喚醒或中斷事件。注:比較器不能用于出口設(shè)備從停止/主動停止模式時,內(nèi)部參考電壓是停止使用ulp點(diǎn)在pwr_csr2寄存器。位7:6保留,必須清除5位比較器中斷使ie1:1這一點(diǎn)使比較器1中斷時產(chǎn)生的事件檢測。0:比較器1禁止中斷1:比較器1中斷允許4位ef1:比較器1事件標(biāo)志設(shè)置此位在果品1:0在比較器1輸出選定的邊緣發(fā)生。它是清除寫0到它。如果比較器中斷使能,然后產(chǎn)生中斷。0:沒有檢測到的事件1:事件檢測3位cmp1out:比較器1的輸出這一點(diǎn)是比較器1輸

39、出的精確復(fù)制。0:比較器1的輸出為低時的非反相輸入到反相輸入低電壓1:比較器1的輸出是高的非反相輸入到反相輸入電壓高點(diǎn)2個步驟:施密特觸發(fā)器啟用0:施密特觸發(fā)器的殘疾1:施密特觸發(fā)器啟用注:兩位修改的行為的施密特觸發(fā)器的i / o具有模擬功能(adc通道,比較器輸入)只有當(dāng)i/o模擬開關(guān)是關(guān)閉的。1位比較器cmp1 1:0:1配置00:比較器1殘疾人01:在比較器1輸出下降沿事件檢測10:在比較器1的輸出的上升沿的事件檢測11:在比較器1的輸出上升/下降邊緣的事件檢測位7:6保留,必須清除5位比較器中斷使ie2:2這一點(diǎn)使比較器2中斷時產(chǎn)生的事件檢測。0:比較器2禁止中斷1:比較器2中斷允許如

40、:4位比較器2事件標(biāo)志該位設(shè)置時,在comp2 1:0在比較器2輸出選定的邊緣發(fā)生。它是由0對寫作了。如果比較器中斷使能,然后產(chǎn)生中斷。0:沒有檢測到的事件1:事件檢測3位cmp2out:比較器2的輸出這一點(diǎn)是比較器2輸出的精確復(fù)制。0:比較器2的輸出為低時的非反相輸入到反相輸入低電壓1:比較器2的輸出是高的非反相輸入到反相輸入電壓高2位比較器速度:2速度模式0:速度慢1:速度快位1:0 cmp2 1:0:比較器2配置00:比較器2殘疾人01:在比較器2輸出下降沿事件檢測10:在比較器2的輸出的上升沿的事件檢測11:在比較器2的輸出上升/下降邊緣的事件檢測位7:6 outsel 1:0比較器2

41、的輸出選擇這些位是由軟件連接的comp2輸出到一個選定的輸入。00:comp2輸出連接到2定時器輸入捕捉2(tim2 ic2)。相應(yīng)的輸入捕捉從i/o不再適用。01:comp2輸出連接到3定時器輸入捕捉2(tim3 ic2)。相應(yīng)的輸入捕捉從i/o不再適用。10:comp2輸出連接到定時器1中斷輸入(tim1 brk)。中斷輸入的i / o不再適用。11:comp2輸出連接到定時器1 ocref清楚(tim1 ocrefclr)位5:3塞爾:比較器2反相輸入選擇000 =沒有選擇001 = i / o(集團(tuán)2的i / o)010 =內(nèi)部參考電壓vrefint011 = 3 / 4 vrefin

42、t100 = 1 / 2 vrefint101 = 1 / 4 vrefint110 = dac1111 = dac22位vrefen:內(nèi)部參考電壓vrefint使0:從果品vrefint反相輸入端斷開1:連接到反相輸入vrefint果品1位wndwe:窗口模式使0:禁用1:啟用0位vrefouten:vrefint輸出使能這一點(diǎn)可由軟件設(shè)置輸出內(nèi)部參考電壓在3組的i / o。參考圖27。0:禁用1:啟用位7:6保留,必須清除位5:3 ninvtrig 2:0:comp2非反相輸入這些位控制施密特觸發(fā)器的所有i / o屬于i / o組8(見表27),對應(yīng)于comp2非反相輸入。ninvtrig

43、 0 啟用/禁用引腳pe5觸發(fā)。ninvtrig 1 啟用/禁用引腳pd0觸發(fā)。ninvtrig 2 啟用/禁用引腳pd1觸發(fā)。0:觸發(fā)器啟用1:觸發(fā)殘疾位2比0 invtrig 2:0:comp2反相輸入這些位控制施密特觸發(fā)器的所有i / o屬于i / o組2(見表27),對應(yīng)于comp2反相輸入。invtrig 0 啟用/禁用引腳pc3觸發(fā)。invtrig 1 啟用/禁用引腳pc4觸發(fā)。invtrig 2 啟用/禁用引腳pc7觸發(fā)。0:觸發(fā)器啟用1:觸發(fā)殘疾注意:當(dāng)觸發(fā)一個i / o殘疾,相關(guān)的點(diǎn)px_idr寄存器總是讀0即使另一級是目前對銷。位7:6保留,必須清除位5:3 dactrig

44、 2:0:dac輸出這些位控制施密特觸發(fā)器的所有i / o屬于i / o組5(見表27),對應(yīng)于dac輸出。dactrig 0 啟用/禁用引腳pb6觸發(fā)。dactrig 1 啟用/禁用引腳pb5觸發(fā)。dactrig 2 啟用/禁用引腳pb4觸發(fā)。0:觸發(fā)器啟用1:觸發(fā)殘疾位2比0 vreftrig 2:0:vrefint輸出這些位控制施密特觸發(fā)器的所有i / o屬于i / o組3(見表27),對應(yīng)于vrefint輸出。vreftrig 0 啟用/禁用引腳pc2觸發(fā)。vreftrig 1 啟用/禁用引腳pd7觸發(fā)。vreftrig 2 啟用/禁用引腳pd6觸發(fā)。0:觸發(fā)器啟用1:觸發(fā)殘疾注意:當(dāng)

45、觸發(fā)一個i / o殘疾,相關(guān)的點(diǎn)px_idr寄存器總是讀0即使另一級是目前對銷。17液晶顯示控制器本節(jié)適用于中密度stm8l052x / stm8l152x設(shè)備,介質(zhì)+密度stm8l052x / stm8l152x器件和高密度stm8l052x / stm8l152x / stm8l162x設(shè)備,除非另有規(guī)定。17.1液晶顯示控制器的介紹該lcd控制器驅(qū)動無源矩陣液晶顯示器(液晶顯示器)單位。在stm8l05xx價值線高密度的設(shè)備,它可以有8種常見的終端接口和24段終端驅(qū)動多達(dá)192個圖像元素(像素)。中+高密度的設(shè)備,它可以有8種常見的終端界面44部分終端驅(qū)動多達(dá)320個圖像元素(像素)。在

46、中等密度的設(shè)備,它可以有4種常見的終端接口和28段終端驅(qū)動多達(dá)112個圖像元素(像素)。液晶是由若干段(像素或完整的符號),就可以可見或不可見的。每個段由一層液晶分子排列兩個電極之間。當(dāng)電壓大于閾值電壓加到液晶,段變得可見。段電壓必須交替避免在液晶電泳效應(yīng)(這會降低顯示)。的然后在一段波形的產(chǎn)生必須以避免直流電流(dc)。17.1.1定義詞匯lcd(液晶顯示器):一個被動的顯示面板驅(qū)動段終端。段:最小的觀看元(單桿或點(diǎn),用于幫助創(chuàng)建一個在液晶顯示字符)。常見:電連接端子連接到幾段。占空比:數(shù)定義為1 /(lcd顯示器上常見的終端數(shù)量)。偏見:指示電壓電平用于驅(qū)動lcd的數(shù)量。它的定義是1 /(

47、電壓等級數(shù)用于驅(qū)動液晶顯示器1)??蚣埽阂欢螌懸欢尾ㄐ?。幀頻:每秒幀數(shù),號碼是,時代的lcd段數(shù)通電每秒。升壓電路:對比度控制電路。17.2液晶顯示控制器的主要特點(diǎn)靈活性高的幀速率控制價值線高密度器件靜,1 / 2,1 / 3,1 / 4和1 / 8的工作支持1 / 2,1 / 3和1 / 4偏壓支持液晶顯示數(shù)據(jù)ram可達(dá)188位寄存器包含的像素(液晶顯示圖片元素)的信息(有效/無效)性能驅(qū)動112(28x4)或192(24x8)像素中+高密度的設(shè)備靜,1 / 2,1 / 3,1 / 4和1 / 8的工作支持1 / 2,1 / 3和1 / 4偏壓支持液晶顯示數(shù)據(jù)ram可達(dá)228位寄存器包含的像

48、素(液晶顯示圖片元素)的信息(有效/無效)性能驅(qū)動176(44x4)或320(40x8)像素在中等密度的設(shè)備靜,1 / 2,1 / 3和1 / 4工作的支持1 / 2和1 / 3偏壓支持液晶顯示數(shù)據(jù)ram可達(dá)148位寄存器包含的像素(液晶顯示圖片元素)的信息(有效/無效)性能驅(qū)動112像素(28x4)lcd輸出電壓可選擇的軟件不需要外部模擬組件:一個助推器是嵌入到生成獨(dú)立于內(nèi)部極電壓vdd。外部和內(nèi)部極電壓源之間的軟件選擇。在案件外部源,內(nèi)部升壓電路被禁用,以降低功率消費(fèi)。一個電阻網(wǎng)絡(luò)嵌入到生成中間極電壓。-電阻網(wǎng)絡(luò)的結(jié)構(gòu)是可配置的軟件適應(yīng)功耗配以液晶面板所需的電容充電。對比可以用兩種不同的方

49、法調(diào)整:使用內(nèi)部助力器時,該軟件可以調(diào)整vlcd之間vlcdmin和vlcdmax??删幊趟绤^(qū)時間(最多7幀之間的相位周期)。全力支持低功耗模式:lcd控制器可以主動停止顯示,等一等,低功率運(yùn)行和低功耗等方式可以完全禁用或減少功率消耗相反轉(zhuǎn)來降低功耗和emi(電磁干擾)開始幀中斷同步軟件更新液晶顯示數(shù)據(jù)ram。眨眼的能力:- seg0 com0,seg0 comx,或公司comx可編程眨眼一個可配置的頻率。軟件可調(diào)的眨眼頻率達(dá)到0.5赫茲,1赫茲,2赫茲或4赫茲。能力分配的一些公司(段)、comx(普通)銷當(dāng)不使用標(biāo)準(zhǔn)的通用ios。17.3、液晶顯示功能描述71.3.1、一般說明lcd控制器的

50、框圖如下圖所示。17.3.2頻率發(fā)生器頻率發(fā)生器可以實(shí)現(xiàn)各種lcd幀速率從lcd出發(fā)輸入時鐘頻率等于rtcclk除以2。有關(guān)更多信息lcd時鐘源配置請參考9.9節(jié):rtc和液晶時鐘。這個時鐘源必須在16.384千赫至500 khz范圍內(nèi),必須是穩(wěn)定的獲得準(zhǔn)確的顯示時序和減少直流電壓偏移在液晶屏上顯示。它可分的值從1到215 x 31。頻率發(fā)生器由一個預(yù)分頻器(16位紋波計(jì)數(shù)器)和一個可編程的時鐘分頻器(因子16到31)。ps 3:0位在lcd_frq寄存器選擇分頻器以將lcdclk由2ps 3:0。如果一個更精細(xì)的分辨率是必需的,div 3:0位在lcd_frq寄存器可以用來進(jìn)一步劃分的時鐘由

51、16至31。這樣用戶可以微調(diào)通過線性標(biāo)度的頻率(上下)的計(jì)數(shù)器的時鐘。的頻率發(fā)生器模塊的輸出ck_div構(gòu)成時基為整個液晶顯示控制器。該ck_div頻率相當(dāng)于液晶相位頻率而不是幀頻率(他們只在靜態(tài)職責(zé)情況等)。幀頻(區(qū)域)是通過把它的活動的數(shù)量從ck_div獲得常見的終端(或乘以的占空比)。因此,投入之間的關(guān)系時鐘頻率(flcdclk)的頻率發(fā)生器,其輸出的時鐘頻率fck_div是:幀頻率必須選擇要在距離約30赫茲到100赫茲 之間的一種折衷的功耗和可接受的刷新率。此外,一個專門的閃爍,閃爍的頻率分頻器的選擇。這個頻率的定義是:與blinkf 2:0 = 0,1,2,.,7實(shí)現(xiàn)眨眼頻率在0.5

52、赫茲,1赫茲的范圍內(nèi),2或4赫茲。一些典型的幀速率計(jì)算的例子示于表59和表60。注:本軟件可以減少幀頻率通過簡單地增加lcd_frq寄存器。17.3.3通用驅(qū)動程序常見的信號是由一個共同的驅(qū)動程序,這是一個可編程的環(huán)形計(jì)數(shù)器產(chǎn)生(見圖57)。com信號偏置每一個共同的信號(交通)具有相同的波形,但不同階段。它具有最大振幅下或vss只在相n一幀周期。在其他階段,信號幅度1 / 4 1 / 4或3 / 4偏壓情況下下(高密度器件)1 / 3 1 / 3或2 / 3偏壓情況下下1 / 2 1 / 2偏壓的情況下。注:lcd控制器只能產(chǎn)生一種lcd波形(波形消耗更少的功率)。波形如圖59所示,圖60,

53、圖61和圖62。1 / 2之間選擇,1 / 3和1 / 4偏壓模式可以通過編程在lcd_cr1寄存器b2點(diǎn)事情。b2點(diǎn)在lcd_cr1寄存器中+在lcd_cr4 b4位寄存器高密度的設(shè)備b2點(diǎn)在lcd_cr1寄存器中密度的設(shè)備一個像素被激活時,其對應(yīng)的常見的線段有最大振幅在相同的階段。如圖57所示,常見的信號即使框架與奇數(shù)幀相位倒置以降低emi(電磁干擾)。第一幀的產(chǎn)生是與眾不同的一個接著一個連一個。在1 / 2偏置情況下(b2點(diǎn)設(shè)置在介質(zhì)中的寄存器中,lcd_cr1 +高密度的設(shè)備和在培養(yǎng)基+高密度的lcd_cr4寄存器b4位復(fù)位設(shè)備),中間電壓等于1 / 2極低熱量飲食是偶數(shù)和奇數(shù)幀產(chǎn)生的

54、;這個驅(qū)動器的輸入ck_div是用來產(chǎn)生共同的波形。com信號占空在培養(yǎng)基+高密度的設(shè)備:常見的信號產(chǎn)生取決于lcd_cr1寄存器和寄存器的lcd_cr4 duty8點(diǎn)值班1:0位。五占空比可以選擇:靜態(tài)職責(zé)(見圖59:液晶顯示和終端連接(靜態(tài)職責(zé))260頁)1 / 2責(zé)任(見圖60:液晶顯示和終端連接(12的責(zé)任,1 / 2偏置)261頁)1 / 3責(zé)任(見圖61:液晶顯示和終端連接(13的責(zé)任,1 / 3偏置)262頁)1 / 4責(zé)任(見圖62:液晶顯示和終端連接(14的責(zé)任,1 / 3偏置)263頁)1 / 8責(zé)任(見圖63:液晶顯示和終端連接(18的責(zé)任,1 / 4偏置)264頁)在中等密度的設(shè)備:常見的信號產(chǎn)生取決于lcd_cr1登記義務(wù)1:0位。四占空比可以選擇:靜態(tài)職

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論