數(shù)字電子試題_第1頁
數(shù)字電子試題_第2頁
數(shù)字電子試題_第3頁
數(shù)字電子試題_第4頁
數(shù)字電子試題_第5頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、1. (共14分)用四選一數(shù)據(jù)選擇器設計一個三委員表決電路,多數(shù)同意則通過。允許使用必要的門電路。要求列出真值表,寫出表達式,畫出邏輯圖。圖1為數(shù)據(jù)選擇器的邏輯符號。D0D1D2A0A1D3FE四選一MUX 圖12. (共8分)由十進制計數(shù)器74160構成的邏輯電路如圖2所示,畫出狀態(tài)轉化圖,分析其功能。 圖23. (共14分)一個同步計數(shù)器的波形如圖3所示。畫出此計數(shù)器的狀態(tài)轉換圖;選用JK觸發(fā)器設計此計數(shù)器,寫出主要設計過程。CPQ1Q0 圖31、寫出圖1中各觸發(fā)器的輸出和的函數(shù)表達式,畫出和對應CP的波形,設觸發(fā)器的初始狀態(tài)均為0。 2、已知電路及CP0、CP1的波形如圖2所示,為異步清

2、零端。設觸發(fā)器的初態(tài)均為0,試畫出輸出端和的波形。 3.試用74161及必要的門電路設計一計數(shù)器完成圖3所示的計數(shù)循環(huán),74161邏輯符號如圖所示。 圖3 4. 時序邏輯電路如圖所示。 (1)寫出該時序電路的驅動方程、狀態(tài)方程、輸出方程;(2)畫該電路的狀態(tài)轉換圖;(3)試對應X的波形(如圖5所示),畫Q0、Q1和Z的波形;(4)說明該電路的功能。 5. 由555定時器構成的電路如圖6所示,左邊的555定時器構成單穩(wěn)態(tài)觸發(fā)器,右邊的555定時器可構成多諧振蕩器,各參數(shù)如圖。(1) 計算出單穩(wěn)態(tài)觸發(fā)器的脈沖寬度Tw。(2) 計算多諧振蕩器的振蕩周期T及占空比q 。 6. 試用JK觸發(fā)器設計一同步

3、時序電路,其狀態(tài)轉換圖如圖7所示,假設輸入為X,輸出為F。要求寫出設計過程,畫出邏輯電路圖。 1.試用四選一數(shù)據(jù)選擇器74LS153和少量門電路產生邏輯函數(shù)。4.分析如圖所示電路,要求列出狀態(tài)轉換表,分析是幾進制計數(shù)器。6.試為某水壩設計一個水位報警控制電路,設水位高度用四位二進制數(shù)提供。當水位上升到8米時,白指示燈開始亮;當水位上升到10米時,黃指示燈開始亮;當水位上升到12米時,紅指示燈開始亮。水位不可能上升到14米,且同一時刻只有一個指示燈亮。試用或非門設計此報警器的控制電路。1. 如圖所示的邏輯電路是由邊沿D觸發(fā)器和JK觸發(fā)器組成的狀態(tài)控制電路?;卮鹣铝袉栴}:(1) 分別寫出D觸發(fā)器和

4、JK觸發(fā)器的輸出表達式;(2) 畫出如圖所示的CP和X輸入條件下,各觸發(fā)器的輸出對應的波形,設觸發(fā)器的初始狀態(tài)均為0。試用如圖所示的74HC161和必要的門電路設計實現(xiàn)一個10和6可變進制計數(shù)。當控制端X=1時,74HC161工作為10進制計數(shù);當控制端X=0時,74HC161工作為6進制計數(shù)。具體要求如下:(1) 畫出狀態(tài)轉換圖;(2) 畫出邏輯圖。5.試用如圖所示的CD4585、7448、共陰數(shù)碼管及必要的邏輯門電路設計實現(xiàn)一個成績檢查電路,即利用該電路檢查輸入成績是否及格。要求只有當輸入成績低于60分時,顯示F,其它情況不顯示任何信息。請畫出電路圖并簡單說明電路工作原理。假設輸入的數(shù)值為

5、2位BCD編碼。 6 將下列門電路的輸出邏輯表達式或者邏輯值填寫在括號中, 對CMOS電路,圖中給予標注,未加標注的為TTL電路。A1MF2=( )CMOSF2&A10KF1= ( )F1&VCCABF3F3= ( )1R&A10F4=( ) BC F4 & 1AF5= ( )F5&AF6= ( )F61B懸空1AF8= ( )F8&ENBAF7= ( )F7=07 寫出Y1和Y2的函數(shù)表達式。111ABCY1Y2或陣列與陣列 五、(共10分)分析下圖所示電路:(1) 畫出74161(四位二進制加法計數(shù)器)Q3Q2Q1Q0的狀態(tài)轉換圖。假設Q3Q2Q1Q0的初始狀態(tài)均為0。(2) 寫出輸出函數(shù)

6、F的邏輯表達式F(A2,A1 ,A0)的最小項之和形式。(3) 畫出輸出函數(shù)F隨時鐘CP變化的波形圖。假設Q3Q2Q1Q0的初始狀態(tài)均為0。FQCCQ0Q1Q3TLDCrCPD0D1D2D3P74161Q2CP1110A2A1A0S1S2S3F7&74138CPFBCF6F5F4F3F2F1F0分析下面的時序邏輯電路,寫出其輸出方程,驅動方程,狀態(tài)方程,畫出狀態(tài)轉換圖,說明電路的功能及電路能否自啟動。 FF0FF1FF2Q0Q1Q2Q0Q11J1J1J1K1K1KCP1F&C1C1C1Q2 六、用一片74161和必要的邏輯門電路設計一個可控計數(shù)器,要求當控制信號M=1時,實現(xiàn)5進制計數(shù)器;而當

7、控制信號M=0時,實現(xiàn)12進制計數(shù)器。畫出所設計的可控計數(shù)器的邏輯電路。74161的邏輯符號如下QCCQ0Q1Q3TLDCrCPD0D1D2D3P74161Q2七、用555定時器、兩個電阻R1和R2、兩個電容C1=10F和C2= 0.01F,設計一個占空比為0.6、振蕩頻率為f=50Hz的振蕩器。要求畫出給定元件設計的振蕩電路并合理選擇R1和R2的阻值,將元件參數(shù)標注在電路元件旁。八、分析下圖所示電路:(1) 畫出74161(四位二進制加法計數(shù)器)Q3Q2Q1Q0的狀態(tài)轉換圖;(2) 寫出輸出函數(shù)F1 (Q2,Q1 ,Q0)和F2 (Q2,Q1 ,Q0)的邏輯表達式;(3) 畫出輸出函數(shù)F1和

8、F2隨時鐘CP變化的波形圖。111或陣列CPF1BCF2BCQCCQ0Q1Q3TLDCrCPD0D1D2D3P74161Q2CP11F2F1與陣列&二、某廠有三個車間和一個自備電站,站中有二臺發(fā)電機組X和Y,Y的發(fā)電能力為X的二倍。如果一個車間開工,啟動機組X就能滿足要求,如果二個車間開工,啟動機組Y就能滿足要求,如果三個機組同時開工,則兩臺機組必須全部啟動才行。假設三個車間分別為A、B、C。 (1)列出真值表。 (2)用卡諾圖化簡邏輯函數(shù),寫出最簡與或表達式 (3)用一片74138和最少量的邏輯門來控制機組X和Y的啟動,畫出實現(xiàn)該功能的邏輯電路圖。S1S2S3A1A2A00123456774138試用必要數(shù)量的JK觸發(fā)器和最少的門電路設計串行1101序列發(fā)生器。要求:(1) 畫出狀態(tài)轉換圖;(2) 寫出驅動方程;(3) 畫出邏輯電路圖。1.用紅、黃、綠三個指示燈表示三臺設備的工作情況:綠燈亮表示全部正常;紅燈亮表示有一臺不正常;黃燈亮表示兩臺不正常;紅、黃燈全亮表示三臺都不正常。列出控制電路真值表,要求用74138和適當?shù)呐c非門實現(xiàn)此電路。 2.電路如圖8所示,其中RA=RB=10k,C=0.1F,試問:(1)在Uk為高電平期間,由555定時器構成的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論