PLDFPGA常用開發(fā)軟件.doc_第1頁
PLDFPGA常用開發(fā)軟件.doc_第2頁
PLDFPGA常用開發(fā)軟件.doc_第3頁
PLDFPGA常用開發(fā)軟件.doc_第4頁
免費(fèi)預(yù)覽已結(jié)束,剩余1頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

PLD/FPGA常用開發(fā)軟件地址2:/zhangzhenyan/fpga/hdl_tool/hdl_tool.htm 地址2:/7600625_d.html 集成的PLD/FPGA開發(fā)環(huán)境這類軟件都是由PLD/FPGA芯片廠家提供,基本都可以完成所有的設(shè)計輸入(原理圖或HDL),仿真,綜合,布線,下載等工作。quguangn問:quartus II 與 max+plus II 有何區(qū)別?為何要分成兩個開發(fā)系統(tǒng)? ivan Li答復(fù):QII 和MP2最大的區(qū)別是對支持的器件的不同.當(dāng)然在做設(shè)計時,QII和MP2的功能基本上都能完成任務(wù), 只是在界面上有一些不一樣. 不過ALTERA主要會向QII 發(fā)展, 現(xiàn)在所有的MP2 PROJECT 已經(jīng)可以在QII中完全兼容.LZW_717問:我是初學(xué)者,您認(rèn)為先用MAX PLUS II 好,還是用QuartusII 好 專家(guest_rad10937)答復(fù):學(xué)quartusII 要好些,支持面廣,您可在/literature/lit-qts.jsp 上找到學(xué)習(xí)資料Altera公司上一代的PLD開發(fā)軟件,使用者眾多。目前Altera已經(jīng)停止開發(fā)MaxplusII,而轉(zhuǎn)向QuartusII軟件平臺MaxplusII學(xué)習(xí)資料下載MaxplusII BaselineAltera公司的免費(fèi)PLD開發(fā)軟件,界面與標(biāo)準(zhǔn)版的MaxplusII完全一樣,但需要通過使用MAX+PLUSII Advanced Synthsis插件才能支持VHDL/Verilog。 該支持MAX7000/3000和部分FLEX/ACEX芯片(如1K30,6016等),共47.1M用網(wǎng)卡號申請license 如沒有網(wǎng)卡,可以用硬盤號申請,license會發(fā)到你的電子信箱,有效期為6個月,到期后可再申請MaxplusII E+MAXAltera公司的免費(fèi)PLD開發(fā)軟件,界面與標(biāo)準(zhǔn)版的MaxplusII完全一樣,只支持MAX7000和MAX3000系列器件,本身支持不復(fù)雜的VHDL和Verilog綜合,軟件較小,共26.8M用網(wǎng)卡號申請license ,如沒有網(wǎng)卡,可以用硬盤號申請,其他同上Altera公司新一代PLD開發(fā)軟件,適合大規(guī)模FPGA的開發(fā)QuartusII學(xué)習(xí)資料下載 QuartusII Web EditionAltera公司的meifeui PLD開發(fā)軟件QuartusII的免費(fèi)版本,推薦使用256M以上內(nèi)存,安裝有NT或win2000的機(jī)器用網(wǎng)卡號申請license license有效期為150天,到期后可再申請 Xilinx公司上一代的PLD開發(fā)軟件,目前Xilinx已經(jīng)停止開發(fā)Foundation,而轉(zhuǎn)向ISE軟件平臺Foundation學(xué)習(xí)資料下載Xilinx公司目前的PLD開發(fā)軟件ISE4.1中文學(xué)習(xí)資料WebFITTERXilinx公司的免費(fèi)PLD開發(fā)軟件,不需下載,可在線編譯,結(jié)果用e-mail發(fā)送到信箱。使用簡單,但要求較快的聯(lián)網(wǎng)速度。支持XC9500 和 CoolRunner系列不需要安裝license,但必須注冊,申請用戶和passwordWebPACK ISEXilinx公司的免費(fèi)PLD開發(fā)軟件,支持XC9500,coolrunner,Spartan/II,部分Virtex/E/II器件ispDesignEXPERTLattice公司的PLD開發(fā)軟件,目前最新軟件改名為:ispLEVERispLEVER StarterLattice公司的免費(fèi)PLD開發(fā)軟件,支持600個宏單元以下的Lattice芯片的設(shè)計需要注冊 license有效期為6個月,到期后可再申請WrapCypress公司開發(fā)軟件ACTEL公司開發(fā)軟件Quicklogic公司開發(fā)軟件ABEL4.0開發(fā)GAL/PAL的軟件,DOS界面免費(fèi)ABEL5.0開發(fā)GAL/PAL的軟件,DOS界面免費(fèi)為了提高設(shè)計效率,優(yōu)化設(shè)計結(jié)果,很多廠家提供了各種專業(yè)軟件,用以配合PLD/FPGA芯片廠家提供工具進(jìn)行更高效率的設(shè)計,最常見的組合是:同時使用專業(yè)HDL邏輯綜合軟件和PLD/FPGA芯片廠家提供的軟件。HDL前端輸入與系統(tǒng)管理軟件這類軟件主要是幫助用戶完成HDL文本的編輯和輸入工作,提高輸入效率,并不是必須的,更多人更習(xí)慣使用集成開發(fā)軟件或者綜合/仿真工具中自帶的文本編輯器,甚至可以直接使用普通文本編輯器。 UltraEdit一個使用廣泛的編輯器,大部分版本并不直接支持HDL,但可以將下面的文件中的文字添加到WORDFILE.txt中(該文件在UltraEdit安裝目錄下),即可支持相應(yīng)的語言編輯,關(guān)鍵字將用不同色彩標(biāo)出。VHDL87 VHDL93 Verilog HDL HDL Turbo WriterVHDL/verilog專用編輯器,可大小寫自動轉(zhuǎn)換,縮進(jìn),折疊,格式編排很方便??芍苯邮褂肍PGAadvantage做后端處理,此套軟件也可以編輯C/C+,Java等多重語言,HDL Designer Series Mentor公司的前端設(shè)計軟件,包括5個部分,涉及設(shè)計管理,分析,輸入等,原Renoir軟件也已轉(zhuǎn)到HDL Designer Series /hdldesignerVisial VHDL/ Visal Verilog可視化的HDL/Verilog編輯工具,可以通過畫流程圖等可視化方法生成一部分VHDL/Verilog代碼innoveda公司出品Visual Elite Visial HDL的下一代產(chǎn)品,能夠輔助系統(tǒng)級到電路級的設(shè)計 /products/datasheets_HTML/visualelite.aspHDL邏輯綜合軟件這類軟件將把HDL語言翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),輸出edf文件,導(dǎo)給PLD/FPGA廠家的軟件進(jìn)行試配和布線。 為了優(yōu)化結(jié)果,在進(jìn)行復(fù)雜HDL設(shè)計時,基本上都會使用這些專業(yè)的邏輯綜合軟件,而不使用PLD/FPGA廠家的集成開發(fā)軟件中自帶的邏輯綜合功能。Synplify / Synplify Pro, VHDL/Verilog綜合軟件,口碑相當(dāng)不錯。Synplicity公司出品。下載試用版Synplify學(xué)習(xí)資料LeonardoSpectrum,VHDL/VerilogHDL綜合軟件。(Mentor公司)下載試用版LeonadoSpectrum使用入門Precision RTLPrecision Physical Mentor公司最新的VHDL/VerilogHDL綜合軟件 FPGA ComplierII,VHDL/Verilog綜合軟件,Synopsys公司已停止發(fā)展FPGAexpress軟件,而轉(zhuǎn)到FPGA ComplierII平臺。FPGAexpress學(xué)習(xí)資料MAX+PLUS II Advanced Synthsis ALtera的一個免費(fèi)HDL綜合工具,安裝后可以直接使用,是MaxplusII的一個插件,用這個插件進(jìn)行語言綜合,比直接使用MaxplusII綜合的效果好。 下載(15M)使用手冊HDL仿真軟件對設(shè)計進(jìn)行校驗仿真,包括布線以前的功能仿真(前仿真)和布線以后包含延時的時序仿真(后仿真),對于一些復(fù)雜的HDL設(shè)計可能需要這些軟件專業(yè)的仿真功能。ModleSimVHDL/VerilogHDL仿真軟件,功能比ActiveHDL強(qiáng)大,使用比ActiveHDL復(fù)雜。Mentor的子公司Model Tech出品。更多信息可瀏覽:,下載試用板Modelsim學(xué)習(xí)資料(中文)Active HDLVHDL/VerilogHDL仿真軟件,人機(jī)界面較好,簡單易用。Aldec公司出品 下載試用版Active HDL 6.1 使用簡介Cadence公司出品,很好的Verilog/VHDL仿真工具,其中NC-Verilog 的前身是著名的Verilog仿真軟件:Verilog-XL,用于Verilog仿真;NC-VHDL,用于VHDL仿真;NC-Sim,是Verilog/VHDL混合語言仿真工具NC-Verlog/NC-VHDL/NC-SIMVCS是Synopsys公司的VerilogHDL仿真軟件,反映不錯;scirocco是Synopsys公司的VHDL仿真軟件,似乎沒有VCS出名其他相關(guān)軟件Mentor公司出品,VHDL/Verilog完整開發(fā)系統(tǒng),可以完成除了布線以外所有的工作,包括三套軟件:HDL Designer Series(輸入及項目管理),Leonardo.Spectrum(綜合)和Modelsim(仿真)下載試用版DebussyVHDL/Verilog專用調(diào)試和代碼優(yōu)化軟件,多用于復(fù)雜設(shè)計的調(diào)試,如CPU設(shè)計 Debussy學(xué)習(xí)資料(5.27M)Visual IP 可以為IP core供源代碼保護(hù)和用戶仿真模型X-HDL可實現(xiàn)VHDL和Verilog語言的相互自動轉(zhuǎn)化Prime Time靜態(tài)時序分析軟件,Synopsys公司出品,多用于ASIC設(shè)計,也可以用于FPGA/PLD設(shè)計System Generator ISE與與Mathlab的接口,利用IP核在Mathlab中快速完成數(shù)字信號處理的仿真和最終FPGA實現(xiàn)DSP Builder Q

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論