Quartus II 11.0功能仿真.doc_第1頁
Quartus II 11.0功能仿真.doc_第2頁
Quartus II 11.0功能仿真.doc_第3頁
Quartus II 11.0功能仿真.doc_第4頁
Quartus II 11.0功能仿真.doc_第5頁
已閱讀5頁,還剩8頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

新建工程:點(diǎn)擊NEXT:輸入保存目錄以及項(xiàng)目名稱:點(diǎn)擊NEXT,加入已經(jīng)存在的文件,有的話,瀏覽后在點(diǎn)擊all或者add all,如果沒有,直接點(diǎn)擊NEXT:選擇器件,可以讓軟件自動(dòng)選擇,也可以自己指定,選擇區(qū)域如下:選擇仿真軟件,這一步可以跳過,后面可以設(shè)置:最終點(diǎn)擊Finish即可:加入文件,點(diǎn)擊新建文件(紅線處),這里我們使用Verilog HDL:輸入代碼并保存,模塊名要與保存的文件名稱相同,否則編譯報(bào)錯(cuò):輸入完成后點(diǎn)擊編譯:編譯完成后顯示報(bào)告(這里我用的是另外一個(gè)工程的報(bào)告,所以Revision Name和Top-level Entity Name顯示為fifo3_128而不是quartus):左下角顯示編譯的項(xiàng)目,打鉤表示通過:輸入代碼完成后,要編寫測試平臺(tái)(Testbench),輸入文件還是verilog HDL,只不過在保存的時(shí)候把后綴名改為.vt:點(diǎn)擊Assignments-Settings-Simulation,tool name 選ModelSim-Altera,F(xiàn)ormat for output netlist選擇Verilog HDL,Time scale選擇1ns(可以根據(jù)自己需要調(diào)整),點(diǎn)擊apply:點(diǎn)擊Processing-Start-Start Test Bench Template Writer:完成后,需要加入測試文件,如下圖所示:這里需要說明的是,Test bench Name和Top level module in test bench要和之前寫的testbench模塊名相同,然后在Test bench files里瀏覽文件并點(diǎn)擊Add,最終如下圖所示:所有操作完成后,點(diǎn)擊編譯,至此,所有操作完成。點(diǎn)擊Tools-Run EDA Simulation

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論