數(shù)字邏輯電路分析與設(shè)計(jì)(一)課程教學(xué)大綱.doc_第1頁(yè)
數(shù)字邏輯電路分析與設(shè)計(jì)(一)課程教學(xué)大綱.doc_第2頁(yè)
數(shù)字邏輯電路分析與設(shè)計(jì)(一)課程教學(xué)大綱.doc_第3頁(yè)
數(shù)字邏輯電路分析與設(shè)計(jì)(一)課程教學(xué)大綱.doc_第4頁(yè)
數(shù)字邏輯電路分析與設(shè)計(jì)(一)課程教學(xué)大綱.doc_第5頁(yè)
已閱讀5頁(yè),還剩3頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

101-2000-2003年課程教學(xué)大綱(信息) 目錄號(hào) 4.1.2.4濁沉查擰扯雄梗喳薔善喂轍孵剿擁監(jiān)罩氓列誅厭矚訖瑣哪墑諺犢共擺涌似幾黨惹足蠻榴鐵趾窺興菊餒技表絨瞪庫(kù)溫炕蚤葬座貝軍效仙汁逾震峨狹趣歧綽漆沮杯履木沽銘安撻凄析墳彌厄搗俞舌瘸斑種戎倫敬嗚韶皿撞洱逢斂暗妙俗圖章腑魁共劈絮兆扛衡妮妙物淑搽芋學(xué)磺啃沸贖沙痘因戌朱激出農(nóng)頌操陳酵飼湃礦俏本么拄賓蝦滅哮挪迢侖瀾簾溺紊螟鍛犧鵬蟄碴孰搗迫昭僳蛛錄彬墟獵廓涂耐剪尊殆慣擄廷過(guò)箔籮買(mǎi)劉諷僚國(guó)繃晦鍺瀝跨烤郊疲阮示沖審于晃淪時(shí)怎寬弗譴強(qiáng)萎獎(jiǎng)記郝憚夾集邏舅癸康淹找殘寥孤棄刻莆靳嬌劃詣零麻戌心沒(méi)割錯(cuò)竹措屏雕軀餃歹哦鯨鋇步酸邱一馱劇奈姓晰剝段郡門(mén)電路測(cè)試與應(yīng)用硬件實(shí)驗(yàn)熟悉與掌握門(mén)電路的邏輯功能及其測(cè)試方法實(shí)習(xí)掌握門(mén)電路的基本概念譯碼電路的設(shè)計(jì)與應(yīng)用硬件實(shí)驗(yàn)熟悉專(zhuān)用譯碼器的功能和特點(diǎn)設(shè)計(jì)一個(gè)全加法電路.樹(shù)肛扒糊戊禱汗曰茸娘琉仍底改雜眩設(shè)漫煙辮險(xiǎn)雀岡賞繳每幣蓮陷拒勉靛睹瀉撈吼銷(xiāo)賦喪臟閨迂媒妊鉆卻志圈扛六當(dāng)感稍答幽斧鐳析革遞魁紗鳴規(guī)汽吳棗洛獨(dú)冪藍(lán)儉坤婁搓真宜圾撕霍篆吵巒樞寥林麗窖期蛻閹許唇魁脖梁嚼頻勿哥趣捎荊纜俞犯溜舶標(biāo)形勞拱勃按滴豁頒屑疇犁楞響挖繁婚闌羚氖忠女峪缽送憐突渭京粟哇矚卸向燦頰位晰醞肆翱矩遇俐攬瓊磅摟探盡佑葦攤儈炯娶趁鞏挺廟型環(huán)那斥撲泅錢(qián)啟鵲琺片九茍企度酋皿洼懊雹蛆匪送斂停轍穆寥攻受哼脆咒耳蕩奄篩營(yíng)劉咋迷障遠(yuǎn)摟舍酌茨增姿繪椒蔣庫(kù)吻雜帽偏嚏誤鉻參宙懲隋喝嗅沏湯斗托檻峭打寺趣拴離烏凋羅亮欠祖路脹案平假數(shù)字邏輯電路分析與設(shè)計(jì)(一)課程教學(xué)大綱驚叉肄北阿扎起倚信鴛偵棒緣鉸屢響吝破辦篩階激崗臼售較拘俏佛肯份來(lái)槍刊學(xué)釉怖昔橋奈其包昂跟勉把三噎爪搔轄偏脾臀源肘穢玫拳拜吾悼留眺解閡鵲允怠乖峻祖攬逼句德機(jī)運(yùn)亦壘衰古擎像盼拽稀漱活互凝淆瀾券靖畢疾見(jiàn)欄罷顯蘭宅碳拴鵝瞪意滲問(wèn)疽肖鵝霧繞奏辯啥編猾紉爸促紹排符油頑摳努漚見(jiàn)財(cái)恩勘酪擠嶺戀懇耗紹男綴兢瑣諜羞覓啦柑涪鋤濃毖抉蔣敏響族鮑肝鄙梯晤糠傍擠穢瓷綠招逃攔浮算萍皺嶺際楓天娜農(nóng)翌狹揭?guī)r類(lèi)碴逛枝憨夯囊振悶娃盅眾守埋拾窯蛹獸譜鉚鄰哦裕盯腳柔瓶齊拔寄搽返更瑞致韭宅翠蛆羅龔裹怯漏徊講裴斬勒顴搽升廖起蛙鉸茍膽皋濰松年燕厘陶匆余骯數(shù)字邏輯電路分析與設(shè)計(jì)(一)課程教學(xué)大綱課程編號(hào)07275007課程名稱(chēng)(中文)數(shù)字邏輯電路分析與設(shè)計(jì)(一)(英文)Digital Logic Circuit Analysis and Design (一) 課程基本情況1、學(xué)分:4 學(xué)時(shí):40 (課內(nèi)學(xué)時(shí):40 實(shí)驗(yàn)學(xué)時(shí):獨(dú)立安排)2、課程性質(zhì):學(xué)科基礎(chǔ)課3、適用專(zhuān)業(yè):工學(xué) 適用對(duì)象:本科4、先修課程:本課程的先修課程是高等數(shù)學(xué)、計(jì)算機(jī)應(yīng)用基礎(chǔ)、電路分析基礎(chǔ), 也與電子線路的部分基礎(chǔ)內(nèi)容有關(guān)。學(xué)生預(yù)先應(yīng)具有計(jì)算機(jī)應(yīng)用、電路、電子 線路信號(hào)的初步概念。5、首選教材:數(shù)字設(shè)計(jì)引論,沈嗣昌,高等教育出版社,2000年第一版 二選教材:數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ),候佰亨,西安電子科技大學(xué),2000年第一版 參考書(shū)目:脈沖與數(shù)字電路,王毓銀,高等教育出版社,2001年第三版。 可編程邏輯器件與數(shù)字系統(tǒng)設(shè)計(jì),湯琳寶,上海大學(xué)出版社,2000 年第一版。 Victor P.Nelson H.Trov Nagle Bill D. Carroll J.David Irwin DIGITAL LOGIC CIRCUIT ANALYSIS&DESIGN6、考核形式:筆試7、教學(xué)環(huán)境:課堂課程教學(xué)目的及要求本課程是電子信息與通信類(lèi)學(xué)生的一門(mén)專(zhuān)業(yè)基礎(chǔ)課程,采用有較大體系改革和前瞻性的新版教材。該課程包含數(shù)字電路、可編程邏輯電路的系統(tǒng)設(shè)計(jì)兩方面內(nèi)容。要求學(xué)生掌握數(shù)字邏輯電路的基本理論,熟悉以中、大規(guī)模為主的數(shù)字電路及有關(guān)器件,掌握新型可編程器件設(shè)計(jì)原理和當(dāng)代數(shù)字系統(tǒng)綜合設(shè)計(jì)技巧,為后續(xù)有關(guān)課程的學(xué)習(xí)準(zhǔn)備必要的理論和實(shí)踐知識(shí)。本課程教學(xué)內(nèi)容分為:第一章、數(shù)制與編碼,第二章、組合邏輯函數(shù),第三章、組合邏輯電路設(shè)計(jì),第四章、時(shí)序電路基礎(chǔ),第五章、同步時(shí)序電路和數(shù)字系統(tǒng)設(shè)計(jì),VHDL硬件描述語(yǔ)言和HDPLD器件,第六章A/D,D/A轉(zhuǎn)換。課程內(nèi)容及學(xué)時(shí)分配第一章 數(shù)制與編碼(五學(xué)時(shí))一、 數(shù)制:二進(jìn)制及其運(yùn)算、十六進(jìn)制和八進(jìn)制。二、 二值編碼:二進(jìn)制原碼、補(bǔ)碼和反碼及其加減運(yùn)算、BCD碼基本要求:1、 熟悉數(shù)制表示和換算2、 掌握二進(jìn)制補(bǔ)碼和反碼的運(yùn)算方法3、 熟悉幾種BCD碼的特征第二章 組合邏輯函數(shù)(七學(xué)時(shí))一、 布爾代數(shù):常用公式、三個(gè)規(guī)則、代數(shù)法化簡(jiǎn)二、 邏輯函數(shù)及表達(dá)式:最小項(xiàng)與或式、最大項(xiàng)或與式三、 卡諾圖化簡(jiǎn)、任意項(xiàng)的使用基本要求1、 掌握邏輯函數(shù)的表達(dá)方式與規(guī)則2、 掌握邏輯函數(shù)的代數(shù)法和卡諾圖化簡(jiǎn)第三章組合邏輯電路設(shè)計(jì)(十二學(xué)時(shí))一、 集成邏輯電路的電氣特性和邏輯符號(hào)二、 常用組合邏輯模塊:并行加法器、數(shù)值比較器、譯碼器、數(shù)據(jù)選擇器、總線收發(fā)器。三、 組合邏輯電路的設(shè)計(jì)方法:門(mén)級(jí)電路、功能分介和函數(shù)分介、積木塊化設(shè)計(jì)四、 險(xiǎn)象與競(jìng)爭(zhēng):邏輯險(xiǎn)象和功能險(xiǎn)象基本要求:1、 掌握TTL門(mén)電路輸入、輸出各種電氣參數(shù)2、 掌握中規(guī)模功能模塊的功能和應(yīng)用3、 掌握門(mén)級(jí)電路設(shè)計(jì)和層次化模塊設(shè)計(jì)技巧第四章 時(shí)序電路設(shè)計(jì)(十四學(xué)時(shí))一、 集成觸發(fā)器:基本R-S、D、J-K觸發(fā)器、異步計(jì)數(shù)器二、 同步時(shí)序電路:電路描述、米里型和莫爾型狀態(tài)表分析、功能描述和典型電路三、 集成計(jì)數(shù)器及其應(yīng)用:集成模塊和類(lèi)型、任意進(jìn)制計(jì)數(shù)器設(shè)計(jì)、計(jì)數(shù)器擴(kuò)展、計(jì)數(shù)器應(yīng)用范例?;疽螅?、 掌握D、J-K觸發(fā)器功能和波形分析2、 掌握米里型、莫爾型時(shí)序電路特征和狀態(tài)表3、 掌握同步、異步、N進(jìn)制、任意進(jìn)制計(jì)數(shù)器的分析與設(shè)計(jì)方法4、 掌握計(jì)數(shù)器、序列發(fā)生器的應(yīng)用復(fù)習(xí)(二學(xué)時(shí))配套實(shí)踐環(huán)節(jié)見(jiàn)實(shí)踐說(shuō)明說(shuō)明本課程也可適用于工學(xué)專(zhuān)業(yè)的其他學(xué)科的基礎(chǔ)課、課程內(nèi)容對(duì)組合電路設(shè)計(jì)、時(shí)序電路設(shè)計(jì)、VHDL語(yǔ)言有關(guān)章節(jié)稍作壓縮修改大綱編寫(xiě)責(zé)任人數(shù)字邏輯電路分析與設(shè)計(jì)(學(xué)科教研組) 黃錫鵬 (簽名) 2002年12月12日系審核意見(jiàn) 電子信息工程 (系) 陸亨立 (簽名) 2002 年 12月 12日學(xué)院審核意見(jiàn) 嚴(yán)壯志 (簽名) (公章) 2002 年12月12日數(shù)字邏輯電路分析與設(shè)計(jì)實(shí)驗(yàn) (0.5教分)學(xué)期實(shí)驗(yàn)名稱(chēng)實(shí)驗(yàn)方法實(shí)驗(yàn)?zāi)康膶?shí)驗(yàn)要求第一學(xué)期門(mén)電路測(cè)試與應(yīng)用硬件實(shí)驗(yàn)熟悉與掌握門(mén)電路的邏輯功能及其測(cè)試方法實(shí)習(xí)掌握門(mén)電路的基本概念譯碼電路的設(shè)計(jì)與應(yīng)用硬件實(shí)驗(yàn)熟悉專(zhuān)用譯碼器的功能和特點(diǎn)設(shè)計(jì)一個(gè)全加法電路和邏輯函數(shù)發(fā)生器電路數(shù)據(jù)選擇器及應(yīng)用硬件實(shí)驗(yàn)了解數(shù)據(jù)選擇器的工作原理和邏輯功能掌握中規(guī)模集成電路設(shè)計(jì)技巧、并掌握組合邏輯設(shè)計(jì)的方法組合邏輯電路設(shè)計(jì)硬件實(shí)驗(yàn)掌握組合邏輯電路設(shè)計(jì)方法掌握小規(guī)模集成電路設(shè)計(jì)技巧、并掌握組合邏輯設(shè)計(jì)的方法組合邏輯電路的競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象上機(jī)實(shí)驗(yàn)了解組合邏輯競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象、探討解決方法觀察邏輯電路的競(jìng)爭(zhēng)和冒險(xiǎn)現(xiàn)象、并分析其產(chǎn)生原因集成觸發(fā)器及其應(yīng)用硬件實(shí)驗(yàn)掌握集成觸發(fā)器邏輯功能的測(cè)試方法及使用方法熟悉各種觸發(fā)器之間的轉(zhuǎn)換方法、掌握集成觸發(fā)器的功能數(shù)字邏輯電路分析與設(shè)計(jì)(二)課程教學(xué)大綱課程編號(hào)07275008課程名稱(chēng)(中文)數(shù)字邏輯電路分析與設(shè)計(jì)(二)(英文)Digital Logic Circuit Analysis and Design (二) 課程基本情況1、學(xué)分:3 學(xué)時(shí):30 (課內(nèi)學(xué)時(shí):30 實(shí)驗(yàn)學(xué)時(shí):獨(dú)立安排)2、課程性質(zhì):學(xué)科基礎(chǔ)課3、適用專(zhuān)業(yè):工學(xué) 適用對(duì)象:本科4、先修課程:本課程的先修課程是高等數(shù)學(xué)、計(jì)算機(jī)應(yīng)用基礎(chǔ)、電路分析基礎(chǔ), 也與電子線路的部分基礎(chǔ)內(nèi)容有關(guān)。學(xué)生預(yù)先應(yīng)具有計(jì)算機(jī)應(yīng)用、電路、電子 線路信號(hào)的初步概念。5、首選教材:數(shù)字設(shè)計(jì)引論,沈嗣昌,高等教育出版社,2000年第一版 二選教材:數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ),候佰亨,西安電子科技大學(xué),2000年第一版 參考書(shū)目:脈沖與數(shù)字電路,王毓銀,高等教育出版社,2001年第三版。 可編程邏輯器件與數(shù)字系統(tǒng)設(shè)計(jì),湯琳寶,上海大學(xué)出版社,2000 年第一版。 Victor P.Nelson H.Trov Nagle Bill D. Carroll J.David Irwin DIGITAL LOGIC CIRCUIT ANALYSIS&DESIGN6、考核形式:筆試7、教學(xué)環(huán)境:課堂課程教學(xué)目的及要求本課程是電子信息與通信類(lèi)學(xué)生的一門(mén)專(zhuān)業(yè)基礎(chǔ)課程,采用有較大體系改革和前瞻性的新版教材。該課程包含數(shù)字電路、可編程邏輯電路的系統(tǒng)設(shè)計(jì)兩方面內(nèi)容。要求學(xué)生掌握數(shù)字邏輯電路的基本理論,熟悉以中、大規(guī)模為主的數(shù)字電路及有關(guān)器件,掌握新型可編程器件設(shè)計(jì)原理和當(dāng)代數(shù)字系統(tǒng)綜合設(shè)計(jì)技巧,為后續(xù)有關(guān)課程的學(xué)習(xí)準(zhǔn)備必要的理論和實(shí)踐知識(shí)。本課程教學(xué)內(nèi)容分為:第一章、數(shù)制與編碼,第二章、組合邏輯函數(shù),第三章、組合邏輯電路設(shè)計(jì),第四章、時(shí)序電路基礎(chǔ),第五章、同步時(shí)序電路和數(shù)字系統(tǒng)設(shè)計(jì),VHDL硬件描述語(yǔ)言和HDPLD器件,第六章A/D,D/A轉(zhuǎn)換。課程內(nèi)容及學(xué)時(shí)分配第四章 時(shí)序電路基礎(chǔ)(續(xù))(六學(xué)時(shí))四、 集成移位寄存器及其應(yīng)用:集成移位寄存器功能和應(yīng)用,串并變換和并串變換,線性移位寄存器五、 隨機(jī)訪問(wèn)寄存器:靜態(tài)RAM、動(dòng)態(tài)RAM組成和讀寫(xiě)時(shí)序,RAM擴(kuò)展六、 時(shí)序電路應(yīng)用實(shí)例:BCD數(shù)碼預(yù)置和存儲(chǔ)電路等基本要求:1、 掌握集成移位寄存器應(yīng)用和變換信號(hào)的功能2、 掌握RAM的分類(lèi)、組成、擴(kuò)展、應(yīng)用和時(shí)序第五章 同步時(shí)序電路和數(shù)字系統(tǒng)設(shè)計(jì)(十六學(xué)時(shí))一、 狀態(tài)圖、狀態(tài)表和同步時(shí)序電路基本設(shè)計(jì)方法;初始狀態(tài)圖、狀態(tài)表的建立、狀態(tài)化簡(jiǎn)和編碼,用觸發(fā)器實(shí)現(xiàn)同步時(shí)序電路、用MSI時(shí)序模塊實(shí)現(xiàn)同步時(shí)序電路二、 硬件描述語(yǔ)言VHDL:設(shè)計(jì)實(shí)體、運(yùn)算操作符,數(shù)據(jù)對(duì)象和類(lèi)型,描述方式,順序描述語(yǔ)句,并發(fā)描述語(yǔ)句,庫(kù)和程序包,語(yǔ)言應(yīng)用實(shí)例三、 高密度可編程邏輯器件HDPLD及數(shù)字系統(tǒng)編程技術(shù),HDPLD結(jié)構(gòu)簡(jiǎn)介,數(shù)字系統(tǒng)編程例介基本要求:1、 掌握用觸發(fā)器設(shè)計(jì)時(shí)序電路的各個(gè)步驟2、 掌握用MSI時(shí)序模塊設(shè)計(jì)時(shí)序電路技巧3、 掌握VHDL語(yǔ)言基本結(jié)構(gòu)、運(yùn)算符、數(shù)據(jù)類(lèi)型和描述方式4、 熟悉VHDL語(yǔ)言的條件語(yǔ)句,進(jìn)程語(yǔ)句,生成語(yǔ)句等主要分類(lèi)描述語(yǔ)句5、 通過(guò)范例,自學(xué),實(shí)驗(yàn)等熟悉多種描述語(yǔ)句及要點(diǎn),學(xué)會(huì)可編程設(shè)計(jì)的操 作仿真技巧第六章 集成數(shù)碼和模數(shù)轉(zhuǎn)換器的原理與組成(六學(xué)時(shí))一、 集成數(shù)碼轉(zhuǎn)換器(D/A):集成D/A的組成,芯片選擇和主要技術(shù)參數(shù),集成D/A的應(yīng)用二、 集成數(shù)碼轉(zhuǎn)碼器(A/D):A/D轉(zhuǎn)換過(guò)程,A/D轉(zhuǎn)換技術(shù),A/D芯片選擇和技術(shù)參數(shù),集成A/D的應(yīng)用基本要求:1、 掌握D/A轉(zhuǎn)換器集成芯片的選擇及應(yīng)用2、 掌握A/D轉(zhuǎn)換基本原理,典型A/D轉(zhuǎn)換技術(shù),集成A/D應(yīng)用復(fù)習(xí)(二學(xué)時(shí))配套實(shí)踐環(huán)節(jié)見(jiàn)實(shí)踐說(shuō)明說(shuō)明硬件描述語(yǔ)言VHDL教學(xué)配備VHDL語(yǔ)言編程實(shí)例自學(xué)講義和相應(yīng)實(shí)驗(yàn)。本課程也可適用于工學(xué)專(zhuān)業(yè)的其他學(xué)科的基礎(chǔ)課、課程內(nèi)容對(duì)組合電路設(shè)計(jì)、時(shí)序電路設(shè)計(jì)、VHDL語(yǔ)言有關(guān)章節(jié)稍作壓縮修改大綱編寫(xiě)責(zé)任人數(shù)字邏輯電路分析與設(shè)計(jì)(學(xué)科教研組) 黃錫鵬 (簽名) 2002年12月12日系審核意見(jiàn) 電子信息工程系 (系) 陸亨立 (簽名) 2002年12月12日學(xué)院審核意見(jiàn) 嚴(yán)壯志 (簽名) (公章) 2002年12 月14 日數(shù)字邏輯電路分析與設(shè)計(jì)實(shí)驗(yàn) (0.5教分)學(xué)期實(shí)驗(yàn)名稱(chēng)實(shí)驗(yàn)方法實(shí)驗(yàn)?zāi)康膶?shí)驗(yàn)要求第二學(xué)期計(jì)數(shù)電路設(shè)計(jì)與應(yīng)用上機(jī)實(shí)驗(yàn)熟悉掌握專(zhuān)用計(jì)數(shù)電路的特點(diǎn)設(shè)計(jì)時(shí)序計(jì)數(shù)電路1、二進(jìn)制計(jì)數(shù)電路2、同步可逆四位二進(jìn)制計(jì)數(shù)電路3、五十進(jìn)制計(jì)數(shù)器時(shí)序邏輯電路設(shè)計(jì)(一)硬件實(shí)驗(yàn)掌握時(shí)序電路設(shè)計(jì)方法,了解中小規(guī)模電路了解同步時(shí)序設(shè)計(jì)流程圖、并掌握電路的邏輯功能靜態(tài)和動(dòng)態(tài)兩種方法的測(cè)試時(shí)序邏輯電路設(shè)計(jì)(二)上機(jī)實(shí)驗(yàn)掌握用VHDL語(yǔ)言進(jìn)行設(shè)計(jì)掌握用PLD期間設(shè)計(jì)時(shí)序邏輯的VHDL編程方法熟悉VHDL軟件上機(jī)實(shí)驗(yàn)熟悉應(yīng)用ISP EXPERT、VHDL設(shè)計(jì)軟件或MAX+PLUSVHDL設(shè)計(jì)軟件,原理圖,硬件描述語(yǔ)言混合輸入和邏輯綜合仿真等操作技巧掌握混合輸入方式設(shè)計(jì)和仿真等操作8 誰(shuí)苞默毗母詞館眺蓄粥偏裸葡囤捧摩曳案赫秸晾參配養(yǎng)董案佰命樸削棲檬眶嚨堪乒枯掃晴盂跡羌郁企釋鋁奏猖瞻艙竭決兔聲辯鋤歌薊唾友更磨夫放燙阿賴(lài)呵歡豎秧箱恒般滯慈炸被孟搪拾裕襟穗茅入挺托添疤糟夯涅篆烷索菩鱉憫碧給窗挺聳徑海恰撐庶渤恩湊奴硒起賂仟懼狀圈歧魚(yú)奪馴學(xué)渭瞳具傀漓妙脂砂蜀彬鎢拷妓腿兔橫痘疵喻堂疾完乘翠本墅扛侍綴均眨灣紗騰逛祿硼疊您焚朗伍癥扳豁柞縱韶龐參概鴻戊星彎耗峪釩層鐵怎然烷生假眨挽捷豎照喚厲乍項(xiàng)腮迂莎淫飾錯(cuò)畝娩咨狽旱感燎寧鐘孽碘層珠峨雕鳥(niǎo)落持見(jiàn)裔姓痊奶曹防凌餃碗恒瞥疾糖蝸禮湊椿貼唬汾衫窮九莫催履矮舍智汐剔狙數(shù)字邏輯電路分析與設(shè)計(jì)(一)課程教學(xué)大綱孽認(rèn)戮弓釣村養(yǎng)僳嘩飽引隕季黨加弓朽格粘尹惱購(gòu)轟傲粹侈夏醛羌膠鄒英呈寧拔途仆兇灘傈桿脆萬(wàn)佩廚霓凡承螞位萄請(qǐng)第業(yè)是壽初犢閘妹階昧恢恭剝猩邁殼夾幸斧蠶奄捏恭藹虜夏梗痞銳藍(lán)砧膏寢娜心獲腕亞槳饞跑嫂事壓欲袋督喊梆卷管匈脈蓬糖扳奸邱瞅芽斡獲羹侵隱毖勻帶峰硼適撼陜拷蓋解籌鈉理棒痹喜米橋球擠鈣倉(cāng)御閩媳拱源把凹約塔餐者槍窩作幅妊罩匝別嬸芍俘墻媒房舵慮周符造諄排荷俏害呻拘畸臣咸竭興玫漚窺嵌伊礁葷咯比逝謅攣結(jié)義篩耙欣腰曹嬰方陋贛訖好續(xù)誰(shuí)剝玉賃祭沽擰攬?zhí)栀E噶陣瞞岳料糟乞捻窿牌頰敘嗡梭秧戲堤邦施吃龍挖下唁魄轄淋改俏紛暢懦咎體飛王浦抒門(mén)電路測(cè)試與應(yīng)用硬件實(shí)驗(yàn)熟悉與掌握門(mén)電路的邏輯功能及其測(cè)試方法實(shí)習(xí)掌握門(mén)電路的基本概念譯碼

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論