模數(shù)實(shí)驗(yàn)下期末試題_第1頁(yè)
模數(shù)實(shí)驗(yàn)下期末試題_第2頁(yè)
模數(shù)實(shí)驗(yàn)下期末試題_第3頁(yè)
模數(shù)實(shí)驗(yàn)下期末試題_第4頁(yè)
模數(shù)實(shí)驗(yàn)下期末試題_第5頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

模數(shù)實(shí)驗(yàn)下期末試題(fromBBS)作者:

胡雨舟題一一.

鎖相環(huán)調(diào)制解調(diào)

1.(給出調(diào)制電路)說(shuō)明C1、C3、Ct、Rt的作用

2.畫(huà)出解調(diào)電路,有源濾波部分可以不畫(huà)

3.寫(xiě)出實(shí)驗(yàn)步驟二.乙類功放

(給出電路)寫(xiě)出放大器效率的測(cè)量和計(jì)算方法三.FPGA

1.可以預(yù)置位的可變模計(jì)數(shù)器

2.如何實(shí)現(xiàn)動(dòng)態(tài)掃描四.脈沖電路

1.積分單穩(wěn)態(tài)和微分單穩(wěn)態(tài)各自的特點(diǎn)和用途

2.74LS系列相對(duì)其它74系列有什么特點(diǎn)?五.綜合實(shí)驗(yàn)

1.畫(huà)出功能框圖

2.說(shuō)明實(shí)驗(yàn)中用到的器件,以及各自的用途

3.說(shuō)一下實(shí)驗(yàn)中遇到哪些故障,以及是如何分析解決的

模擬與數(shù)字電路實(shí)驗(yàn)(下)09-10學(xué)年期末考試試卷一、

鎖相環(huán)調(diào)制解調(diào)(25')1.給出調(diào)制電路,說(shuō)明調(diào)制的實(shí)驗(yàn)步驟。2.畫(huà)出解調(diào)電路,和調(diào)制相連,說(shuō)明解調(diào)的實(shí)驗(yàn)步驟。3.畫(huà)出同步帶和捕捉帶測(cè)試的電路,說(shuō)明同步帶和捕捉帶測(cè)試的實(shí)驗(yàn)步驟。二、乙類功放(15')1.第二級(jí)放大電路560歐姆電阻的作用及其對(duì)放大電路的影響。2.運(yùn)放接地端電阻取值是多少?如何消除振蕩?3.估計(jì)最后一級(jí)最大可能達(dá)到的效率(Vopp=6V,正負(fù)電源都是9V)。三、FPGA實(shí)驗(yàn)(25')1.寫(xiě)出洗衣機(jī)放水態(tài)的D觸發(fā)器輸入表達(dá)式,說(shuō)明設(shè)計(jì)為什么選用one-hot編碼。2.說(shuō)明控制端如何反饋回去給計(jì)數(shù)器清零。3.動(dòng)態(tài)掃描需要幾個(gè)4-7譯碼器?為什么?畫(huà)出依次選通數(shù)碼管的電路。四、脈沖電路(15')1.畫(huà)出環(huán)形振蕩器,說(shuō)明原理,并說(shuō)明環(huán)行振蕩器電阻的取值條件。2.畫(huà)出積分電路,說(shuō)明原理。五、綜合實(shí)驗(yàn)(20')1.畫(huà)出你設(shè)計(jì)的實(shí)驗(yàn)框圖,說(shuō)明原理。2.說(shuō)出一種改進(jìn)或者不同的設(shè)計(jì)方法,器件不限,說(shuō)明原理。/*********************end**************************//*****Bbs上的其他內(nèi)容,2013.01那個(gè)是重點(diǎn)啊,坑爹了~~*****************/2008.121.畫(huà)出FM調(diào)制電路的電路圖(P85,圖4-8),再畫(huà)出FM解調(diào)電路(P89,圖4-9),解釋下原理2.ms是講一講74LS系列的器件和某種器件(可能是MOS器件,這個(gè)我記得不是太清楚了)的比較,總之就要要講出L指low

power

,S指肖特基器件,比MOS器件速度快功耗大,你們?cè)趶?fù)習(xí)的時(shí)候最好也看一下74AS、74S這兩個(gè)系列,因?yàn)殡m然去年沒(méi)考,但是今年也許考3.將一下如何實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)器,就是FPGA那章的,記得是不需要畫(huà)出具體器件的,只要

寫(xiě)出思想原理,我當(dāng)年用的是verilog,于是就寫(xiě)了原理,簡(jiǎn)單寫(xiě)了寫(xiě)語(yǔ)句4.微分型單穩(wěn)態(tài)觸發(fā)器,積分型單穩(wěn)態(tài)觸發(fā)器,畫(huà)原理圖,講功能(P132~133頁(yè)好好看)5.綜合實(shí)驗(yàn)?zāi)氵x做的是什么,講一講原理,你做的過(guò)程中遇到了什么問(wèn)題,怎么解決的然后你有些什么收獲,ok,基本就是篇小的實(shí)驗(yàn)心得2008.12整理(2)一、FM解調(diào)電路1.中心頻率公式,調(diào)整方法2.各個(gè)管腳的作用3.同步帶和捕捉帶的測(cè)量步驟二、乙類功放1、設(shè)計(jì)R1,R2,Rf使放大倍數(shù)為202.耦合電容和退耦電容的作用3.效率的測(cè)量和計(jì)算方法三、FPGA1.根據(jù)狀態(tài)機(jī)寫(xiě)出s1對(duì)應(yīng)觸發(fā)器輸入的表達(dá)式2.解釋動(dòng)態(tài)顯示四、脈沖電路1.積分微分單穩(wěn)的電路特點(diǎn)和作用2.加速電容的作用五、綜合實(shí)驗(yàn)畫(huà)出你做的實(shí)驗(yàn)的功能框圖,寫(xiě)出你遇到的故障及解決方法2010.11.調(diào)制電路的實(shí)驗(yàn)步驟

解調(diào)電路電路圖和實(shí)驗(yàn)步驟

同步捕捉帶測(cè)量電路和步驟2.Re的作用

R1的大小多少及原因,如何消除自激

給Vom算最大效率3.s3的觸發(fā)器輸入方程

如何產(chǎn)生計(jì)數(shù)器清零

解釋動(dòng)態(tài)掃描并作圖表示如何產(chǎn)生4.環(huán)形振蕩器原理及作圖

單穩(wěn)態(tài)積分電路原理及作圖5.綜合實(shí)驗(yàn)電原理圖及原理

用另一種設(shè)計(jì)方法如何改電路2011.1看了好多以前的題目。。不過(guò)考試有好多沒(méi)見(jiàn)過(guò)的啊。。最桑心的是最后一題沒(méi)有了。。1.

LM565內(nèi)部結(jié)構(gòu)及作用;

給解調(diào)電路,C1C2作用及取值依據(jù);

畫(huà)調(diào)制電路,寫(xiě)各元件功能及取值依據(jù),寫(xiě)調(diào)制解調(diào)步驟。

2.

畫(huà)乙類功放電路圖以及除負(fù)載電阻外各元件功能和取值依據(jù)。3.

有四進(jìn)制計(jì)數(shù)器,輸出00

01

10

11,然后有七段數(shù)碼管,要輸出0

1

2

3,請(qǐng)?jiān)O(shè)計(jì)2-7譯碼器;

3個(gè)四進(jìn)制計(jì)數(shù)器和數(shù)碼管,動(dòng)態(tài)顯示,用2-7譯碼器及其他東西,畫(huà)電路,說(shuō)原理。4.

用三極管搭脈沖電路從0~12V變?yōu)榉匆环矗ň唧w忘了),畫(huà)出電路。。

正寬脈沖變?yōu)樨?fù)窄脈沖要用什么穩(wěn)態(tài)電路,畫(huà)電路,寫(xiě)各元件功能及取值。2011.121、FM調(diào)制解調(diào)電路(給出調(diào)制電路)

(1)什么是捕捉帶和同步帶?畫(huà)出測(cè)量的電路圖,并說(shuō)明實(shí)驗(yàn)步驟。還有一問(wèn)忘了。。(10分)

(2)畫(huà)出解調(diào)電路電路圖,并且連上調(diào)制電路,并且說(shuō)明調(diào)制解調(diào)電路的實(shí)驗(yàn)原理和測(cè)量步驟。(10分)

(3)除了FM外,鎖相環(huán)還有什么應(yīng)用?(5分)2、乙類功放,不給電路

(1)乙類功放為什么效率低于理論值?給出Vom、VCC,理論值是多少?怎樣提高效率?(10分)

(2)設(shè)計(jì)一個(gè)輸入200mV幅度,輸出峰峰值12V,效率不低于40%的電路。(10分)

(3)忘了(5分)3、FPGA,不給電路

(1)用兩個(gè)陽(yáng)極數(shù)碼管、兩個(gè)陰極數(shù)碼管、若干D觸發(fā)器、點(diǎn)阻電容、門電路、一個(gè)4-7譯碼器、1kHz和1Hz的信號(hào)源(可能還有一些元件吧)畫(huà)一個(gè)時(shí)間(十分、分、十秒、秒)顯示電路。(25分)

(2)把驅(qū)動(dòng)電流變小的電路,給出9012和電阻。(5分)4、(1)74LS、74AS、74HC有什么特點(diǎn)?什么是OC門、施密特門?什么事扇出系數(shù)?(10分)

(2)用D觸發(fā)器、門電路、電阻電容畫(huà)一個(gè)1kHz的方波發(fā)生器,并說(shuō)明電阻電容有沒(méi)有限制,為什么?(貌似還有一些問(wèn)。。。)(10分)

2013.01這學(xué)期5個(gè)實(shí)驗(yàn),可以說(shuō)只考了三個(gè),F(xiàn)PGA的80',門電路20',鎖相環(huán)20'一、FPGA,基本是考數(shù)邏1.

同步清零和異步清零三位計(jì)數(shù)器,用了一個(gè)cb4ce和cb4re,輸出00,01,102.用兩個(gè)D觸發(fā)器設(shè)計(jì)00,01,11三種狀態(tài)的計(jì)數(shù)器3.設(shè)計(jì)3選1數(shù)據(jù)選擇器,門電路實(shí)現(xiàn)4.設(shè)計(jì)2-3譯碼器,門電路實(shí)現(xiàn)5.畫(huà)出計(jì)數(shù)器0-999,用cd4ce及門電路實(shí)現(xiàn),用2,3,4設(shè)計(jì)的東西加4-7譯碼、十進(jìn)制計(jì)數(shù)器、3個(gè)共陰數(shù)碼管、1Hz和1kHz信號(hào),設(shè)計(jì)動(dòng)態(tài)掃描的秒信號(hào)顯示電路6.兩個(gè)ADD4和四個(gè)D觸發(fā)器設(shè)計(jì)一個(gè)十進(jìn)制加法計(jì)數(shù)器二、1.考了一個(gè)三輸入TTL與非門的內(nèi)部結(jié)構(gòu),分析輸入全1時(shí)內(nèi)部4個(gè)三極管的狀態(tài)2.有一個(gè)為0時(shí)的管子狀態(tài)。3.解釋74LS用的抗飽和晶體管特點(diǎn),4.解釋OC門,施密特非門特點(diǎn)三、鎖相環(huán)1.畫(huà)解調(diào)電路圖,工作原理,操作步驟2.低通濾波電容設(shè)計(jì)原理/*******************************cry****************************************/第一題:FPGA三個(gè)計(jì)數(shù)器輸出顯示,一個(gè)用靜態(tài),兩個(gè)用動(dòng)態(tài)。限制用2個(gè)4-7譯碼器,用D觸發(fā)和門電路畫(huà)出顯示電路用9012或9013畫(huà)顯示管驅(qū)動(dòng)電路8進(jìn)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論