版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
第一章測試1【單選題】(10分)(100111011.011)2=()16A.16B.3B.83B.3C.13B.6D.9D.B2【單選題】(10分)已知字母Z的ASCII碼是5AH,則字母Y的ASCII碼是()。A.101100HB.59HC.5BHD.1011010B3【單選題】(10分)二進制數(shù)110000轉換為十六進制數(shù)等于()。A.30B.77C.D7D.74【單選題】(10分)二進制數(shù)1010.101對應的十進制數(shù)是()。A.16.75B.10.625C.12.75D.11.335【單選題】(10分)十六進制數(shù)1A2對應的十進制數(shù)是()。A.578B.308C.208D.4186【單選題】(10分)有一個數(shù)是123,它與十六進制數(shù)53相等,則該數(shù)是()進制。A.2B.8C.5D.107【單選題】(10分)下列4個無符號十進制整數(shù)中,能用8個二進制位表示的是()。A.296B.313C.257D.2018【多選題】(10分)(2004)10+(32)16的結果是()。A.(806)16B.(4006)8C.(111000000110)2D.(2054)109【判斷題】(10分)十進制25對應的8421BCD碼為(100101)8421BCD。A.錯B.對10【單選題】(10分)(01110010)格雷碼=()余3BCDA.01010011B.10000110C.01000010D.01100100第二章測試1【判斷題】(10分)在邏輯運算中,如果F+G=1,則F=1-G。A.錯B.對2【單選題】(10分)A,B,C是輸入變量,Y是輸出變量,請寫出Y的最簡或與表達式。A.Y=A'BC+ABC'+AB'CB.Y=A'B'+A'C'+B'C'+ABCC.Y=(A+B'+C')(A'+B'+C)(A'+B+C')D.Y=(A+B)(A+C)(B+C)(A'+B'+C')3【多選題】(10分)假設一個邏輯函數(shù)的卡諾圖如下圖所示,請寫出其對應的約束條件。A.AB=0B.A'B+AB'=1C.A=BD.A'=B4【單選題】(10分)以下表達式符合邏輯運算法則的是()。A.1+1=10B.A+1=1C.0<1D.1+0=05【多選題】(10分)邏輯變量的取值1和0在電路中通常用()表示。A.其他選項都不對B.電壓的高、低C.開關的閉合、斷開D.電流的有、無6【多選題】(10分)邏輯函數(shù)的表示方法中具有唯一性的是()。A.卡諾圖B.邏輯圖C.表達式D.真值表7【單選題】(10分)A+BC=()。A.A+BB.B+CC.(A+B)(A+C)D.A+C8【多選題】(10分)在何種輸入條件下,或非運算的結果是邏輯0。A.全部輸入為0B.任一輸入為1C.任一輸入為0,其他輸入為1D.全部輸入為19【判斷題】(10分)邏輯變量的取值1比0大。A.對B.錯10【判斷題】(10分)如果兩個邏輯函數(shù)具有相同的真值表,則這兩個邏輯函數(shù)必然相等。A.錯B.對第三章測試1【判斷題】(10分)假設Vdd=5V,CMOS反相器的噪聲容限均比TTL反相器的噪聲容限高。A.對B.錯2【判斷題】(10分)所有的集成邏輯門其輸入端個數(shù)都超過1個。A.對B.錯3【多選題】(10分)三極管作為開關使用時是處于()狀態(tài)。A.倒置B.截止C.飽和D.放大4【多選題】(10分)以下門電路中,可以實現(xiàn)“線與”的是()。A.OD門B.三態(tài)門C.與非門D.OC門5【單選題】(10分)某二輸入端的TTL門輸出允許的灌電流和拉電流分別為IOL=15mA,IOH=4mA,允許的輸入低電平和高電平電流分別為IIL=1.5mA,IIH=50uA。該TTL門能帶()個同類型的門。A.80B.40C.8D.106【多選題】(10分)在CMOS門電路中,輸出端能并聯(lián)使用的電路有()。A.與非門B.三態(tài)門C.或門D.OD門7【單選題】(10分)對于CMOS門電路,以下說法的是()。A.輸入端接510K歐姆的大電阻到地相當于接高電平B.噪聲容限與電源電壓有關C.輸入端懸空會造成邏輯出錯D.輸入端接510歐姆的小電阻到地相當于接低電平8【單選題】(10分)某2輸入端集成門電路,其輸入低電平電流為1mA,輸入高電平電流為10uA,灌電流最大值為8mA,拉電流最大值為400uA,則其扇出系數(shù)為N=()。A.40B.10C.20D.89【單選題】(10分)如圖所示電路均為TTL電路,能顯示F=A'功能的電路是()。A.CB.BC.AD.D10【單選題】(10分)OD門電路如圖所示,其輸出函數(shù)為()。A.F=(AB+BC)'B.F=AB+BCC.F=(A+B)(B+C)D.F=(ABBC)'第四章測試1【多選題】(10分)能夠設計一般組合邏輯電路的電路包括()。A.譯碼器B.加法器C.編碼器D.數(shù)據(jù)選擇器2【多選題】(10分)組合邏輯電路設計的最簡是指()。A.器件之間的連線最少B.電路所用的器件數(shù)量最少C.電路邏輯表達式最簡D.器件的種類最少3【單選題】(10分)表達式F=AB'+BC'有可能產(chǎn)生()型的冒險。A.0和1B.1C.0D.其他選項都不對4【判斷題】(10分)用一片74LS138實現(xiàn)邏輯函數(shù)時,最多能實現(xiàn)3個變量的函數(shù),在實現(xiàn)過程中需要將函數(shù)表達式變換為最小項標準式的與非與非式。A.錯B.對5【多選題】(10分)若使用4位超前進位加法器74LS283組成兩個十位二進制數(shù)的減法器,最高位的74LS283的Co,S3,S2的可能取值組合有()。A.011B.001C.000D.0106【單選題】(10分)一個8選1MUX的輸出兩個互補的端子Y和Y',這兩個輸出端的表達式是()。A.Y=E(mi*Di),Y'=(E(mi*Di))'B.Y=E(mi*Di),Y'=E(mi'*Di)C.Y=E(mi*Di),Y'=E(mi*Di)'D.Y=E(mi*Di),Y'=E(mi*Di')7【單選題】(10分)組合邏輯電路的輸出取決于()。A.輸入信號的現(xiàn)態(tài)B.輸入信號的現(xiàn)態(tài)和輸出信號變化前的現(xiàn)態(tài)C.其它選項都不對D.輸出信號的現(xiàn)態(tài)8【單選題】(10分)編碼器譯碼器電路中,()電路的輸出為二進制代碼。A.編碼器B.譯碼器C.編碼器和譯碼器D.其它選項都不對9【單選題】(10分)二-十進制的編碼器指的是()。A.二進制和十進制電路B.其它選項都不對C.將0~9十個數(shù)轉換為二進制代碼D.將二進制代碼轉換成0~9十個數(shù)10【單選題】(10分)二進制譯碼器指的是()。A.將二進制代碼轉換成某個特定的控制信息B.具有以上兩種功能C.將某個特定的控制信息轉換為二進制D.其它選項都不對第五章測試1【判斷題】(10分)當同步時序電路中存在無效循環(huán)時,電路不能自啟動。A.對B.錯2【判斷題】(10分)在同步時序電路設計過程中,如果最簡狀態(tài)表中有2^N個狀態(tài),且用N個觸發(fā)器實現(xiàn)該電路,則不需要檢查自啟動能力。A.對B.錯3【單選題】(10分)如果一個寄存器的數(shù)碼是“同時輸入,同時輸出”,則該寄存器是采用()。A.并行輸入,串行輸出B.串行輸入,串行輸出C.并行輸入,并行輸出D.串行輸入,并行輸出4【單選題】(10分)同步十進制加法計數(shù)器的初態(tài)為Q3Q2Q1Q0=0000,則當?shù)?個CP到來時Q3Q2Q1Q0=()。A.0101B.0110C.1011D.00115【判斷題】(10分)在使用74LS161的清零功能設計計數(shù)器時會存在過渡態(tài)。A.錯B.對6【單選題】(10分)以下不屬于時序電路的是()。A.譯碼器B.寄存器C.同步計數(shù)器D.觸發(fā)器7【單選題】(10分)利用集成計數(shù)器74LS161構成的電路如下圖所示,請判斷該電路實現(xiàn)的計數(shù)器模值是()。A.7B.8C.10D.98【判斷題】(10分)時序邏輯電路的輸出狀態(tài)不僅與前一刻電路的輸出狀態(tài)有關,還與電路當前的輸入變量組合有關。A.對B.錯9【判斷題】(10分)移位寄存器不僅可以寄存代碼,還可以實現(xiàn)數(shù)據(jù)的串-并轉換和處理。A.錯B.對10【判斷題】(10分)雙向移位寄存器即可以將數(shù)碼左移,也可以右移。A.對B.錯第六章測試1【單選題】(10分)下列標識符中,不合法的是()。A.9moonB.signalC.State0D.Not_A_T2【單選題】(10分)如果wire類型的變量說明后未被幅值,則其缺省值為()。A.1B.0C.xD.z3【單選題】(10分)已知x=4’b1001,y=4’0110,則x的4位補碼為4’b1111,而y的4位的補碼為()。A.4’b0010B.4’b0110C.4’b1010D.4’b11114【單選題】(10分)P,Q,R都是4bit的輸入矢量,下面哪一種表達形式是正確的()。A.inputP[3:0],Q,R;B.inputP,Q,R[3:0];C.inputP[3:0],Q[3:0],R;D.input[3:0]P,Q,R;5【單選題】(10分)在verilog語言中,a=4b’1011,那么&a=()。A.4b’1111B.1b’0C.1b’1D.4b’10116【單選題】(10分)已知“a=1b’1;b=3b'001;”那么{a,b}=()。A.4'b1001B.3'b001C.4'b0011D.3'b1017【判斷題】(10分)EDA指的是電子設計自動化。A.錯B.對8【單選題】(10分)VerilogHDL的端口聲明語句中,用()關鍵字聲明端口為雙向端口。A.INOUTB.inoutC.BUFFERD.buffer9【判斷題】(10分)阻塞式賦值語句是<=,非阻塞式賦值語句是=。A.錯B.對10【判斷題】(10分)目前比較流行的硬件描述語言主要有VerilogHDL和VHDL。A.對B.錯第七章測試1【單選題】(10分)需要定時刷新的半導體存儲器芯片是()。A.DRAMB.SRAMC.EPROMD.FlashMemory2【單選題】(10分)4片16K×8存儲芯片可以設計成()容量的存儲器。A.16K×32B.32K×4C.32K×16D.64K×83【單選題】(10分)某存儲容量為1K×8的RAM,其地址線有()條。A.10B.1KC.8D.1004【單選題】(10分)欲將容量為256×1的RAM擴展為1024×8,則需要控制各片選端的輔助譯碼器的輸入端數(shù)為()個。A.8B.4C.2D.35【單選題】(10分)具有對半導體存儲器的存儲單元進行選擇作用的是存儲器的()。A.片選控制B.讀寫控制電路C.存儲矩陣D.地址譯碼器6【單選題】(10分)RAM在正常工作情況下具有的功能是()。A.只有讀B.只有寫C.不可讀,也不可寫D.可以讀,也可以寫7【單選題】(10分)ROM的電源突然斷電后再接通電源,其存儲的內(nèi)容將()。A.全為0B.不確定C.保持不變D.全部改變8【單選題】(10分)RAM的I/O端口為輸入端口時,應使得()。A.CS'=0,R/W'=1B.CS'=0,R/W'=0C.CS'=1,R/W'=1D.CS'=1,R/W'=09【單選題】(10分)ROM在正常運行時具有()功能。A.無讀/寫B(tài).無讀/無寫C.讀/寫D.讀/無寫10【判斷題】(10分)要擴展成32K×16的ROM,需要128片512X8的ROM。A.錯B.對第八章測試1【單選題】(10分)下列電路中具有回差特性的是()。A.JK觸發(fā)器B.施密特觸發(fā)器C.RS觸發(fā)器D.D觸發(fā)器2【單選題】(10分)由555定時器構成的施密特觸發(fā)器,如果改變5管腳的控制電壓VCO,則()。A.改變輸出電壓Uo的幅值B.改變低電平UOH的值C.改變回差電壓D.改變低電平UOL的值3【單選題】(10分)由555定時器構成的單穩(wěn)態(tài)觸發(fā)器正常工作時,若加入輸入負脈沖,即輸入波形出現(xiàn)下降沿時,則單穩(wěn)態(tài)觸發(fā)器的輸出一定為()。A.不確定B.負脈沖C.高電平D.低電平4【單選題】(10分)單穩(wěn)態(tài)觸發(fā)器的輸出脈沖寬度取決于()。A.電源電壓B.定時電阻、電容的數(shù)值C.觸發(fā)脈沖幅度D.觸發(fā)脈沖寬度5【單選題】(10分)由555定時器構成的多諧振蕩器,改變輸出波形占空比的方法是()。A.改變電容CB.同時改變電源電壓和電容C.改變電源電壓D.改變電阻R1和R26【單選題】(10分)多諧振蕩器能產(chǎn)生()。A.矩形脈沖B.正弦波C.三角波D.鋸齒波7【單選題】(10分)能把正弦波變成同頻率方波的電路是()。A.雙穩(wěn)態(tài)觸發(fā)器B.多諧振蕩器C.單穩(wěn)態(tài)觸發(fā)器D.施密特觸發(fā)器8【多選題】(10分)脈沖整形電路有()。A.多諧振蕩器B.單穩(wěn)態(tài)觸發(fā)器C.施密特觸發(fā)器9【單選題】(10分)以下各電路中,可以產(chǎn)生脈沖定時的有()。A.其他選項都不對B.單穩(wěn)態(tài)觸發(fā)器C.多諧振蕩器D.施密特觸發(fā)器10【判斷題】(10分)施密特觸發(fā)器的正向閾值電壓一定大于負向閾值電壓。A.對B.錯第九章測試1【單選題】(20分)一個無符號8位的DAC,其分辨率為()位。A.4B.1C.8D.102【單選題】(20分)將一個時間上連續(xù)變化的模擬量轉換為時間上離散的模擬量的過程是()。A.編碼B.保持C.量化D.采樣3【單選題】(20分)以下四種轉換器中,()是A/D轉換器且轉換速度最高。A.雙積分型B.施密特觸發(fā)器C.并聯(lián)比較型D.逐次逼近型4【單選題】(20分)D/A轉換器的分辨率取決于()。A.參考電壓的大小B.輸入二進制的位數(shù)C.其它選項都不對D.輸出模擬電壓的大小5【判斷題】(20分)A/D轉換器在轉換過程中必然出現(xiàn)量化誤差。A.對B.錯第十章測試1【單選題】
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025屆山東德州一中物理高一第一學期期中考試模擬試題含解析
- 浙江省五校2025屆物理高三上期中聯(lián)考試題含解析
- GB/T 44574-2024建筑排水管道系統(tǒng)防污染用塑料止回閥
- 2024年樓宇監(jiān)控系統(tǒng)項目提案報告模范
- 2024年防靜電手套項目提案報告模范
- 2024年小區(qū)套房裝修合同書
- 常年知識產(chǎn)權顧問合同協(xié)議
- 建筑項目貸款合同范例
- 標準版工程居間合同書
- 房產(chǎn)贈與中限制競爭的條款
- 2024年新人教版三年級數(shù)學上冊《教材練習12練習十二(附答案)》教學課件
- 全國食品安全宣傳周誠信尚儉共享食安食品安全課件
- 部編版五年級上冊快樂讀書吧練習題含答案
- 2024年石家莊市長安區(qū)四年級數(shù)學第一學期期末復習檢測試題含解析
- 2024年中小學“1530”安全教育實施方案
- 生豬屠宰獸醫(yī)衛(wèi)生人員考試題庫答案(414道)
- 2024-2030年中國高純鍺 (HPGE) 輻射探測器行業(yè)運營前景及發(fā)展現(xiàn)狀調(diào)研報告
- 《第三單元 圖形化編程之聰明的角色 第1節(jié) 廣播火箭發(fā)射》教學設計-2024-2025學年川教版信息技術(2019)五年級上冊
- YY/T 0063-2024醫(yī)用電氣設備醫(yī)用診斷X射線管組件焦點尺寸及相關特性
- 子宮頸胃型腺癌臨床診治中國專家共識(2024年版)解讀
- 導截流設計及施工方案
評論
0/150
提交評論