數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下臨沂大學(xué)_第1頁
數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下臨沂大學(xué)_第2頁
數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下臨沂大學(xué)_第3頁
數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下臨沂大學(xué)_第4頁
數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下臨沂大學(xué)_第5頁
已閱讀5頁,還剩30頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下臨沂大學(xué)臨沂大學(xué)

第一章測試

數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分。()

A:錯(cuò)B:對(duì)

答案:對(duì)

十進(jìn)制數(shù)(9)10比十六進(jìn)制數(shù)(9)16小。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

邏輯變量的取值,1比0大。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)

2019個(gè)1連續(xù)異或的結(jié)果是1。()

A:錯(cuò)B:對(duì)

答案:對(duì)

要控制小狗向上移動(dòng)10步,命令是()

A:4

B:移動(dòng)10步C:16D:面向90度,移動(dòng)10步E:面向0度,移動(dòng)10步F:2

G:面向180度,移動(dòng)10步H:1

答案:4

;面向0度,移動(dòng)10步

若輸入變量A、B全為1時(shí),輸出F=0,則其輸入與輸出關(guān)系是:()

A:與非B:或C:與D:非

答案:與非

與模擬電路相比,數(shù)字電路主要的優(yōu)點(diǎn)有:()

A:容易設(shè)計(jì)B:抗干擾能力強(qiáng)C:保密性好D:通用性強(qiáng)

答案:抗干擾能力強(qiáng);保密性好;通用性強(qiáng)

在何種輸入情況下,“與非”運(yùn)算的結(jié)果是邏輯0。()

A:全部輸入是0B:僅一輸入是0C:全部輸入是1D:任一輸入是0

答案:全部輸入是1

電路如圖(a),(b)所示,設(shè)開關(guān)閉合為1、斷開為0;燈亮為1、燈滅為0。燈的狀態(tài)F

對(duì)開關(guān)A、B、C的邏輯函數(shù)表達(dá)式分別為:()。

A:B:C:D:

答案:

用8421BCD碼表示的十進(jìn)制數(shù)45,可以寫成:()

A:[01000101]BCDB:75C:[1010111]BCDD:[1011101]BCD

答案:[01000101]BCD

下列四個(gè)數(shù)中,最大的數(shù)是:()

A:(001010000010)8421BCD;B:(AF)16C:(10100000)2D:(198)10

答案:(10100000)2

第二章測試

邏輯函數(shù)表達(dá)式的化簡結(jié)果是唯一的。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)

若兩個(gè)函數(shù)具有相同的真值表,則兩個(gè)邏輯函數(shù)必然相等。()

A:錯(cuò)B:對(duì)

答案:對(duì)

約束項(xiàng)就是邏輯函數(shù)中不允許出現(xiàn)的變量取值組合,用卡諾圖化簡時(shí),可將約束項(xiàng)當(dāng)作1,也可當(dāng)作0。()

A:錯(cuò)B:對(duì)

答案:對(duì)

有冒險(xiǎn)必然存在競爭,有競爭就一定引起冒險(xiǎn)。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)

在利用卡諾圖進(jìn)行邏輯表達(dá)式化簡時(shí),4個(gè)最小項(xiàng)合并成一項(xiàng)時(shí)可以消去的變量的個(gè)數(shù)是:()

A:4B:3C:2D:1

答案:2

L=AB+C的對(duì)偶式為:()

A:ABCB:A+B+CC:(A+B)CD:A+BC

答案:(A+B)C

下列幾種說法中錯(cuò)誤的是:()

A:卡諾圖中1的個(gè)數(shù)和0的個(gè)數(shù)相同B:同一個(gè)卡諾圖化簡結(jié)果可能不是唯一的C:任何邏輯函數(shù)都可以用卡諾圖表示D:邏輯函數(shù)的卡諾圖是唯一的

答案:卡諾圖中1的個(gè)數(shù)和0的個(gè)數(shù)相同

函數(shù)F(A,B,C)=AB+BC+AC的最小項(xiàng)表達(dá)式為:()

A:F(A,B,C)=∑m(3,5,6,7)B:F(A,B,C)=∑m(2,4,6,7)C:F(A,B,C)=∑m(0,2,3,4)D:F(A,B,C)=∑m(0,2,4)

答案:F(A,B,C)=∑m(0,2,4)

引起組合電路中競爭與險(xiǎn)象的原因是:()

A:邏輯關(guān)系錯(cuò)B:電路時(shí)延C:干擾信號(hào)D:電源不穩(wěn)定

答案:電路時(shí)延

邏輯函數(shù)Y=ABC+A+B+C的最簡與或形式為:()

A:0

B:A+B+CC:1D:已是最簡與或形式

答案:A+B+C

下列函數(shù)中,是最小項(xiàng)表達(dá)式形式的是:(

)。

A:B:C:D:

答案:

A:B:C:D:

答案:

A:B:C:D:

答案:

A:B:C:D:

答案:

A:

B:C:D:

答案:

第三章測試

將二個(gè)或二個(gè)以上的普通TTL與非門的輸出端直接相連,可實(shí)現(xiàn)線與。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

CMOS門電路的閑置輸入端可以懸空。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)

CMOS或非門與TTL或非門的邏輯功能完全相同。()

A:錯(cuò)B:對(duì)

答案:對(duì)

當(dāng)TTL與非門的輸入端懸空時(shí)相當(dāng)于輸入為邏輯1。()

A:對(duì)B:錯(cuò)

答案:對(duì)

以下電路中常用于總線應(yīng)用的:()

A:CMOS與非門B:TSL傳輸門C:OC門D:漏極開路門

答案:TSL傳輸門

在TTL邏輯門中,為實(shí)現(xiàn)“線與”,應(yīng)選用:()

A:與非門B:OC門C:三態(tài)門D:異或門

答案:OC門

可用于總線結(jié)構(gòu)進(jìn)行分時(shí)傳輸?shù)拈T電路是:()

A:OCB:同或門C:異或門D:三態(tài)門

答案:三態(tài)門

以下電路中可以實(shí)現(xiàn)“線與”功能的有:()

A:與非門B:三態(tài)輸出門C:漏極開路門D:集電極開路門

答案:漏極開路門;集電極開路門

三極管作為開關(guān)使用時(shí),要提高開關(guān)速度,可以:()

A:降低飽和深度B:采用抗飽和三極管C:采用有源泄放回路D:增加飽和深度

答案:降低飽和深度;采用抗飽和三極管;采用有源泄放回路

CMOS數(shù)字集成電路與TTL數(shù)字集成電路相比突出的優(yōu)點(diǎn)是:()

A:高速度B:電源范圍寬C:低功耗D:抗干擾能力強(qiáng)

答案:電源范圍寬;低功耗;抗干擾能力強(qiáng)

對(duì)于TTL與非門閑置輸入端的處理,可以:()

A:通過3kΩ電阻接電源B:接地C:接電源D:與有用輸入端并聯(lián)

答案:通過3kΩ電阻接電源;接電源;與有用輸入端并聯(lián)

在正邏輯條件下,如圖所示的邏輯電路為(

)。

A:與非門

B:非門

C:或門

D:與門

答案:與門

已知某二變量輸入邏輯門的輸入A、B及輸出Y的波形如圖所示,則可判斷該邏輯門為:(

)。

A:與非門

B:或非門

C:異或門

D:與門

答案:與門

第四章測試

編碼與譯碼是互逆的過程。()

A:錯(cuò)B:對(duì)

答案:對(duì)

共陽接法發(fā)光二極管數(shù)碼顯示器需選用有效輸出為高電平的七段顯示譯碼器來驅(qū)動(dòng)。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

八路數(shù)據(jù)分配器的地址輸入(選擇控制)端有8個(gè)。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

十六路數(shù)據(jù)選擇器的地址輸入(選擇控制)端的個(gè)數(shù)為:()

A:4B:8C:16D:2

答案:4

欲對(duì)全班43個(gè)學(xué)生以二進(jìn)制代碼編碼表示,最少需要二進(jìn)制碼的位數(shù)是:()

A:8B:43C:5D:6

答案:6

利用2個(gè)74LS138和1個(gè)非門,可以擴(kuò)展得到1個(gè)()線譯碼器。

A:無法確定B:3-8C:4-16D:2-4

答案:4-16

一位8421BCD碼譯碼器的數(shù)據(jù)輸入線與譯碼輸出線的組合是:()

A:4:10B:2:4C:1:10D:4:6

答案:4:10

已知74LS138譯碼器的輸入三個(gè)使能端(E1=1,E2A=E2B=0)時(shí),地址碼A2A1A0=011,)。則輸出Y7~Y0是:()

A:11111111B:11110111C:11111101D:10111111

答案:11110111

與4位串行進(jìn)位加法器比較,使用超前進(jìn)位全加器的目的是:()

A:完成4位串行加法B:完成4位加法C:完成自動(dòng)加法進(jìn)位D:提高運(yùn)算速度

答案:提高運(yùn)算速度

如圖所示組合邏輯電路的功能為半加器。()

A:對(duì)B:錯(cuò)

答案:對(duì)

如圖所示所示組合邏輯電路的功能為:()

A:判斷輸入變量是否相等

B:判斷輸入變量的奇偶性

C:實(shí)現(xiàn)輸入變量的相減

D:實(shí)現(xiàn)輸入變量的相加

答案:判斷輸入變量是否相等

用數(shù)據(jù)選擇器實(shí)現(xiàn)邏輯函數(shù)的邏輯圖如圖所示,則邏輯函數(shù)Y=AB+BC+AC。()

A:對(duì)B:錯(cuò)

答案:對(duì)

如圖所示,圖中Y的最簡與或表達(dá)式為:()

A:B:C:D:

答案:

A:錯(cuò)B:對(duì)

答案:錯(cuò)

第五章測試

RS觸發(fā)器的約束條件RS=0表示不允許出現(xiàn)R=S=1的輸入。()

A:對(duì)B:錯(cuò)

答案:對(duì)

由兩個(gè)TTL或非門構(gòu)成的基本RS觸發(fā)器,當(dāng)R=S=0時(shí),觸發(fā)器的狀態(tài)為不定。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)

同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。()

A:對(duì)B:錯(cuò)

答案:對(duì)

對(duì)邊沿JK觸發(fā)器,在CP為高電平期間,當(dāng)J=K=1時(shí),狀態(tài)會(huì)翻轉(zhuǎn)一次。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

下列觸發(fā)器中沒有約束條件的是:()

A:邊沿D觸發(fā)器B:基本RS觸發(fā)器C:主從RS觸發(fā)器D:同步RS觸發(fā)器

答案:邊沿D觸發(fā)器

如果把觸發(fā)器的JK輸入端接到一起,該觸發(fā)器就轉(zhuǎn)換成()觸發(fā)器。

A:RSB:T′C:TD:D

答案:T

同步RS觸發(fā)器的兩個(gè)輸入信號(hào)RS為00,要使它的輸出從0變成1,它的RS應(yīng)為:()

A:00B:10C:01D:11

答案:01

如果把D觸發(fā)器的輸出Q反饋連接到輸入D,則輸出Q的脈沖波形的頻率為CP脈沖頻率f的:()

A:二倍頻B:二分頻C:不變D:四分頻

答案:不變

要使JK觸發(fā)器的輸出Q從1就成0,它的輸入信號(hào)JK就為:()

A:無法確定B:00C:01D:10

答案:01

邊沿式D觸發(fā)器是一種()穩(wěn)態(tài)電路。()

A:單B:雙C:多D:無

答案:雙

如果觸發(fā)器的次態(tài)僅取決于CP()時(shí)輸入信號(hào)的狀態(tài),就可以克服空翻。

A:上升(下降)沿B:無法確定C:低電平D:高電平

答案:上升(下降)沿

為實(shí)現(xiàn)如圖所示的觸發(fā)器邏輯功能轉(zhuǎn)換,虛線框中應(yīng)為:(

)。

A:或門

B:與門

C:異或門

D:非門

答案:非門

已知某觸發(fā)器的功能表如表所示(A、B為觸發(fā)器的輸入),則其輸出信號(hào)的表達(dá)式為:(

)。

A:B:C:D:

答案:

第六章測試

時(shí)序邏輯電路的特點(diǎn)是:電路任一時(shí)刻的輸出狀態(tài)與同一時(shí)刻的輸入信號(hào)有關(guān),與原有狀態(tài)沒有任何的聯(lián)系。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)

異步時(shí)序電路的各級(jí)觸發(fā)器類型不同。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)

時(shí)序電路中一定含有記憶功能的器件。()

A:對(duì)B:錯(cuò)

答案:對(duì)

把一個(gè)5進(jìn)制計(jì)數(shù)器與一個(gè)10進(jìn)制計(jì)數(shù)器串聯(lián)可得到15進(jìn)制計(jì)數(shù)器。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)

計(jì)數(shù)器的模是指構(gòu)成計(jì)數(shù)器的觸發(fā)器的個(gè)數(shù)。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

同步時(shí)序電路具有統(tǒng)一的時(shí)鐘CP控制。()

A:對(duì)B:錯(cuò)

答案:對(duì)

同步計(jì)數(shù)器和異步計(jì)數(shù)器比較,同步計(jì)數(shù)器的最顯著優(yōu)點(diǎn)是:()

A:工作速度快B:不受時(shí)鐘CP控制C:觸發(fā)器利用率高D:電路簡單

答案:工作速度快

N個(gè)觸發(fā)器可以構(gòu)成能寄存()位二進(jìn)制數(shù)碼的寄存器。

A:N-1B:NC:2ND:N+1

答案:N

根據(jù)組成計(jì)數(shù)器的各觸發(fā)器狀態(tài)翻轉(zhuǎn)的時(shí)間與CP的關(guān)系分類,計(jì)數(shù)器可分為哪兩種:()

A:二、十和N進(jìn)制B:摩爾型和米里型C:加法、減法及加減可逆D:同步和異步

答案:同步和異步

四個(gè)觸發(fā)器組成的環(huán)行計(jì)數(shù)器最多有多少個(gè)有效狀態(tài)。()

A:4B:6C:16D:8

答案:4

8位移位寄存器,串行輸入時(shí)經(jīng)()個(gè)脈沖后,8位數(shù)碼全部移入寄存器中。

A:2B:8C:4D:1

答案:8

下列電路中,不屬于時(shí)序邏輯電路的是:()

A:數(shù)據(jù)選擇器B:譯碼器C:計(jì)數(shù)器D:移位寄存器

答案:數(shù)據(jù)選擇器;譯碼器

某計(jì)數(shù)器的輸出波形如圖所示,該計(jì)數(shù)器是:(

A:七進(jìn)制計(jì)數(shù)器

B:五進(jìn)制計(jì)數(shù)器C:四進(jìn)制計(jì)數(shù)器D:六進(jìn)制計(jì)數(shù)器

答案:六進(jìn)制計(jì)數(shù)器

如圖所示的電路(圖中為上升沿Jk觸發(fā)器),設(shè)觸發(fā)器當(dāng)前狀態(tài)Q3

Q2

Q1為“100”,則在時(shí)鐘作用下,觸發(fā)器下一狀態(tài)(Q3

Q2

Q1)為:()

A:“100”

B:“101”

C:“011”

D:“000”

答案:“011”

如圖所示的時(shí)序邏輯電路的功能為:()

A:六進(jìn)制加法計(jì)數(shù)器

B:六進(jìn)制減法計(jì)數(shù)器

C:四進(jìn)制減法計(jì)數(shù)器

D:四進(jìn)制加法計(jì)數(shù)器

答案:四進(jìn)制減法計(jì)數(shù)器

如圖所示時(shí)序邏輯電路的功能為同步四進(jìn)制加法計(jì)數(shù)器。()

A:對(duì)B:錯(cuò)

答案:對(duì)

如圖所示時(shí)序邏輯電路的功能為四進(jìn)制減法計(jì)數(shù)器。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

如圖所示電路的邏輯功能為異步三進(jìn)制加法計(jì)數(shù)器。(設(shè)觸發(fā)器的初態(tài)為零)()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

用集成計(jì)數(shù)器74HVC161構(gòu)成的計(jì)數(shù)器為八進(jìn)制加計(jì)數(shù)器。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

用集成計(jì)數(shù)器74HVC161構(gòu)成的計(jì)數(shù)器如圖(a)所示,則該計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換圖為(b)。()

A:錯(cuò)B:對(duì)

答案:對(duì)

第七章測試

RAM與ROM比較,其缺點(diǎn)是掉電丟失信息。()

A:錯(cuò)B:對(duì)

答案:對(duì)

存儲(chǔ)器容量的擴(kuò)展即是位數(shù)和字長的擴(kuò)展。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)

隨機(jī)存取存儲(chǔ)器具有讀/寫功能。()

A:對(duì)B:錯(cuò)

答案:對(duì)

ROM一般用在需要頻繁讀寫數(shù)據(jù)的場合。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

FPGA是現(xiàn)場可編程門陣列,屬于低密度可編程器件。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)

隨機(jī)存取存儲(chǔ)器RAM中的內(nèi)容,當(dāng)電源斷掉后又接通,則存儲(chǔ)器中的內(nèi)容將:()

A:全部改變B:保持不變C:不確定D:全部為1

答案:不確定

要構(gòu)成容量為4K×8的RAM,需要多少片容量為256×4的RAM?()

A:2B:8C:32D:4

答案:32

ROM的存儲(chǔ)容量為1K×8,則地址碼和數(shù)據(jù)線的位數(shù)分別為:()

A:8;1B:1;8C:10;8D:8;10

答案:10;8

ROM可以用來存儲(chǔ)程序、表格和大量固定數(shù)據(jù),但它不可以用來實(shí)現(xiàn):()

A:邏輯函數(shù)B:乘法運(yùn)算C:代碼轉(zhuǎn)換D:計(jì)數(shù)器

答案:計(jì)數(shù)器

用1K×4位的DRAM設(shè)計(jì)4K×8位的存儲(chǔ)器的系統(tǒng)需要的芯片數(shù)是:()

A:32B:8C:16D:4

答案:8

如圖所示用ROM實(shí)現(xiàn)的邏輯函數(shù)是()。

A:B:C:D:

答案:

第八章測試

單穩(wěn)態(tài)觸發(fā)器狀態(tài)有一個(gè)穩(wěn)定狀態(tài)和一個(gè)暫穩(wěn)狀態(tài)。()

A:錯(cuò)B:對(duì)

答案:對(duì)

石英晶體多諧振蕩器的振蕩頻率與電路中的R、C成正比。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

多諧振蕩器的輸出信號(hào)的周期與阻容元件的參數(shù)成正比。()

A:錯(cuò)B:對(duì)

答案:對(duì)

施密特觸發(fā)器能將緩慢變化的非矩形脈沖變換成邊沿陡峭的矩形脈沖。()

A:錯(cuò)B:對(duì)

答案:對(duì)

施密特觸發(fā)器可用于將三角波變換成正弦波。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

555定時(shí)器不僅可以組成多諧振蕩器,而且還可以組成單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器。()

A:對(duì)B:錯(cuò)

答案:對(duì)

單穩(wěn)態(tài)觸發(fā)器的輸出脈沖的寬度取決于:()

A:觸發(fā)脈沖的寬度B:電源電壓的數(shù)值C:電路本身的電容、電阻的參數(shù)D:觸發(fā)脈沖的幅度

答案:電路本身的電容、電阻的參數(shù)

單穩(wěn)態(tài)觸發(fā)器的主要用途是:()

A:延時(shí)、定時(shí)、存儲(chǔ)B:整形、鑒幅、定時(shí)C:整形、延時(shí)、鑒幅D:延時(shí)、定時(shí)、整形

答案:延時(shí)、定時(shí)、整形

為了提高多諧振蕩器頻率的穩(wěn)定性,最有效的方法是:()

A:采用石英晶體振蕩器B:保持環(huán)境溫度不變C:提高電源的穩(wěn)定度D:提高電容、電阻的精度

答案:采用石英晶體振蕩器

能將正弦波變成同頻率方波的電路為:()

A:555定時(shí)器B:多諧振蕩器C:施密特觸發(fā)器D:單穩(wěn)態(tài)觸發(fā)器

答案:施密特觸發(fā)器

用來鑒別脈沖信號(hào)幅度時(shí),應(yīng)采用:()

A:多諧振蕩器B:施密特觸發(fā)器C:雙穩(wěn)態(tài)觸發(fā)器D:單穩(wěn)態(tài)觸發(fā)器

答案:施密特觸發(fā)器

555集成定時(shí)器構(gòu)成的施密特觸發(fā)器,當(dāng)電源電壓為15V時(shí),其回差電壓△UT值為:()

A:2.5VB:5VC:15VD:10V

答案:5V

某電路的輸入波形UI

和輸出波形UO

如圖所示,則該電路為(

)。

A:施密特觸發(fā)器

B:單穩(wěn)態(tài)觸發(fā)器

C:JK觸發(fā)器

D:反相器

答案:單穩(wěn)態(tài)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論