layout-中的幾種失效機(jī)制_第1頁
layout-中的幾種失效機(jī)制_第2頁
layout-中的幾種失效機(jī)制_第3頁
layout-中的幾種失效機(jī)制_第4頁
layout-中的幾種失效機(jī)制_第5頁
已閱讀5頁,還剩63頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

外表效應(yīng)退出第四章失效機(jī)制電子科技大學(xué)成都學(xué)院確定退出本課件?是否播放電過應(yīng)力玷污寄生效應(yīng)模擬電路版圖的藝術(shù)授課內(nèi)容電過應(yīng)力靜電泄放介質(zhì)擊穿電遷徙天線效應(yīng)電子科技大學(xué)成都學(xué)院模擬電路版圖的藝術(shù)電過應(yīng)力:由對器件施加過大的電壓或是電流而引起的失效。靜電泄放(ESD)靜電泄放(ESD)

帶靜電荷物體與非帶電導(dǎo)體接觸時(shí),帶電體通過非帶電體放電稱為靜電放電(ESD)?!锍R姷撵o電模型一、人體模型二、機(jī)器模型三、充電器件模型一、帶電人體放電模型〔HBM〕電荷轉(zhuǎn)移到器件或通過器件對地放電,這種放電形式用人體模型(左圖)描述。放電主要形式為電弧放電幾百ns,數(shù)A至數(shù)十A。二、機(jī)器模型(MM)機(jī)器〔例如機(jī)械手臂〕本身累積了靜電,當(dāng)此機(jī)器去碰觸IC時(shí),該靜電便經(jīng)由IC的pin放電。幾百ns,數(shù)A。三、帶電器件的靜電放電模型〔CDM〕器件管腳與地接觸,放電帶電器件模型放電過程中,各管腳存在差異,產(chǎn)生電熱差,造成損傷,管腳與地電阻小,放電閾值小于人體模型。幾ns,數(shù)A。與IC擺放角度、位置和封裝形式等有關(guān),難以模擬,標(biāo)準(zhǔn)未定。ESD影響靜電泄放會(huì)引起幾種電損傷:★介質(zhì)擊穿;★介質(zhì)退化;★雪崩誘發(fā)結(jié)漏電;★蒸發(fā)金屬層或是粉碎體硅。疼惜措施泄放靜電;對易損傷的管腳加裝ESD疼惜構(gòu)造;更多ESD相關(guān)內(nèi)容見

://.tw/~mdker/ESD/index.html電遷徙電遷徙:它是由于極高的電流密度引起的慢性損耗現(xiàn)象。緣由:當(dāng)金屬小條的電流密度到達(dá)5×A/cm時(shí)就會(huì)發(fā)生電遷徙效應(yīng),但在亞微米中有時(shí)幾毫安就可以發(fā)生電遷徙?,F(xiàn)象:使得金屬原子在導(dǎo)體中發(fā)生位移,并在相鄰的晶粒間形成空隙。金屬條體產(chǎn)生突出物,稱為小丘;鋒利點(diǎn)突出,稱為“樹枝”。疼惜措施(1)設(shè)計(jì)合理進(jìn)展電路幅員設(shè)計(jì)及熱設(shè)計(jì)。(2)工藝削減膜損傷,選擇適宜晶粒尺寸,使臺(tái)階處掩蓋良好。(3)多層構(gòu)造承受以金為基的多層金屬化層形成良好歐姆接觸。(4)掩蓋介質(zhì)膜抑制外表集中,壓強(qiáng)效應(yīng)和熱沉效應(yīng)的綜合影響,延長鋁條的中位壽命。疼惜措施(5)改善工藝,在鋁金屬中摻入0.5%~4%銅,以增加反抗電遷徙的力氣。介質(zhì)擊穿柵氧化層中的隧穿機(jī)制:

(A)直接電子隧穿(B)陷阱助隧穿(C)Fowler-Nordheim隧穿載流子穿越勢壘的過程,隧穿率距離增大而削減,而隧穿距離限制在45埃左右。Fowler-Nordheim隧穿Nordheim隧穿會(huì)使得介質(zhì)層的質(zhì)量漸漸退化,并漏電,產(chǎn)生的電流稱為場致漏電流,假設(shè)該介質(zhì)持續(xù)的處在強(qiáng)電場中,場致漏電流可導(dǎo)致嚴(yán)峻的失效。疼惜措施避開過強(qiáng)的電場。承受OVST預(yù)備(過壓應(yīng)力測試)。承受N+集中和NBL都能提高柵氧完整性。天線效應(yīng)在芯片生產(chǎn)過程中,暴露的金屬線或者多晶硅等導(dǎo)體,就像是一根根天線,會(huì)收集電荷〔如等離子刻蝕產(chǎn)生的帶電粒子〕導(dǎo)致電位上升。天線越長,收集的電荷也就越多,電壓就越高。假設(shè)這片導(dǎo)體碰巧只接了MOS的柵,那么高電壓就可能把薄柵氧化層擊穿,使電路失效,這種現(xiàn)象我們稱之為“天線效應(yīng)”。疼惜措施常見的疼惜措施有:一、跳線法。疼惜措施二、添加“天線”器件;給“天線”加上反偏二極管。通過給直接連接到柵的存在天線效應(yīng)的金屬層接上反偏二極管,形成一個(gè)電荷泄放回路,累積電荷就對柵氧構(gòu)不成威逼,從而消退了天線效應(yīng)。三、插入緩沖器,切斷長線來消退天線效應(yīng)。授課內(nèi)容玷污干法腐蝕可動(dòng)離子玷污電子科技大學(xué)成都學(xué)院模擬電路版圖的藝術(shù)4.2玷污是由于芯片在制造過程中,或是在使用中,被污染物污染,或是沿著金屬管腳與塑封的界面滲入污染芯片。干法腐蝕在潮濕的環(huán)境中,鋁金屬系統(tǒng)被離子污染物腐蝕〔磷酸、鹵素離子等〕。最終導(dǎo)致電路開路失效。疼惜措施添加電路疼惜層;削減疼惜層中開孔的數(shù)目和大小??蓜?dòng)離子玷污大多數(shù)污染物在室溫中被束縛在氧化物大分子中無法移動(dòng),但是堿金屬在室溫中可以在二氧化硅中自由移動(dòng),稱為可動(dòng)離子玷污,鈉離子就是其中之一。影響:可動(dòng)離子玷污使得器件的閾值電壓緩慢漂移,最終導(dǎo)致電路參數(shù)超過限定值,會(huì)引起器件長期失效??蓜?dòng)離子玷污疼惜措施減小在芯片制造過程中帶入的污染物;使用摻磷的多晶硅柵;使用氮化硅或者是摻磷玻璃構(gòu)成的疼惜層;削減疼惜層開孔;使用足量的劃封。授課內(nèi)容外表效應(yīng)熱載流子注入雪崩誘發(fā)?衰減齊納蠕變寄生溝道和電荷分散電子科技大學(xué)成都學(xué)院模擬電路版圖的藝術(shù)4.3 外表效應(yīng)具有高強(qiáng)度的外表區(qū)域會(huì)向上的氧化層注入熱載流子。外表電場還能誘生寄生溝道。這兩種都發(fā)生在硅與氧化層之間的界面,因此統(tǒng)稱為外表效應(yīng)。熱載流子注入緣由:由于硅外表有強(qiáng)電場,強(qiáng)電場產(chǎn)生熱載流子具有足夠能量進(jìn)入氧化層,這種機(jī)制成為熱載流子注入。熱載流子注入的影響熱載流子注入會(huì)導(dǎo)致閾值電壓漸漸削減,這種閾值漂移削減了增加型NMOS晶體管的閾值電壓,但是增大了增加型PMOS晶體管的閾值電壓。疼惜措施重新設(shè)計(jì)受影響的期間;選擇器件的工作條件;轉(zhuǎn)變器件的尺寸削減閾值電壓漂移。對偏壓器件在200—400°C烘烤可復(fù)原。齊納蠕變緣由:雪崩產(chǎn)生的局部熱載流子注入到氧化物中,破壞硅-氫鍵,重新生產(chǎn)氧化層固定電荷。疼惜措施 使用掩埋齊納管;使用場板。寄生溝道和電荷分散由于硅外表可能誘生寄生溝道,比方兩個(gè)集中區(qū)之間,兩個(gè)阱之間等,都可能引起寄生溝道,即使很小的電流電路參數(shù)的偏移。寄生溝道和電荷分散誘發(fā)溝道不僅只有導(dǎo)體下面才能,當(dāng)有了適宜的源區(qū)和漏區(qū)時(shí),即使沒有導(dǎo)體當(dāng)柵極,溝道同樣也能誘發(fā),那么這種潛在的機(jī)制稱為電荷分散。靜態(tài)電荷存在于絕緣界面,它們可以沿著絕緣體外表或是沿著兩種不同的絕緣體之間的界面積存。有電場的狀況下會(huì)在電場的作用下緩慢移動(dòng)。寄生溝道和電荷分散寄生溝道和電荷分散在CMOS工藝和標(biāo)準(zhǔn)雙極工藝中,由于制造工藝等緣由,標(biāo)準(zhǔn)雙極工藝比CMOS工藝更簡潔受到影響。疼惜措施標(biāo)準(zhǔn)雙極工藝由于電荷分散效應(yīng),雙極器件簡潔形成寄生PMOS溝道。疼惜措施插入溝道終止能阻擋寄生溝道,但是無法阻擋電荷分散;插入場板既能阻擋寄生溝道,又能阻擋電荷分散。疼惜措施在兩個(gè)場板之間的空隙仍能存在寄生溝道。一、插入帶有凸邊的場板;二、用溝道終止橋接場板的空隙;疼惜措施保證器件即使在最差的環(huán)境中也能正常工作,以提高器件的牢靠性。凸邊高壓集電極低壓集電極疼惜措施CMOS和BICMOS工藝對于PMOS,當(dāng)多晶硅連線穿過N阱時(shí),會(huì)誘生寄生溝道。疼惜措施對于NMOS,假設(shè)高壓連線通過輕摻雜P型外延層,那么寄生NMOS的源漏由鄰近的N阱組成。授課內(nèi)容寄生效應(yīng)襯底去偏置襯底效應(yīng)少子注入電子科技大學(xué)成都學(xué)院模擬電路版圖的藝術(shù)寄生效應(yīng)授課內(nèi)容在正常工作的電路中,通常還包括一些需要的電路元器件,包括反偏隔離結(jié)、不同集中區(qū)和淀積層的電阻和電容。襯底去偏置緣由:當(dāng)襯底有足夠大的電流流淌時(shí),或是有更大的壓降時(shí),就會(huì)產(chǎn)生襯底去偏置。襯底去偏置正偏PN結(jié)所需電壓取決于:電流密度和溫度。標(biāo)準(zhǔn)雙機(jī)工藝最小面積NPN晶體管集電極-襯底級(jí)的典型正偏電壓單個(gè)襯底電流注入源和單個(gè)襯底接觸疼惜措施盡量削減向襯底注入電流;增大襯底接觸面積,以削減縱向電阻;少子注入隔離結(jié)依靠反偏來阻擋電流流淌,耗盡區(qū)建立電場是用來排斥多子,但是卻不能排斥少子,假設(shè)全部隔離結(jié)都正偏,就會(huì)想隔離區(qū)注入少子。少子注入誘發(fā)閂鎖效應(yīng)。它是CMOS工藝所特有的寄生效應(yīng),嚴(yán)峻會(huì)導(dǎo)致電路的失效,甚至燒毀芯片。少子注入誘發(fā)閂鎖效應(yīng)有兩種:一種是:NMOS管的源極電位被拉到地電位一下,少子將注入到襯底里面,QN被開啟,接著QP也開啟,閂鎖效應(yīng)被激發(fā)。另一種是:PMOS管的源極電位被拉到N阱以上;少子將注入到N阱里面,QP被開啟,接著QN也開啟,閂鎖效應(yīng)被激發(fā)。疼惜措施〔襯底注入〕消退引起問起的正偏結(jié);增大器件間距;增大摻雜濃度;供給替代的集電極來消退少子。疼惜措施〔襯底注入〕通常承受做隔離環(huán)的方式吸取少子;一、在P型區(qū)收集少子電子的收集電子疼惜環(huán);二、在N型區(qū)收集少子空穴的收集空穴疼惜環(huán)。T1T2T3疼惜環(huán)所屏蔽的敏感模擬電路代表性的兩種收集電子疼惜環(huán)的剖面圖疼惜措施〔穿插注入〕少子疼惜環(huán)可以防止一個(gè)器件注入空穴干擾同一隔離島或阱中的其他器件,這種干擾成為穿插注入。同一隔離島內(nèi)的兩個(gè)或多個(gè)晶體管彼此之

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論