數(shù)電ch9 3cmos集成電路_第1頁(yè)
數(shù)電ch9 3cmos集成電路_第2頁(yè)
數(shù)電ch9 3cmos集成電路_第3頁(yè)
數(shù)電ch9 3cmos集成電路_第4頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

+VDD+10VB1G1D1S1uAuYTNTPB2D2S2G2VSS+-uGSN+-uGSP9.3CMOS集成門電路9.3.1CMOS反相器電路組成及工作原理AY10V+10VuAuGSNuGSPTNTPuY0V<UTN<UTP截止導(dǎo)通10V10V>UTN>UTP導(dǎo)通截止0VUTN=2VUTP=-2V9.3.2CMOS傳輸門、三態(tài)門和漏極開路門<※※>1、CMOS傳輸門(雙向模擬開關(guān))(1)電路組成:TPCVSS+VDDIO/uuOI/uuTNCIO/uuOI/uuTG(2)工作原理:TN、TP均導(dǎo)通,TN、TP均截止,(TG門—TransmissionGate)2、CMOS三態(tài)門(1)電路組成+VDDVSSTP2TN1TP1AYTN21(2)工作原理Y與上、下都斷開TP2、TN2均截止Y=Z(高阻態(tài)—非1非0)TP2、TN2均導(dǎo)通011010控制端低電平有效(1或0)(3)邏輯符號(hào)YA1EN3、CMOS漏極開路門(OD門

OpenDrain)(1)電路組成BA&1+V

DDYBGDSTNVSSRD外接YAB&符號(hào)(1)漏極開路,工作時(shí)必須外接電源和電阻。(2)主要特點(diǎn)(2)可實(shí)現(xiàn)線與功能:輸出端

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論