FPGA芯片EP2S90F1508C3實現(xiàn)SM3算法的硬件實現(xiàn)策略_第1頁
FPGA芯片EP2S90F1508C3實現(xiàn)SM3算法的硬件實現(xiàn)策略_第2頁
FPGA芯片EP2S90F1508C3實現(xiàn)SM3算法的硬件實現(xiàn)策略_第3頁
FPGA芯片EP2S90F1508C3實現(xiàn)SM3算法的硬件實現(xiàn)策略_第4頁
全文預覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

FPGA芯片EP2S90F1508C3實現(xiàn)SM3算法的硬件實現(xiàn)策略在分析SM3算法的基礎(chǔ)上詳細介紹了目前Hash函數(shù)的4種硬件實現(xiàn)策略,同時給出了迭代方式和基于充分利用時鐘周期的循環(huán)展開方式下的FPGA實現(xiàn)。該循環(huán)展開方式有效地減少了一半的工作時鐘數(shù)和11%的運算時間,吞吐量提高了11%,且占用的硬件資源較少。

Hash函數(shù)是密碼學中最基本的模塊之一,在密碼學中扮演著極其重要的角色,廣泛應用于數(shù)字簽名、消息鑒別和偽隨機數(shù)生成器等領(lǐng)域,是近幾年密碼學研究的熱點領(lǐng)域[1]。Hash函數(shù)是將任意長度的信息通過算法變成固定長度的輸出,且這個變換過程是不可逆的。Hash函數(shù)的不可逆特性使得攻擊者不能通過Hash值推出任何部分的原始信息。因為對于原始信息中的任意一個比特數(shù)據(jù)發(fā)生改變,其Hash值都將發(fā)生明顯變化。此外,Hash函數(shù)還具有碰撞約束性,即不能找到一個輸入使其輸出結(jié)果等于一個已知的輸出結(jié)果,或者不能同時找到兩個不同的輸入使其輸出結(jié)果完全一致。正是這些特性,使得Hash值可以用來驗證信息是否被修改。

1SM3算法簡介

為了滿足電子認證服務系統(tǒng)等應用需求,國家密碼管理局于2010年12月發(fā)布了SM3密碼Hash算法。該算法適用于商用密碼應用中的數(shù)字簽名和驗證、消息認證碼的生成與驗證以及隨機數(shù)的生成,可滿足多種密碼應用的安全需求。SM3算法能夠?qū)θ魏涡∮?64bit的數(shù)據(jù)進行計算,輸出長度為256bit的Hash值。SM3算法包括預處理、消息擴展和計算Hash值三部分。預處理部分由消息填充和消息分組兩部分組成。首先將接收到的消息末尾填充一個“1”,再添加k個“0”,使得填充后的數(shù)據(jù)成為滿足Length=448mod512bit的數(shù)據(jù)長度,再在末尾附上64bit消息長度的二進制表示數(shù),然后將消息分成512bit的子塊,最后將每個512bit的消息子塊擴展成132個字W0,W1,…,W67,W0′,W1′,…,W63′用于Hash值的計算。SM3算法計算流程圖如圖1所示。

SM3算法的Hash運算主要是在壓縮函數(shù)部分,壓縮函數(shù)共包含64輪,每輪包括12步運算,64輪循環(huán)計算結(jié)束后,再將計算結(jié)果與輸入到本輪計算的初始數(shù)據(jù)進行異或運算,即上一次Hash運算的Hash值輸出Hi與輸入到本輪計算的初始數(shù)據(jù)異或得到本次Hash值輸出Hi+1。Hn即為最終的Hash值,H0為設(shè)計者提供的初始值IV。2Hash算法的硬件實現(xiàn)策略在通過FPGA編程實現(xiàn)Hash算法過程中,提高吞吐量以及減少硬件資源占用是衡量硬件實現(xiàn)算法的重要指標,高效率、低功耗以及面積優(yōu)化設(shè)計都是FPGA設(shè)計中最受關(guān)注的方面。目前為止,Hash算法的FPGA實現(xiàn)策略大致有以下4種方式[1-2],如圖2所示。

(1)迭代方式:該方式將單步運算的結(jié)果重新反饋到輸入端,在節(jié)約硬件資源的同時造成了較大的時延,雖然效率較低,但比較實用。(2)循環(huán)展開方式:該方式根據(jù)算法的具體特性,將多步運算合并成單步運算,以加大并行運算規(guī)模的方式來提高單步運算的效率。(3)流水線方式:該方式將所有單步運算全部在時鐘的控制下予以實現(xiàn),每個時鐘均有輸出。全流水線時的吞吐量達到最高,但是硬件資源消耗相當大。由于Hash函數(shù)的運算特點,該方式很少在實際中使用。(4)混合方式:該方式實現(xiàn)的算法能在面積和速度上取得平衡。

3SM3算法的FPGA實現(xiàn)

由于SM3算法消息擴展部分的軟硬件實現(xiàn)的效率相差不大,因此本文著重討論該算法的計算部分在FPGA上的兩種實現(xiàn)方式。

3.1迭代方式

由于SM3算法的每輪計算過程大致相同,因此可以采用迭代方式實現(xiàn)。實現(xiàn)過程中,將存放常數(shù)Tj和IV的常量矩陣利用ROM結(jié)構(gòu)實現(xiàn)。分析SM3算法的消息擴展和壓縮函數(shù)的計算過程與特點可以看出,預先通過組合邏輯計算全部W0,W1,…,W67,W0′,W1′,…,W63′的值需要消耗大量的硬件資源。而在每輪的壓縮函數(shù)計算過程中,只需使用相應的一組Wj和Wj′,因此便無需預先將W0,W1,…,W67,W0′,W1′,…,W63′值全部計算出來,可以利用時鐘的控制,在每次運算壓縮函數(shù)之前,預先計算將要被使用的一組Wj和Wj′,顯然這將使獲得每輪壓縮函數(shù)運算結(jié)果消耗2個時鐘周期。加上初始值的輸入、明文輸入以及Hash結(jié)果輸出共消耗的3個時鐘周期,采用迭代方式進行一次SM3算法需要消耗1+1+1+64×2=131個時鐘周期。

3.2循環(huán)展開方式

仔細分析SM3算法的運算過程及迭代方式實現(xiàn)SM3算法的設(shè)計過程可知,時間主要耗費在消息擴展和壓縮函數(shù)的計算上[3]。在SM3算法的迭代方式實現(xiàn)中,每輪壓縮函數(shù)的運算和消息擴展運算中均需消耗一個時鐘周期,尤其是在進行消息擴展過程中,每組Wj和Wj′計算量都比較小,利用一個時鐘周期去進行運算實在過于浪費。如果在一個時鐘周期里進行兩組Wj和Wj′的計算,同時把一個時鐘中本來只進行一輪壓縮函數(shù)的運算也增加到兩輪,這樣不僅能更充分地利用一個時鐘周期提高計算速度,而且整個SM3算法核心運算過程的時鐘消耗也將縮短到64個時鐘周期。

3.3FPGA實現(xiàn)結(jié)果

本文采用Altera公司StratixII系列的EP2S90F1508C3芯片,以QuartusII8.1為開發(fā)環(huán)境[4],采用硬件描述語言VHDL進行SM3算法的FPGA實現(xiàn)。SM3算法實現(xiàn)的整體結(jié)構(gòu)可分為庫函數(shù)模塊和主程序模塊兩大模塊[1,5]。在SM3算法庫函數(shù)模塊中定義了6個左循環(huán)移位函數(shù)ROL7、ROL9、ROL12、ROL15、ROL19、ROLk和4個函數(shù)FF、GG、P0、P1,均用組合邏輯資源實現(xiàn),常數(shù)Tj和IV的常量矩陣利用ROM結(jié)構(gòu)實現(xiàn)。主程序中定義了實體端口(如圖3所示),編譯生成的模塊圖如圖4所示。用狀態(tài)機對運算過程進行控制,SM3算法的主程序中包含了s00、s01、s02、s03、s04和s056個狀態(tài)。

以2010年12月國家密碼管理局發(fā)布SM3算法所附錄的運算示例中提供的數(shù)據(jù)為標準,將實驗仿真所得到的計算數(shù)據(jù)與該標準進行對照,對于一個512bit分組和兩個512bit分組,采用迭代方式實現(xiàn)和采用循環(huán)展開方式實現(xiàn)均計算出了正確的Hash值“66c7f0f462eeedd9d1f2d46b

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論