集成觸發(fā)器與時(shí)序邏輯電路_第1頁(yè)
集成觸發(fā)器與時(shí)序邏輯電路_第2頁(yè)
集成觸發(fā)器與時(shí)序邏輯電路_第3頁(yè)
集成觸發(fā)器與時(shí)序邏輯電路_第4頁(yè)
集成觸發(fā)器與時(shí)序邏輯電路_第5頁(yè)
已閱讀5頁(yè),還剩1頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第八章集成觸發(fā)器與時(shí)序邏輯電路習(xí)題一?、選擇題N個(gè)觸發(fā)器可以構(gòu)成能寄存位二進(jìn)制數(shù)碼的寄存器。N-1 B.N C.N+1 D.2n在下列觸發(fā)器中,有約束條件的是。A.主從JKF/FB.主從DF/FC.同步RSF/FD.邊沿DF/F3.一個(gè)觸發(fā)器可記錄一位二進(jìn)制代碼,它有個(gè)穩(wěn)態(tài)。A.0B.1C.2D.3E.44.存儲(chǔ)8位二進(jìn)制信息要 個(gè)觸發(fā)器。A.2B.3C.4D.85.對(duì)于T觸發(fā)器,若原態(tài)Qn=0,欲使新態(tài)Qn+1=1,應(yīng)使輸入T=A.0B.1C.QD.Q6.對(duì)于T觸發(fā)器,若原態(tài)Qn=1,欲使新態(tài)Qn+1=1,應(yīng)使輸入T=A.0B.1C.QD.Q7.對(duì)于D觸發(fā)器,欲使Qn+1=Qn,應(yīng)使輸入D二。A.0B.1C.QD.Q8.對(duì)于JK觸發(fā)器,若J=K,則可完成 觸發(fā)器的邏輯功能。A.RSB.DC.TD.T'9.欲使JK觸發(fā)器按Qn+1=Qn工作,可使JK觸發(fā)器的輸入端A.J=K=0B.J=Q,K=QC.J=Q,K=QD.J=Q,K=0E.J=0,K=Q10.欲使JK觸發(fā)器按Qn+1=Qn工作,可使JK觸發(fā)器的輸入端A.J=K=1B.J=Q,K=QC.J=Q,K=QD.J=Q,K=1E.J=1,K=Q欲使JK觸發(fā)器按Qn+i=0工作,可使JK觸發(fā)器的輸入端A.J=K=1B.J=Q,K=Q C.J=Q,K=1 D.J=0,K=1E.J=K=1欲使JK觸發(fā)器按Qn+i=1工作,可使JK觸發(fā)器的輸入端A.J=K=1B.J=1,K=0 C.J=K=Q D.J=K=0E.J=Q,K=0欲使D觸發(fā)器按Qn+1=Qn工作,應(yīng)使輸入D=。A.0 B.1 C.Q D.Q下列觸發(fā)器中,克服了空翻現(xiàn)象的有。A.邊沿D觸發(fā)器B.主從RS觸發(fā)器C.同步RS觸發(fā)器D.主從JK觸發(fā)器下列觸發(fā)器中,沒(méi)有約束條件的是。A.基本RS觸發(fā)器B.主從RS觸發(fā)器C.同步RS觸發(fā)器D.邊沿D觸發(fā)器描述觸發(fā)器的邏輯功能的方法有。A.狀態(tài)轉(zhuǎn)換真值表B.特性方程C.狀態(tài)轉(zhuǎn)換圖D.狀態(tài)轉(zhuǎn)換卡諾圖為實(shí)現(xiàn)將JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)器,應(yīng)使。A.J=D,K=DB.K=D,J=DC.J=K=D D.J=K=D邊沿式D觸發(fā)器是一種穩(wěn)態(tài)電路。A.無(wú)B.單C.雙D.多二、 判斷題(正確打”,錯(cuò)誤的打X)D觸發(fā)器的特性方程為Qn+1=D,與Qn無(wú)關(guān),所以它沒(méi)有記憶功能。()RS觸發(fā)器的約束條件RS=0表示不允許出現(xiàn)R=S=1的輸入。( )同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。()主從JK觸發(fā)器、邊沿JK觸發(fā)器和同步JK觸發(fā)器的邏輯功能完全相同。()若要實(shí)現(xiàn)一個(gè)可暫停的一位二進(jìn)制計(jì)數(shù)器,控制信號(hào)A=0計(jì)數(shù),A=1保持,可選用T觸發(fā)器,且令T=A。( )由兩個(gè)TTL或非門構(gòu)成的基本RS觸發(fā)器,當(dāng)R=S=0時(shí),觸發(fā)器的狀態(tài)為不定。對(duì)邊沿JK觸發(fā)器,在CP為高電平期間,當(dāng)J=K=1時(shí),狀態(tài)會(huì)翻轉(zhuǎn)一次。()三、 填空題觸發(fā)器有個(gè)穩(wěn)態(tài),存儲(chǔ)8位二進(jìn)制信息要個(gè)觸發(fā)器。一個(gè)基本RS觸發(fā)器在正常工作時(shí),它的約束條件是R+S=1,則它不允許輸入S= 且R=的信號(hào)。觸發(fā)器有兩個(gè)互補(bǔ)的輸出端Q、Q,定義觸發(fā)器的1狀態(tài)為,0狀態(tài)為,可見(jiàn)觸發(fā)器的狀態(tài)指的是端的狀態(tài)。一個(gè)基本RS觸發(fā)器在正常工作時(shí),不允許輸入R=S=1的信號(hào),此它的約束條件是。在一個(gè)CP脈沖作用下,引起觸發(fā)器兩次或多次翻轉(zhuǎn)的現(xiàn)象稱為觸發(fā)器的,觸發(fā)方式為式或式的觸發(fā)器不會(huì)出現(xiàn)這種現(xiàn)象。答案:-、選擇題1.B2.C3.C4.D5.BD6.AD7.C8.C9.ABDE10.ACDE11.BCD12.BCE13.D14.ABD15.D16.ABCD17.A18.C、判斷題1.X6.X2.V7.X3.V4.V5.X三、填空題1.282.003.Q=1、Q=0Q=0、Q=1QRS=0空翻主從式邊沿式習(xí)題二、選擇題

同步計(jì)數(shù)器和異步計(jì)數(shù)器比較,同步計(jì)數(shù)器的顯著優(yōu)點(diǎn)是。A.工作速度高B.觸發(fā)器利用率高C.電路簡(jiǎn)單D.不受時(shí)鐘CP控制。把一個(gè)五進(jìn)制計(jì)數(shù)器與一個(gè)四進(jìn)制計(jì)數(shù)器串聯(lián)可得到進(jìn)制計(jì)數(shù)器。TOC\o"1-5"\h\zA.4 B.5 C.9 D.20下列邏輯電路中為時(shí)序邏輯電路的是。A.變量譯碼器B.加法器C.數(shù)碼寄存器D.數(shù)據(jù)選擇器N個(gè)觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長(zhǎng)度(進(jìn)制數(shù))為的計(jì)數(shù)器。A.N B.2N C.N2 D.2nN個(gè)觸發(fā)器可以構(gòu)成能寄存位二進(jìn)制數(shù)碼的寄存器。A.N-1 B.N C.N+1 D.2N五個(gè)D觸發(fā)器構(gòu)成環(huán)形計(jì)數(shù)器,其計(jì)數(shù)長(zhǎng)度為。A.5B.10 C.25 D.32同步時(shí)序電路和異步時(shí)序電路比較,其差異在于后者。A.沒(méi)有觸發(fā)器 B.沒(méi)有統(tǒng)一的時(shí)鐘脈沖控制C.沒(méi)有穩(wěn)定狀態(tài) D.輸出只與內(nèi)部狀態(tài)有關(guān)一位8421BCD碼計(jì)數(shù)器至少需要個(gè)觸發(fā)器。A.3 B.4 C.5 D.10欲設(shè)計(jì)0,1,2,3,4,5,6,7這幾個(gè)數(shù)的計(jì)數(shù)器,如果設(shè)計(jì)合理,采用同步二進(jìn)制計(jì)數(shù)器,最少應(yīng)使用級(jí)觸發(fā)器。TOC\o"1-5"\h\zA.2 B.3 C.4 D.88位移位寄存器,串行輸入時(shí)經(jīng)個(gè)脈沖后,8位數(shù)碼全部移入寄存器中。A.1 B.2 C.4 D.8用二進(jìn)制異步計(jì)數(shù)器從0做加法,計(jì)到十進(jìn)制數(shù)178,則最少需要個(gè)觸發(fā)器。A.2 B.6 C.7 D.8 E.10某電視機(jī)水平-垂直掃描發(fā)生器需要一個(gè)分頻器將31500Hz的脈沖轉(zhuǎn)換為60Hz的脈沖,欲構(gòu)成此分頻器至少需要個(gè)觸發(fā)器。A.10 B.60 C.525 D.31500某移位寄存器的時(shí)鐘脈沖頻率為100KHz,欲將存放在該寄存器中的數(shù)左移8位,完成該操作需要時(shí)間。A.10uS80A.10uS80uS100uS800ms若用JK觸發(fā)器來(lái)實(shí)現(xiàn)特性方程為Qn+1=AQn+AB,則JK端的方程為。A.J=AB,K=A+b B.J=AB,K=ABC.J=京,K=ABD.J=AB,K=ABTOC\o"1-5"\h\z要產(chǎn)生10個(gè)順序脈沖,若用四位雙向移位寄存器CT74LS194來(lái)實(shí)現(xiàn),需要 片。A.3 B.4 C.5 D.10若要設(shè)計(jì)一個(gè)脈沖序列為1101001110的序列脈沖發(fā)生器,應(yīng)選用一個(gè)觸發(fā)器。A.2 B.3 C.4 D.10四、 判斷題(正確打”,錯(cuò)誤的打X)同步時(shí)序電路由組合電路和存儲(chǔ)器兩部分組成。()組合電路不含有記憶功能的器件。()時(shí)序電路不含有記憶功能的器件。()同步時(shí)序電路具有統(tǒng)一的時(shí)鐘CP控制。()異步時(shí)序電路的各級(jí)觸發(fā)器類型不同。()環(huán)形計(jì)數(shù)器在每個(gè)時(shí)鐘脈沖CP作用時(shí),僅有一位觸發(fā)器發(fā)生狀態(tài)更新。()環(huán)形計(jì)數(shù)器如果不作自啟動(dòng)修改,則總有孤立狀態(tài)存在。()計(jì)數(shù)器的模是指構(gòu)成計(jì)數(shù)器的觸發(fā)器的個(gè)數(shù)。()計(jì)數(shù)器的模是指對(duì)輸入的計(jì)數(shù)脈沖的個(gè)數(shù)。()D觸發(fā)器的特征方程Qn+1=D,而與Qn無(wú)關(guān),所以,D觸發(fā)器不是時(shí)序電路。( )在同步時(shí)序電路的設(shè)計(jì)中,若最簡(jiǎn)狀態(tài)表中的狀態(tài)數(shù)為2N,而又是用N級(jí)觸發(fā)器來(lái)實(shí)現(xiàn)其電路,則不需檢查電路的自啟動(dòng)性。()把一個(gè)5進(jìn)制計(jì)數(shù)器與一個(gè)10進(jìn)制計(jì)數(shù)器串聯(lián)可得到15進(jìn)制計(jì)數(shù)器。()同步二進(jìn)制計(jì)數(shù)器的電路比異步二進(jìn)制計(jì)數(shù)器復(fù)雜,所以實(shí)際應(yīng)用中較少使用同步二進(jìn)制計(jì)數(shù)器。( )利用反饋歸零法獲得N進(jìn)制計(jì)數(shù)器時(shí),若為異步置零方式,則狀態(tài)SN只是短暫的過(guò)渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。( )五、 填空題寄存器按照功能不同可分為兩類:寄存器和寄存器。2.數(shù)字電路按照是否有記憶功能通??煞譃閮深悾骸?。由四位移位寄存器構(gòu)成的順序脈沖發(fā)生器可產(chǎn)生個(gè)順

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論