基于FPGA的數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐_第1頁(yè)
基于FPGA的數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐_第2頁(yè)
基于FPGA的數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐_第3頁(yè)
基于FPGA的數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐_第4頁(yè)
基于FPGA的數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐_第5頁(yè)
已閱讀5頁(yè),還剩7頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

基于FPGA的數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐1月1日電子工業(yè)出版社出版的圖書(shū)01推薦作者簡(jiǎn)介內(nèi)容簡(jiǎn)介圖書(shū)目錄目錄030204基本信息《基于FPGA的數(shù)字系統(tǒng)設(shè)計(jì)與實(shí)踐》是2014年1月1日電子工業(yè)出版社出版的圖書(shū),作者是楊軍、蔡光卉、黃倩。推薦推薦1.本書(shū)強(qiáng)調(diào)從基礎(chǔ)/綜合/嵌入式SOPC三個(gè)層面講解基于FPGA的設(shè)計(jì)技術(shù),是根據(jù)作者多年積累的開(kāi)發(fā)經(jīng)驗(yàn)、實(shí)踐教學(xué)經(jīng)驗(yàn),針對(duì)學(xué)生面臨的實(shí)際問(wèn)題,參考了大量設(shè)計(jì)書(shū)籍和技術(shù)文獻(xiàn)組織編寫(xiě)的。2.本書(shū)強(qiáng)調(diào)采用講練結(jié)合、循序漸進(jìn)的方式:在實(shí)例的安排上,著重突出“應(yīng)用”和“實(shí)用”的原則;在實(shí)例的講解上,既介紹了設(shè)計(jì)原理、基本步驟和流程,也穿插了一些經(jīng)驗(yàn)技巧和注意事項(xiàng),在潛移默化的過(guò)程中提高讀者的理論知識(shí)和實(shí)踐能力3.本書(shū)是云南大學(xué)本科實(shí)踐教學(xué)能力提升項(xiàng)目的成果。

內(nèi)容簡(jiǎn)介內(nèi)容簡(jiǎn)介本書(shū)內(nèi)容分為基礎(chǔ)篇和綜合實(shí)踐篇兩部分,基礎(chǔ)篇細(xì)致地講解了FPGA開(kāi)發(fā)過(guò)程中使用的硬件描述語(yǔ)言VHDL、設(shè)計(jì)軟件QuartusII8.0、專業(yè)仿真工具M(jìn)odelsim6.0的使用,并對(duì)設(shè)計(jì)綜合實(shí)驗(yàn)平臺(tái)、常用基本器件的設(shè)計(jì)做了介紹;為了幫助讀者更好地理解和掌握相關(guān)理論知識(shí),在綜合實(shí)踐篇中介紹了FPGA開(kāi)發(fā)常用的設(shè)計(jì)方法,包括消除毛刺設(shè)計(jì)技巧、觸發(fā)器、鎖存器、時(shí)延電路、時(shí)鐘設(shè)計(jì)等典型的基礎(chǔ)入門(mén)實(shí)例,同時(shí),提供了矩陣鍵盤(pán)掃描接口設(shè)計(jì)等4個(gè)綜合設(shè)計(jì)實(shí)例,以及基于Avalon總線的PWM控制器等3個(gè)面向SOPC的嵌入式項(xiàng)目開(kāi)發(fā)實(shí)例。本書(shū)的配套教學(xué)資源中包含了各章節(jié)的電子教案、習(xí)題參考答案,豐富的實(shí)例原圖文件和程序源代碼,以及程序執(zhí)行步驟和結(jié)果分析。讀者通過(guò)舉一反三,即可輕松地將其應(yīng)用于自己的工作和課題研究中。

作者簡(jiǎn)介作者簡(jiǎn)介楊軍,1985.9—2001.12云南大學(xué)計(jì)算機(jī)科學(xué)與技術(shù)系任教、實(shí)驗(yàn)師;2002.1—2010.10在云南大學(xué)信息學(xué)院計(jì)算機(jī)科學(xué)與技術(shù)系任副教授、碩士研究生導(dǎo)師、系統(tǒng)結(jié)構(gòu)實(shí)驗(yàn)室主任。2010.10—至今在云南大學(xué)信息學(xué)院計(jì)算機(jī)科學(xué)與技術(shù)系任教授、碩士研究生導(dǎo)師、系統(tǒng)結(jié)構(gòu)實(shí)驗(yàn)室主任。

圖書(shū)目錄圖書(shū)目錄第1章概述1.1CPLD/FPGA簡(jiǎn)介1.1.1CPLD/FPGA的結(jié)構(gòu)與工作原理1.1.2CPLD/FPGA的發(fā)展趨勢(shì)1.2CPLD/FPGA產(chǎn)品概述1.2.1Lattice的CPLD器件系列1.2.2Xilinx的CPLD/FPGA器件系列1.2.3Altera的CPLD/FPGA

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論