在電路設(shè)計中如何減少電路板上串?dāng)_的設(shè)計原則-設(shè)計應(yīng)用_第1頁
在電路設(shè)計中如何減少電路板上串?dāng)_的設(shè)計原則-設(shè)計應(yīng)用_第2頁
在電路設(shè)計中如何減少電路板上串?dāng)_的設(shè)計原則-設(shè)計應(yīng)用_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

精品文檔-下載后可編輯在電路設(shè)計中如何減少電路板上串?dāng)_的設(shè)計原則-設(shè)計應(yīng)用隨著電路板上走線密度越來越高,信號串?dāng)_總是一個難以忽略的問題。因為不僅僅會影響電路的正常工作,還會增加電路板上的電磁干擾。

在電路板上的一些高頻信號會串?dāng)_到MCU電路或者M(jìn)CU的I/O接口電路,形成共模電壓,眾所周知,共模電壓在電路設(shè)計時是讓人討厭的玩意兒,因此,設(shè)計電路板時要避免各種可能造成電路工作不正常的共模電壓的串?dāng)_。

減小電路板上串?dāng)_的設(shè)計原則簡單歸類

1,通過合理布局使各個元器件之間的連線盡量短。

2,由于串?dāng)_程度和施加干擾信號的頻率成正比,因此要使高頻信號線遠(yuǎn)離敏感信號線。

3,施加干擾信號線與受到干擾信號線不僅要遠(yuǎn)離,要用地線隔離,并且避免相互平行走線。

4,在多層PCB板中,施加干擾信號線與受到干擾信號線或敏感信號走線要用地線隔離或相隔地層。

5,在多層PCB板中,施加干擾信號線與受到干擾信號線分別在地線或地層的相對兩面,也就是隔層。

6,盡量使用輸入阻抗較低的敏感電路,必要時可以使用旁路電容降低敏感電路的輸入阻抗。

注意的是,在布線時,地線對于抑制信號串?dāng)_的作用是非常明顯的,在干擾線和受干擾線直接布地線,可以將串?dāng)_降低10db左右。

的3W布線規(guī)則

在抑制電路板走線信號串?dāng)_方面,有一個非常有名的3W布線規(guī)則(其中W就是布線寬度),它的內(nèi)容是:對于寬度是3W的信號線,如果其他走線的中心和它的中心之間的距離大于3W,就能避免信號之間的串?dāng)_。如下圖所示。

根據(jù)這個規(guī)則,3W范圍內(nèi)包含了信號電流產(chǎn)生的75%的磁通量,只要相鄰的導(dǎo)線在這個范圍之外,信號之間的串

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論