同步發(fā)電機的自動并列_第1頁
同步發(fā)電機的自動并列_第2頁
同步發(fā)電機的自動并列_第3頁
同步發(fā)電機的自動并列_第4頁
同步發(fā)電機的自動并列_第5頁
已閱讀5頁,還剩29頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

同步發(fā)電機的自動并列第1頁,共34頁,2023年,2月20日,星期四主要內容同步發(fā)電機自動并列的條件和原則1.準同期自動并列的分析2.準同期自動并列裝置的實現原理3.頻差調節(jié)的方法4.第2頁,共34頁,2023年,2月20日,星期四同步發(fā)電機自動并列的條件和應遵守的原則理想并列條件

并列的現實情況分析原則發(fā)電機合閘時,沖擊電流應盡可能?。ㄐ∮谠试S值)發(fā)電機合閘后,應盡快拉入同步第一節(jié)、概述第3頁,共34頁,2023年,2月20日,星期四SEG~~QF概述發(fā)電機的并列方法準同期并列:嚴格按照發(fā)電機理想并列條件進行并列。自同期并列:發(fā)電機事先未經勵磁。將轉子提到接近同步轉速。此法適用于小型機。優(yōu)點:快速、方便;控制簡單。缺點:沖擊電流大;引起系統電壓突降;應用受限。第4頁,共34頁,2023年,2月20日,星期四發(fā)電機G電壓系統電壓兩者的電壓差稱為滑差電壓概述發(fā)電機準同期并列條件的分析~ABQF0QF第5頁,共34頁,2023年,2月20日,星期四電壓幅值差

設,頻率與相角相等。

此時沖擊電流,主要為無功分量。最大值相角差設,頻率與電壓相等。此時沖擊電流,較小時,主要為有功分量。

概述第6頁,共34頁,2023年,2月20日,星期四頻率差——脈動電壓的表現形式

設,電壓的幅值相等。

概述脈動電壓幅值滑差頻率脈動周期第7頁,共34頁,2023年,2月20日,星期四概述相量圖

波形圖

第8頁,共34頁,2023年,2月20日,星期四第二節(jié)、準同期并列的基本原理并列斷路器主觸頭閉合瞬間所出現的沖擊電流以及進入同步運行的暫態(tài)過程,決定于合閘時的脈動電壓US和滑差角頻率ωs。故準同期并列主要是對脈動電壓和滑差角頻率進行檢測和控制,并選擇合適的時間發(fā)出合閘信號。第9頁,共34頁,2023年,2月20日,星期四第二節(jié)、準同期并列的基本原理一、脈動電壓分析第10頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理脈動電壓中包括信息如下:1)電壓幅值差。最佳為的值最小,二電壓重合時判別。2)頻率差,顯示出相角差隨時間變化的規(guī)律。

要求小于某一允許的值,相當于要求脈動電壓周期大于某一給定的值。

最佳是在與重合時合閘,即相角差為零時(相量重合)幅值差最小,考慮動作時間,要提前。

3)根據相角差的變化規(guī)律,可求得合閘指令最佳發(fā)出時機。

可采用兩種方式恒定越前相角準同期恒定越前時間準同期第11頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理二、準同期并列裝置1、并列裝置的構成見圖2-8.2、自動化程度一般分為頻率差控制單元電壓差控制單元合閘信號控制單元半自動全自動第12頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理三、準同期并列合閘信號的控制邏輯1、恒定越前相角準同期

提前量信號取某一恒定相角。斷路器的合閘時間為。同期裝置動作時間為。最佳滑差角頻率過零后合閘過零時合閘過零前合閘第13頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理2、恒定越前時間準同期

提前量信號取恒定時間3sw理論上可以完全無沖擊,但是動作時間存在誤差,設為允許合閘相角。所以,還是要限制第14頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理四、裝置的整定已知:兩個區(qū)域電網的等值機系統如圖所示,其電壓幅值相等,頻率分別為:f1=50+0.1costHz,f2=50+0.1sin2tHz,現準備進行恒定越前時間準同期互聯操作,設遠程通訊和繼電器動作時間之和為0.14秒,求調度中心發(fā)出合閘信號的時刻。第15頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理提示:合閘相角差表達式為:先不考慮提前量,則有:考慮時間提前量0.14秒,則調度中心發(fā)出合閘信號的時刻可為:3.6678秒,5.4769秒,等等。第16頁,共34頁,2023年,2月20日,星期四例見書中2-1.第17頁,共34頁,2023年,2月20日,星期四邏輯關系滿足即可以合閘。必須在之前判定完畢。第三節(jié)、自動并列裝置的工作原理一、裝置的控制邏輯越前時間信號電壓差不允許滑差不允許與門或非門合閘信號電壓差、頻率差判別區(qū)第18頁,共34頁,2023年,2月20日,星期四正弦整步電壓法采用與直接做差,得到正弦性的包絡線來判別。誤差較大。自動并列裝置的工作原理二、并列的檢測信號兩種方法應用于模擬式并列裝置中,實現檢測。線性整步電壓法采用三角波(線性)的整步電壓。不考慮電壓差,只考慮相角差。精度較好。第19頁,共34頁,2023年,2月20日,星期四自動并列裝置的工作原理(一)整步電壓1、正弦整步電壓法由圖可知USZ不僅是相角差的函數,而且還與電壓差值有關。這就使得利用USZ檢測并列條件的越前時間信號和頻差檢測信號受電壓影響,尤其是造成越前時間信號的時間誤差,成為合閘誤差的主要原因之一。因此,此方法被線性整步電壓的方法所代替。第20頁,共34頁,2023年,2月20日,星期四自動并列裝置的工作原理2、線性整步電壓法

線性整步電壓只反映UG和UX間的相角差特性,而與它們的電壓幅值無關,從而使越前時間信號和頻率差的檢測不受電壓幅值的影響,提高了并列裝置的控制性能,因而被模擬式自動并列裝置廣泛使用。1)半波線性整步電壓其電路圖見圖2-14.其邏輯表達式為:即只有兩個三極管基極輸入電壓同時為負的瞬間,a點才為高電位。第21頁,共34頁,2023年,2月20日,星期四自動并列裝置的工作原理當把uX1與uG2頻率不同的兩個電壓分別引至VT1和VT2的基極時,a點電位是一系列幅值一定而寬度與相角差有關的矩形波。如圖2-15所示。在相角差等于∏時,矩形最寬;在相角差等于0或2∏時,矩形寬為0.所以,當相角差從0~∏變動時,矩形波寬度漸增;當相角差從∏~2∏變動時,矩形波寬度漸減。這一系列矩形波寬度的變化反映了發(fā)電機端電壓與系統電壓間相角差的變化。把這一系列寬度不等的矩形波由圖2-14中R7和C1組成的積分電路進行積分,該積分電路是濾去高次諧波的低通濾波器,其輸出端為鋸齒波形的三角波電壓ua’。見圖2-16(b)。進一步由雙T型濾波器濾波后,得到三角波形特性。第22頁,共34頁,2023年,2月20日,星期四自動并列裝置的工作原理半波線性整步電壓討論:只反映了發(fā)電機端電壓與系統線電壓間的相角差特性,而與它們的幅值無關,從而使越前時間信號和頻率差的檢測不受電壓幅值的影響,提高了并列裝置的性能;而電壓差的檢測另設專門電路完成。半波線性整步電壓采用濾波器把高次諧波濾掉,在完全理想的情況下才獲得較為平滑特性,故濾波器的時間常數將會影響其相移,且滑差角頻率的變化對其也有一定的影響,從而使控制合閘時間引入誤差。第23頁,共34頁,2023年,2月20日,星期四自動并列裝置的工作原理2)全波線性整步電壓其電路與邏輯見圖2-17.其由整形電路、相敏電路、濾波電路和射極跟隨器輸出組成。其全波線性整步電壓如右圖。其比半波多了一倍矩形脈沖,因而可適當減小濾波器時間常數,使它們的性能有所改善,一般采用全波方案。第24頁,共34頁,2023年,2月20日,星期四自動并列裝置的工作原理(二)相角差

原理:矩形波的寬度(變化)與相對應。在數字式準同期裝置中采用。分析:假設系統頻率為額定值50Hz,待并發(fā)電機頻率低于50Hz。計算公式:三角形上升邊三角形下降邊第25頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理上式中τx和τi的值,CPU可從定時計數器讀入求得。如采用線性整步電壓全波電路,則每一個工頻(約20ms)可作兩次計算,CPU可記錄相角差的軌跡如下:恒定等速變化第26頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理三、并列合閘控制(一)恒定越前時間微機型數字式自動并列裝置利用相角差軌跡,采用較嚴密的數學模型,計算求得的恒定越前時間,具有相當的準確性。首先按下式求得恒定越前時間所對應的最佳導前合閘相角δYJ,還可方便計及δe含有加速度情況:ωsi——計算點的滑差角速度δi和δi-1——分別為本計算點和上一計算點的角度值2τx——兩計算點間時間tDC——中央處理單元發(fā)出合閘信號到斷路器主觸頭閉合時需經時間第27頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理ε為計算允許誤差,否則有可能錯過合閘時刻。tDC=tQF+tctQF為斷路器的合閘時間tc為出口繼電器動作時間由于兩相鄰計算點間的ωs變化甚微,△ωsi一般可經若干計算點后才計算一次,所以:據以上分析,發(fā)出合閘信號的條件:第28頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理(二)頻差檢測1)頻率差檢測是在恒定越前時間之前完成的檢測任務,用來判別是否符合并列條件。

ωsi的值可以每一工頻周期計算一次。由ωsi在已知時段(△t)間的變化還可求得,其說明待并機組的轉速尚未穩(wěn)定,還在升速或減速之中,如其值過大,并往后進入同步運行的暫態(tài)過程較長甚至失步,因此宜作為并列條件之一加以限制。2)頻率差檢測也可以用直接測量兩并列電壓頻率的方法,求得頻率差值以及頻率高、低的信息。數字電路測量頻率的基本方法是測量交流信號的周期T。其典型線路如圖2-24.如可編程定時/計數器的計時脈沖頻率為,則交流電壓的周期T:T=N/fc

于是求得交流電壓的頻率為第29頁,共34頁,2023年,2月20日,星期四準同期并列的基本原理(三)電壓差檢測a、直接讀入法:采用交流采樣A/DCPU

b、直接比較法:例圖2-25(b)第30頁,共34頁,2023年,2月20日,星期四準同步并列裝置的構成第31頁,共34頁,2023年,2月20日,星期四第四節(jié)、頻率差與電壓差的調整一、頻率差調整頻率差調整的任務是將待并發(fā)電機的頻率調整到接近于電網頻率,使頻率差趨向并列條件允許范圍。1.頻率差檢測設△fz為允許頻率差不發(fā)調速脈沖,進行越前時間合閘控制計算。發(fā)調速脈沖,不進行越前時間合閘控制計算。輸出減速脈沖信號輸出加速脈沖信號第32頁,共34頁,2023年,2月20日,星期四第四節(jié)、頻率差與電壓差控制2、調節(jié)量控制發(fā)電機的轉速按照比例調節(jié)準則,要求輸出的調節(jié)脈沖時間與頻率差值成正比。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論