電子科技大學(xué)電子技術(shù)應(yīng)用實驗J-K觸發(fā)器D觸發(fā)器_第1頁
電子科技大學(xué)電子技術(shù)應(yīng)用實驗J-K觸發(fā)器D觸發(fā)器_第2頁
電子科技大學(xué)電子技術(shù)應(yīng)用實驗J-K觸發(fā)器D觸發(fā)器_第3頁
電子科技大學(xué)電子技術(shù)應(yīng)用實驗J-K觸發(fā)器D觸發(fā)器_第4頁
電子科技大學(xué)電子技術(shù)應(yīng)用實驗J-K觸發(fā)器D觸發(fā)器_第5頁
已閱讀5頁,還剩17頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

集成觸發(fā)器的研究實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項一、實驗?zāi)康?/p>

1、掌握基本RS觸發(fā)器、JK觸發(fā)器、

D觸發(fā)器和T觸發(fā)器的邏輯功能

2、掌握集成觸發(fā)器邏輯功能的測試方法

3、熟悉各類觸發(fā)器之間邏輯功能的相互轉(zhuǎn)換方法實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項

觸發(fā)器是一種具有記憶功能的二進(jìn)制存貯器件,是構(gòu)成各種時序電路的基本邏輯單元。它在數(shù)字系統(tǒng)和計算機(jī)中有著廣泛的運用。實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項二、實驗原理按觸發(fā)器的邏輯功能分,有RS觸發(fā)器D觸發(fā)器JK觸發(fā)器T觸發(fā)器和T’觸發(fā)器。按觸發(fā)脈沖的觸發(fā)形式分,有高電平觸發(fā)、低電平觸發(fā)、上升沿觸發(fā)和下降沿觸發(fā)以及主從觸發(fā)器的脈沖觸發(fā)等。觸發(fā)器具有以下基本特點:具有兩個穩(wěn)定的(0和1)狀態(tài),能存儲一位二進(jìn)制信息;在一定的外加信號作用下,觸發(fā)器可從一種穩(wěn)定狀態(tài)轉(zhuǎn)換成另一種穩(wěn)定狀態(tài)(1→0或0→1)。在一定的條件下,可以維持兩個穩(wěn)定狀態(tài)(0或1)之一而保持不變。實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項

組成:用2個與非門

構(gòu)成:將輸入端和輸出端交叉耦合而成

直接復(fù)位端直接置位端實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項邏輯符號邏輯圖

1.基本的R-S觸發(fā)器基本RS觸發(fā)器的邏輯功能RDSD

QnQn+1010011100

101110111000001RDSDQn+1功能01101100置0置1保持不定態(tài)01Qn×001101xx基本RS觸發(fā)器功能表狀態(tài)轉(zhuǎn)換真值表Q=Q=1,觸發(fā)器失去互補(bǔ)性2.J-K觸發(fā)器

JK觸發(fā)器是時序邏輯電路的基本器件之一。在輸入信號為雙端的情況下,JK觸發(fā)器是功能完善、使用靈活和通用性較強(qiáng)的一種觸發(fā)器。以下降邊沿JK觸發(fā)器74LS112為例。有一個小圓圈實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項JK觸發(fā)器,它具有置1置0、保持和翻轉(zhuǎn)四種功能。在CP脈沖有效邊沿觸發(fā)翻轉(zhuǎn),其狀態(tài)方程為Qn+1=JQn+KQn

。雙JK觸發(fā)器74LS112邏輯符號QJCPKQJ-K觸發(fā)器功能表JK觸發(fā)器簡單應(yīng)用:

構(gòu)成一位二進(jìn)制計數(shù)器(二分頻器)??蓱?yīng)用譯碼顯示循環(huán)狀態(tài),用示波器觀察Q波形。電路圖:循環(huán)狀態(tài):波形輸出:D觸發(fā)器只有一根輸入線,狀態(tài)方成為:Qn+1=D。

3.D觸發(fā)器(上升沿觸發(fā))

實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項

D觸發(fā)器是時序邏輯電路的基本器件之一。在輸入信號為單端的情況下,D觸發(fā)器用起來最為方便。雙D觸發(fā)器74LS74DCPQQ邏輯符號D觸發(fā)器74LS74功能表D觸發(fā)器簡單應(yīng)用:

構(gòu)成一位二進(jìn)制計數(shù)器(二分頻器)。可應(yīng)用譯碼顯示循環(huán)狀態(tài),用示波器觀察Q波形。

電路圖:

循環(huán)狀態(tài):波形輸出:三、實驗內(nèi)容1、測試基本R-S觸發(fā)器的邏輯功能

由74LS00四二輸入與非門來實現(xiàn)。實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項SDRDQQR-S觸發(fā)器邏輯功能測試表

RD

SDQn+1功能01101100實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項如圖是74LS112的管腳排列圖,該芯片是雙JK觸發(fā)器。功能測試電路如下圖,J、K接邏輯開關(guān),CP接單次脈沖,按表進(jìn)行其功能測試。2、JK觸發(fā)器功能測試

JK觸發(fā)器74LS112功能測試表

實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項如圖是74LS74的管腳排列圖,該芯片中有兩個D觸發(fā)器。功能測試電路如下圖,、D接邏輯開關(guān),CP接單次脈沖,按表進(jìn)行其功能測試。3、D觸發(fā)器功能測試

D觸發(fā)器74LS74功能測試表

實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項故障檢查與排除1:芯片異常發(fā)燙。解決辦法:請檢查芯片電源、地是否接反;電源電壓是否滿足要求?,F(xiàn)象2:各觸發(fā)器基本功能測試時不能得到理想值。解決方法:請用邏輯測試筆或示波器檢查芯片電源及各輸入、輸出端是否滿足要求。注意:測試時應(yīng)防止芯片引腳短路?,F(xiàn)象3:用D觸發(fā)器構(gòu)成2-4進(jìn)制計數(shù)器時不能正確分頻。解決方法:請用邏輯測試筆或示波器檢查芯片電源及各輸入、輸出端是否滿足要求。特別是時鐘信號是否滿足TTL要求。實驗?zāi)康膶嶒炘韺嶒瀮?nèi)容注意事項下次預(yù)習(xí)內(nèi)容集成定時器555熟悉555

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論