組合電路(4加法器)sk_第1頁
組合電路(4加法器)sk_第2頁
組合電路(4加法器)sk_第3頁
組合電路(4加法器)sk_第4頁
組合電路(4加法器)sk_第5頁
已閱讀5頁,還剩12頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

§2.3常用MSI組合邏輯電路模塊§2.3.1加法器1、半加器(不考慮低位進位輸入的加法)

邏輯函數表達式、真值表和電路符號如下:ABSCHAABSC0000011010101101真值表一、1位二進制數的加法電路2、全加器

兩個二進制數相加,就某一位而言,實際上是三個數在相加,即被加數、加數和低位來的進位。相加的結果是一個本位和數和一個向高位的進位。完成這樣功能的邏輯電路稱為全加器。 設:An:被加數,Bn:加數,Cn:低位來的進位,Sn:本位和數,Cn+1:向高位的進位。(1)全加器的設計(考慮低位進位輸入)全加器的真值表、卡諾圖AnBnCnSnCn+10000000110010100110110010101011100111111真值表A01BC11100100111Cn+1的卡諾圖1A01BC11100100111Sn的卡諾圖1全加器的表達式i.用與非門實現...Sn=AnBnCnAnBnCnAnBnCnAnBnCn..Cn+1=AnBnBnCnAnCnCn+1SnAnBnCnii.用與或非門實現:Sn=AnBnCn+AnBnCn+AnBnCn+AnBnCnCn+1=AnBn+BnCn+AnCnAnBnCn01000111101111Cn+1AnBnCn01000111101111SnSnCn+1AnBnCniii.用半加器實現對表達式進行如下的改造AnBnCnHAAnBnAnBnSnCn+1HA+AnBnCn(AnBn)Cn(2)、全加器邏輯符號(3)、MSI全加器74183(雙全加器)Cn+1AnBnSnFACn與或非邏輯ABS∑全加器74LS183的電路及符號1、串行進位加法器

一個全加器只能完成一位二進制數的相加,若要完成多位二進制數的相加,就要將全加器連接起來。

連接方法?

方案:一是串行連接;一是并行連接。二、多位二進制數加法器串行進位加法器特點:電路簡單、速度慢且位數越多速度越慢。典型產品:74LS83FACnCn+1BnSnFACnCn+1AnBnSnFACnCn+1AnBnSnFACnCn+1AnBnSnA3B3C0AnA2B2A1B1A0B0C4S3S2S1S02、并行進位加法器

為了提高速度,關鍵是減少進位信號逐級傳遞的時間。

思路?是否能將進位信號同時送入各個加法器,實現同時進位或并行進位?74283邏輯符號及管腳圖11121314151671096543218Ec74283B0S2A2B2C0C4S3B3A3B1A1S0A0S1地C4C0B0B1B2B3A1A0A2A3S3S2S1S074283例一:容量擴展用74283實現兩個八位二進制數的加法。A3A2A1A0B3B2B1B0C0S3S2S1S0C474283(2)A3A2A1A0B3B2B1B0C0S3S2S1S0C474283(1)A3A2A1A0B3B2B1B0B7B6B5B4A7A6A5A4S3S2S1S0S7S6S5S4C8三、加法器應用舉例例二、用74283實現將8421BCD碼轉換成余三碼。C4C0B0B1B2B3A1A0

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論