




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
第一章Verilog基本知識HDL:HardwareDescriptionLanguage,硬件描述語言,是一種用形式化方法來描述數(shù)字電路和系統(tǒng)的語言。不同層次(頂層底層)描述設(shè)計思想,用一系列分層次的模塊來表示極其復(fù)雜的數(shù)字系統(tǒng),用EDA工具進行仿真驗證,經(jīng)由自動綜合工具轉(zhuǎn)換到門級電路網(wǎng)表,再由自動布局布線工具把網(wǎng)表轉(zhuǎn)換為具體電路布線結(jié)構(gòu)實現(xiàn)。2/4/20231VerilogHDL的發(fā)展歷史
3PhilMoorby4PhilMoorbyisanengineerandcomputerscientist.MoorbywasbornandbroughtupinBirmingham,England,andstudiedMathematics
atSouthamptonUniversity,England.MoorbyreceivedhisMastersincomputersciencefromManchesterUniversity,Englandin1974.HemovedtotheUnitedStatesin1983.[1]WhileworkinginGatewayDesignAutomation,in1984heinventedtheVerilog
hardwaredescriptionlanguage,anddevelopedthefirstandindustrystandardsimulatorVerilog-XL.In1990GatewaywaspurchasedbyCadenceDesignSystems.In1997Moorbyjoinedstartupcompany
SynaPix,whereheworkedonmatchmovingandvideotracking
algorithmsforautomaticallyextracting3Dmodelsfromvideoframes,usingtechniquessuchasopticalflow,motionfieldandpointclouds.MoorbyjoinedCo-DesignAutomationin1999,andin2002hejoinedSynopsystoworkonSystemVerilogverificationlanguage.[1]OnOctober10,2005Moorbybecametherecipientofthe2005PhilKaufmanAwardforhiscontributionstotheEDAindustry,specificallyfordevelopmentandpopularizationofVerilog,oneoftheworld'smostpopulartoolsofelectronicdesignautomation.[1]設(shè)計復(fù)雜數(shù)字系統(tǒng)的工具和手段常用的兩種硬件描述語言:VerilogVHDL(VHSICHDL)VerilogHDL-較多的第三方工具的支持-語法結(jié)構(gòu)比VHDL簡單-學(xué)習(xí)起來比VHDL容易-仿真工具比較好使-測試激勵模塊容易編寫Verilog與VHDL比較Verilog與VHDL比較VHDL-軍方組織開發(fā)-比Verilog
HDL早幾年成為IEEE標準;-語法/結(jié)構(gòu)比較嚴格,因而編寫出的模塊風(fēng)格比較清晰;-比較適合由較多的設(shè)計人員合作完成的特大型項目(一百萬門以上)。
Verilog與VHDL比較VHDL與Verilog的共同點:能夠形式化地抽象表示電路的行為和結(jié)構(gòu);支持邏輯設(shè)計中層次與范圍的描述;利用高級語言的精巧結(jié)構(gòu)來簡化電路行為的描述;具有電路仿真與驗證機制以保證設(shè)計的正確性;支持電路描述由高層到低層的綜合轉(zhuǎn)換;硬件描述與實現(xiàn)工藝無關(guān);便于文檔管理;易于理解和設(shè)計重用。兩者建模能力的比較
VITAL系統(tǒng)級
算法級
寄存器傳輸級
邏輯門級
開關(guān)電路級
行為級的抽象
VerilogHDL與VHDL建模能力的比較
SystemVerilog
Verilog
VHDL2/4/202310Verilog設(shè)計復(fù)雜電路的優(yōu)點傳統(tǒng)設(shè)計方法——電路原理圖輸入法
設(shè)計周期長、手工布線等Verilog方法——具有較強的靈活性
容易將設(shè)計移植到不同廠家的不同芯片中,易于在不同規(guī)模應(yīng)用時進行修改
與工藝無關(guān)
軟核提高了Verilog模型的可重用性軟核(Softcore):功能經(jīng)過驗證的、可綜合的、實現(xiàn)后電路結(jié)構(gòu)總門數(shù)在5000門以上的VerilogHDL模型。固核:在某一種FPGA器件上實現(xiàn)的,經(jīng)驗證是正確的,且總門數(shù)在5000門以上的電路結(jié)構(gòu)編碼文件。硬核:在某一種ASIC器件上實現(xiàn)的,經(jīng)驗證是正確的,且總門數(shù)在5000門以上的電路結(jié)構(gòu)版圖掩膜。Verilog設(shè)計復(fù)雜電路的優(yōu)點Top-Down的設(shè)計方法系統(tǒng)級設(shè)計模塊A
模塊B
模塊C
模塊A1
模塊A3
模塊A2
模塊C1
模塊C3
模塊C2
模塊B2
模塊B1
自頂向下、層次化、結(jié)構(gòu)化設(shè)計的方法電路圖設(shè)計文件HDL設(shè)計文件電路功能仿真
HDL功能仿真
HDL綜合
確定實現(xiàn)電路的具體庫名
布線后門級仿真
與實現(xiàn)邏輯的物理器件有關(guān)的工藝技術(shù)文件
優(yōu)化、布局布線
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025屆湖北黃岡高考考前模擬化學(xué)試題含解析
- 2025年面板檢測系統(tǒng)項目合作計劃書
- 2025屆湖北省黃岡市新聯(lián)考高三第一次調(diào)研測試化學(xué)試卷含解析
- 五四紅旗團支部
- 2025年空心槳葉干燥機項目建議書
- 急救護理學(xué)蛇咬傷
- 陜西鐵路工程職業(yè)技術(shù)學(xué)院《品牌與互動營銷》2023-2024學(xué)年第二學(xué)期期末試卷
- 隆昌縣2025屆五年級數(shù)學(xué)第二學(xué)期期末統(tǒng)考試題含答案
- 雅安職業(yè)技術(shù)學(xué)院《基本體操與健美操》2023-2024學(xué)年第一學(xué)期期末試卷
- 集美大學(xué)《彈性力學(xué)基礎(chǔ)與有限元》2023-2024學(xué)年第一學(xué)期期末試卷
- GB/T 37910.1-2019焊縫無損檢測射線檢測驗收等級第1部分:鋼、鎳、鈦及其合金
- 每日30字練字格電子版
- 雷鋒叔叔你在哪里教學(xué)反思
- (新版)國家統(tǒng)計執(zhí)法證資格考試備考題庫(含答案)
- 項目驗收單標準模板
- 24式太極拳教案(1~4課)
- 小學(xué) 三年級 心理健康《最好的老師-興趣的作用》教學(xué)設(shè)計
- DB12T 1040-2021 建筑工程規(guī)劃管理技術(shù)規(guī)范
- 中國綠色經(jīng)濟發(fā)展之路(PPT-37張)課件
- G322-1鋼筋砼過梁
- 客房控制系統(tǒng)——RCU系統(tǒng)培訓(xùn)PPT通用通用課件
評論
0/150
提交評論