數(shù)字邏輯電路第5章觸發(fā)器-1-1_第1頁
數(shù)字邏輯電路第5章觸發(fā)器-1-1_第2頁
數(shù)字邏輯電路第5章觸發(fā)器-1-1_第3頁
數(shù)字邏輯電路第5章觸發(fā)器-1-1_第4頁
數(shù)字邏輯電路第5章觸發(fā)器-1-1_第5頁
已閱讀5頁,還剩29頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

第5章觸發(fā)器

5.1時(shí)序邏輯電路的結(jié)構(gòu)和特點(diǎn)5.2觸發(fā)器5.1時(shí)序邏輯電路的結(jié)構(gòu)和特點(diǎn)在第三章我們知道,所有的組合邏輯電路都有一個(gè)共同的特點(diǎn):任一時(shí)刻電路的輸出僅取決于當(dāng)時(shí)電路的輸入,與電路以前的輸入和狀態(tài)無關(guān)。在本章中,我們將要討論另一種類型的邏輯電路——時(shí)序邏輯電路(簡稱時(shí)序電路)。在時(shí)序邏輯電路中,電路的輸出不僅取決于當(dāng)時(shí)電路的輸入,還與以前電路的輸入和狀態(tài)有關(guān),也就是說,時(shí)序邏輯電路具有記憶功能。圖5―1時(shí)序邏輯電路的結(jié)構(gòu)框圖時(shí)序邏輯電路的結(jié)構(gòu)框圖如圖5―1所示。由圖中可以看出,一個(gè)時(shí)序邏輯電路通常由組合邏輯電路和存儲電路兩部分組成,其中,存儲電路由觸發(fā)器構(gòu)成,是必不可少的。圖中的Xi(i=1,…,m)是電路的輸入信號;Yi(i=1,…,k)是電路的輸出信號;Wi(i=1,…,p)是存儲電路的輸入信號(亦稱驅(qū)動信號或激勵(lì)信號);Qi(i=1,…,r)是存儲電路的輸出信號(亦稱時(shí)序電路的狀態(tài)信號)。

按照存儲電路中觸發(fā)器狀態(tài)變化的特點(diǎn),時(shí)序邏輯電路分為同步時(shí)序邏輯電路和異步時(shí)序邏輯電路。在同步時(shí)序邏輯電路中,所有觸發(fā)器都受同一時(shí)鐘信號控制,觸發(fā)器的狀態(tài)變化是同步進(jìn)行的。在異步時(shí)序邏輯電路中,并非所有觸發(fā)器都受同一時(shí)鐘信號控制,因此觸發(fā)器的狀態(tài)變化不是同步進(jìn)行的。

按照電路輸出信號的特點(diǎn),時(shí)序邏輯電路分為Mealy型電路和Moore型電路兩種。在Mealy型電路中,輸出不僅取決于電路的狀態(tài),還與電路的輸入有關(guān)。在Moore型電路中,輸出僅僅取決于電路的狀態(tài),與電路的輸入無關(guān)。概述一、用于記憶1位二進(jìn)制信號 1.有兩個(gè)能自行保持的狀態(tài) 2.根據(jù)輸入信號可以置成0或1二、分類1.按觸發(fā)方式(電平,脈沖,邊沿)2.按邏輯功能(RS,JK,D,T)

5.2觸發(fā)器

觸發(fā)器是時(shí)序邏輯電路中的基本單元電路,它具有兩個(gè)穩(wěn)定的狀態(tài),這兩個(gè)狀態(tài)分別稱為0狀態(tài)和1狀態(tài)。只要外加信號不變,觸發(fā)器的狀態(tài)就不會發(fā)生變化,這就是它的存儲功能。只有當(dāng)外加信號變化時(shí),觸發(fā)器的狀態(tài)才可能發(fā)生變化。在分析觸發(fā)器的狀態(tài)變化時(shí),將外加信號變化之前觸發(fā)器的狀態(tài)稱為現(xiàn)態(tài),用Qn表示;將外加信號變化之后觸發(fā)器的狀態(tài)稱為次態(tài),用Qn+1表示。觸發(fā)器的Q輸出端為0時(shí)稱為0狀態(tài),為1時(shí)稱為1狀態(tài)。

5.2.1觸發(fā)器的電路結(jié)構(gòu)和動作特點(diǎn)按照電路結(jié)構(gòu)形式的不同,可以將觸發(fā)器分為基本觸發(fā)器、同步觸發(fā)器、主從觸發(fā)器和邊沿觸發(fā)器等。1.基本RS觸發(fā)器基本RS觸發(fā)器是各種觸發(fā)器中結(jié)構(gòu)最簡單的一種,可用兩個(gè)與非門或兩個(gè)或非門通過交叉耦合構(gòu)成。圖5―2由與非門構(gòu)成的基本RS觸發(fā)器(a)電路圖;(b)邏輯符號2.由與非門組成的SR鎖存器由表5―1可以寫出如下方程:上述方程描述了基本RS觸發(fā)器的次態(tài)和輸入信號以及現(xiàn)態(tài)之間的邏輯關(guān)系,稱為基本RS觸發(fā)器的特性方程。分析結(jié)果表明,該觸發(fā)器具有保持、置0、置1三種邏輯功能,兩個(gè)輸入端必須滿足約束條件RS=0。2.同步RS觸發(fā)器同步RS觸發(fā)器是在基本RS觸發(fā)器的基礎(chǔ)上增加一個(gè)時(shí)鐘控制端構(gòu)成的,其目的是提高觸發(fā)器的抗干擾能力,同時(shí)使多個(gè)觸發(fā)器能夠在一個(gè)控制信號的作用下同步工作。圖5―6(a)是一個(gè)由與非門組成的同步RS觸發(fā)器,圖5―6(b)是它的邏輯符號。圖5―6由與非門構(gòu)成的同步RS觸發(fā)器(a)電路圖;(b)邏輯符號表5―2同步RS觸發(fā)器的特性表2.動作特點(diǎn)在CLK=1的全部時(shí)間里,S和R的變化都將引起輸出狀態(tài)的變化。無論是基本RS觸發(fā)器還是同步RS觸發(fā)器,R和S都要滿足約束條件RS=0。為了避免R和S同時(shí)為1的情況出現(xiàn),可以在R和S之間連接一個(gè)非門,使R和S互反。這樣,除了時(shí)鐘控制端之外,觸發(fā)器只有一個(gè)輸入信號,通常表示為D,這種觸發(fā)器稱為D觸發(fā)器。圖5―8(a)是一個(gè)由與非門組成的同步D觸發(fā)器;圖5―8(b)是它的邏輯符號;表5―3是它的特性表。它的特性方程如下:Qn+1=D,CP=1時(shí)Qn+1=Qn,CP=0時(shí)由表5―3可以看出:當(dāng)CP=0時(shí),無論輸入是0還是1,觸發(fā)器的狀態(tài)都不會改變,次態(tài)等于現(xiàn)態(tài)。當(dāng)CP=1時(shí),0輸入使觸發(fā)器的次態(tài)為0,稱為置0;1輸入使觸發(fā)器的次態(tài)為1,稱為置1??梢?D觸發(fā)器具有置0和置1兩種邏輯功能。圖5―8同步D觸發(fā)器(a)電路圖;(b)邏輯符號表5―3同步D觸發(fā)器的特性表

在時(shí)鐘控制信號整個(gè)有效電平期間,如果同步觸發(fā)器輸入信號發(fā)生多次變化,則觸發(fā)器的狀態(tài)也可能發(fā)生多次變化,因此,觸發(fā)器容易受到這期間出現(xiàn)的干擾信號的影響。為了進(jìn)一步提高抗干擾能力,在同步觸發(fā)器的基礎(chǔ)上設(shè)計(jì)出了主從結(jié)構(gòu)的觸發(fā)器。3.時(shí)鐘脈沖觸發(fā)的觸發(fā)器主從觸發(fā)器由兩個(gè)時(shí)鐘信號相反的同步觸發(fā)器相連而成。圖5―10(a)是一個(gè)主從RS觸發(fā)器電路,圖5―10(b)是它的邏輯符號。圖5―10主從RS觸發(fā)器(a)電路圖;(b)邏輯符號表5―4主從RS觸發(fā)器的特性表當(dāng)CP由1變?yōu)?時(shí),從觸發(fā)器的時(shí)鐘控制信號從無效變?yōu)橛行?在此時(shí)刻之前,Q1和如果發(fā)生了變化,意味著從觸發(fā)器的輸入信號發(fā)生了變化。在從觸發(fā)器的時(shí)鐘控制信號變?yōu)橛行r(shí),觸發(fā)器的輸出將產(chǎn)生相應(yīng)的變化。如果在主觸發(fā)器的時(shí)鐘控制信號有效期間(CP=1),Q1和端變化多次,則只有最后一次變化的結(jié)果會反映到Q和端。主從RS觸發(fā)器的特性表如表5―4所示。它的特性方程如下:CP下降沿到來時(shí)CP非下降沿時(shí)JKQ’主從SRQQQ’CLK2.主從JK觸發(fā)器列出真值表主從SRJKQQ’QQ’CLK表5―5主從JK觸發(fā)器的特性表二、脈沖觸發(fā)方式的動作特點(diǎn)主從SRJKQQ’QQ’CLK表5―6T觸發(fā)器的特性表圖5―17主從T觸發(fā)器(a)電路圖;(b)邏輯符號主從觸發(fā)器的動作特點(diǎn):

主從觸發(fā)器的狀態(tài)變化分兩步進(jìn)行:第一步,在主觸發(fā)器的時(shí)鐘控制信號有效期間,輸入信號影響主觸發(fā)器的狀態(tài),此時(shí)從觸發(fā)器的狀態(tài)不會發(fā)生變化;第二步,在主觸發(fā)器的時(shí)鐘控制信號由有效變?yōu)闊o效而從觸發(fā)器的時(shí)鐘控制信號由無效變?yōu)橛行r(shí),從觸發(fā)器的狀態(tài)根據(jù)主觸發(fā)器的狀態(tài)而變化。

在主觸發(fā)器的時(shí)鐘控制信號有效期間,如果輸入信號發(fā)生過變化,則在時(shí)鐘控制信號的有效邊沿到來時(shí),從觸發(fā)器的狀態(tài)不一定按照此時(shí)刻的輸入信號來確定。

4.邊沿觸發(fā)器為了進(jìn)一步提高可靠性,增強(qiáng)抗干擾能力,克服主從觸發(fā)器存在的缺點(diǎn),設(shè)計(jì)了邊沿觸發(fā)器。邊沿觸發(fā)器也是邊沿動作的觸發(fā)器。圖5―19為邊沿觸發(fā)器的邏輯符號。5.4時(shí)鐘邊沿觸發(fā)的觸發(fā)器為了提高可靠性,增強(qiáng)抗干擾能力,希望觸發(fā)器的次態(tài)僅僅取決于時(shí)鐘信號的上升沿或下降沿到達(dá)瞬間輸入的狀態(tài)。用CMOS傳輸門的邊沿觸發(fā)器維持阻塞觸發(fā)器圖5―19邊沿觸發(fā)器的邏輯符號一、電路結(jié)構(gòu)和工作原理它的輸

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論