實驗6-組合邏輯電路_第1頁
實驗6-組合邏輯電路_第2頁
實驗6-組合邏輯電路_第3頁
實驗6-組合邏輯電路_第4頁
實驗6-組合邏輯電路_第5頁
已閱讀5頁,還剩9頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

基礎(chǔ)電子線路實驗(六)組合邏輯電路分析實驗2023/2/21一、實驗?zāi)康恼莆战M合邏輯電路的分析方法驗證幾種常見組合邏輯電路的邏輯功能2023/2/22組合邏輯電路二、實驗器材74LS00二輸入四與非門3片74LS86二輸入四異或門1片2023/2/23組合邏輯電路三、實驗原理1、半加器的邏輯功能電路圖邏輯功能C為A、B相加的進位C=AB=ABS=EF=ADBD=AABBAB=A(A+B)+B(A+B)=AB+AB=A+BS為A、B相加的和A&CB&&&&SDEF2023/2/24組合邏輯電路2、全加器的邏輯功能電路圖邏輯功能E=An+BnSn=E+Cn-1=An+Bn+Cn-1Sn為An、Bn、Cn-1相加的和An&Bn&&&&&&&&Cn-1SnCnEDF2023/2/25組合邏輯電路2、全加器的邏輯功能Cn=DF=AnBnECn-1AnBn(An+Bn)Cn-1==AnBn+(AnBn+AnBn)Cn-1=AnBnCn-1+AnBnCn-1+AnBnCn-1+AnBnCn-1=AnBn+BnCn-1+AnCn-1Cn為An、Bn、Cn-1相加的進位電路圖An&Bn&&&&&&&&Cn-1SnCnEDF邏輯功能2023/2/26組合邏輯電路3、半減器的邏輯功能電路圖邏輯功能&&&&&&ABCDEFD=EFAB+AB=A+B=D為A、B之差C=F=AB=ABC為借位ABAB=2023/2/27組合邏輯電路4、全減器的邏輯功能邏輯功能Dn=An+Bn+Cn-1Dn為An與Bn、Cn-1之差電路圖&&&&&AnBnCn-1&&Dn=1=1CnEFGH2023/2/28組合邏輯電路4、全減器的邏輯功能電路圖邏輯功能Cn=EF=BnCn-1GH=BnCn-1+AnCn-1+AnBnCn為借位=BnCn-1AnCn-1AnBn電路圖&&&&&AnBnCn-1&&Dn=1=1CnEFGH2023/2/29組合邏輯電路5、四位奇偶校驗器電路圖邏輯功能=1=1=1FABCDF=A+B+C+DA、B、C、D中有奇數(shù)個“1”時輸出“1”,否則輸出“0”。2023/2/210組合邏輯電路6、四位原碼/反碼轉(zhuǎn)換器電路圖邏輯功能=1=1=1QAABCD=1QBQCQDMM=0時QAQBQCQD=ABCD輸出原碼QAQBQCQD=ABCDM=1時輸出反碼QA=AM+2023/2/211組合邏輯電路四、實驗內(nèi)容半加器邏輯功能測試全加器邏輯功能測試半減器邏輯功能測試全減器邏輯功能測試四位奇偶校驗器功能測試2023/2/212組合邏輯電路五、注意事項1、由于本實驗電路較復(fù)雜,連線時要細(xì)心2、連線或拆線時要關(guān)斷電源3、注意芯片要接電源和地2023/2/213組合邏輯電路

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論