專升本數(shù)字電路與邏輯設(shè)計(jì)考試答案_第1頁
專升本數(shù)字電路與邏輯設(shè)計(jì)考試答案_第2頁
專升本數(shù)字電路與邏輯設(shè)計(jì)考試答案_第3頁
專升本數(shù)字電路與邏輯設(shè)計(jì)考試答案_第4頁
專升本數(shù)字電路與邏輯設(shè)計(jì)考試答案_第5頁
已閱讀5頁,還剩15頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

[試題分類]:專升本《數(shù)字電路與邏輯設(shè)計(jì)》_08007750[題型]:單選[分?jǐn)?shù)]:2.二進(jìn)制數(shù)-0110的反碼是(最高位是符號位)( )A.11010B.00110C.11001D.10110答案:C.如果狀態(tài)A與B,C與D分別構(gòu)成等效對,那么能構(gòu)成狀態(tài)等效類的是(A.ABCB.BCDC.ABD.ABCD答案:C3.移位寄存器74194工作在左移串行輸入方式時(shí),S1S0的取值為( )A.00B.11C.01D.10答案:D.三變量構(gòu)成的邏輯函數(shù)的最小項(xiàng)m1和最小項(xiàng)m7一定滿足( )Am+m=1D.答案:C.十進(jìn)制數(shù)12.75用二進(jìn)制表示應(yīng)為:(

A.1100.01B.1100.11C.1010.10D.1010.011答案:B6.8421BCD碼01010001.0101對應(yīng)的二進(jìn)制數(shù)為A.100100.01B.101110.01C.110011.10D.110110.10答案:C下圖為OC門組成的線與電路其輸出F為( )A.X?BB.0C.1D.B答案:C.要求RS觸發(fā)器(R、S均為高電平有效)狀態(tài)由A.RS=01B.RS=10C.RS=d1D.RS=d0答案:A0一1,其輸入信號為( )。.邏輯函數(shù)F二八十(八十B)等于()0一1,其輸入信號為( )。A.1B.BC.0D.B答案:B10.函數(shù)F(X,Y,Z)='m(4'6'7),則其反函數(shù)F區(qū)Y,Z)=()£m(0,2,6)£m(4,6,7)£m(0,4,5,6)£m(0,1,2,3,5).答案:D.JK觸發(fā)器的J=K=1,當(dāng)觸發(fā)信號到來時(shí),輸出次態(tài)Qn+1為:( )A.與現(xiàn)態(tài)相反B.0C.1D.不變答案:A.邏輯函數(shù)F(A,B,C)=AB+BC+AC的標(biāo)準(zhǔn)表達(dá)式是( )A.£m(0,1,2,4)B.nm(1,3,5,7)C.£M(0,2,4,6)D.£m(3,5,6,7)答案:D.四個(gè)變量可以構(gòu)成多少個(gè)最小項(xiàng)?( )A.15個(gè)B.16個(gè)C.8個(gè)D.4個(gè)答案:B14.電源電壓為+12V的555集成定時(shí)器中放電三極管工作在截止?fàn)顟B(tài),輸出端OUT為1時(shí),其TH和TR的輸入電壓值分別為( )A.TH和TR均小于4VB.TH和TR均大于8VCTH<8V,TR<4VDTH>8V,TR<4V答案:C.設(shè)計(jì)一個(gè)1位十進(jìn)制計(jì)數(shù)器至少需要多少個(gè)觸發(fā)器?( )A.6個(gè)B.3個(gè)C.10個(gè)D.4個(gè)答案:D.T型觸發(fā)器當(dāng)時(shí)鐘脈沖輸入時(shí),其輸出狀態(tài)( )A.保持不變B.在T=1時(shí)會發(fā)生改變C.隨時(shí)間改變D.等于輸入端T的值答案:B.無符號位的十六進(jìn)制數(shù)減法(A9)l6-(8A)16=( )A.(19)16B.(1F)l6C.(29)16D.(25)16答案:B.十進(jìn)制數(shù)15用2421BCD碼可以表示為( )。A.00011011B.01001000C.00001111D.00010101答案:A.邏輯函數(shù)Y=AB+ABC+AB+ABC可化簡為:()A.B+ACBAB+BCC.AB+ACD.C+AB答案:A20.LED共陰極七段顯示器可由下列哪一個(gè)IC來推動七字節(jié)較適宜?()A.74160B.74148C.7448D.7447答案:C[試題分類]:專升本《數(shù)字電路與邏輯設(shè)計(jì)》_08007750[題型]:單選[分?jǐn)?shù)]:21.與非門基本RS觸發(fā)器的約束方程是()A.R=SB.R+S=1「Qn+1=S+RQC.drS二°答案:B2.74153有兩個(gè)4路數(shù)據(jù)選擇器,每個(gè)選擇器有多少個(gè)輸出端?()A.4個(gè)B.2個(gè)C.8個(gè)D.1個(gè)答案:D.實(shí)現(xiàn)同一功能的Mealy型同步時(shí)序電路比Moore型同步時(shí)序電路()A.狀態(tài)數(shù)目更多B.觸發(fā)器更多C.觸發(fā)器一定更少D.狀態(tài)數(shù)目更少答案:D.CMOS集成電路比TTL集成電路應(yīng)用得更廣泛的主要原因是()A.輸出電流大、帶負(fù)載能力強(qiáng)B.功耗小、集成度高C.價(jià)格便宜D.開關(guān)速度快答案:A.TTL集成電路74LS138是3/8線譯碼器,譯碼器為輸出低電平有效。若地址端輸入為A2A1A0=100時(shí),則低電平輸出端為()A.Y6B.Y2C.Y4D.Y1答案:C.如果全加器的加數(shù)A=1,被加數(shù)B=1,低位的進(jìn)位CI=0,則全加器的輸出和數(shù)S及高位的進(jìn)位CO分別為?()A.S=0,C0=0.S=0,CO=1C.S=1,CO=1D.S=1,CO=0答案:B.如果要設(shè)計(jì)一個(gè)奇偶校驗(yàn)產(chǎn)生器,則使用下列哪種集成電路最簡單?()A.74LS86異或門B.74LS138譯碼器C.74LS32或門D.74LS00與非門答案:A.一般各種PLD組件的輸出部分為:()A.非門陣列B.或門陣列C.與門陣列D.與非門陣列答案:B9.555集成定時(shí)器電路大致由五部份組成,即電阻分壓器、電壓比較器、基本R-S觸發(fā)器、輸出驅(qū)動器及下列哪一部份?()A.逆向二極管B.充電二極管C.放電三極管D.觸發(fā)電容答案:C.組合邏輯電路中的險(xiǎn)象是由什么因素引起的?()A.電路中存在時(shí)延B.電路未采用最簡設(shè)計(jì)C.電路的輸出端過多D.邏輯門類型不同答案:A.下列幾種TTL電路中,輸出端可實(shí)現(xiàn)線與功能的電路是()A.與非門B.OC門C.或非門D.異或門答案:B.邏輯函數(shù)Y=ABC+ABC+ABC+ABC的最簡與一或表達(dá)式為()AAC+ACB.AC.CDBC+BC答案:C13.完全確定原始狀態(tài)表中有六個(gè)狀態(tài)A、B、C、D、E、F。等效對為:A和B,B和D,E和F。則該時(shí)序電路的最簡狀態(tài)表中共有多少個(gè)狀態(tài)?()A.2B.3C.6D.4答案:B14.二進(jìn)制數(shù)11101.0100等于十六進(jìn)制數(shù)()A.35.2B.29.3C.23.2D.1D.4答案:D.余3碼01000101.1001對應(yīng)的十進(jìn)制數(shù)是()A.45.9B.69.56C.45.3D.12.6答案:D.在下列三個(gè)邏輯函數(shù)表達(dá)式中,下列哪一項(xiàng)是最小項(xiàng)表達(dá)式()AY(A,B,C)=ABC+ABC+BCyY(A,B,C)=A?B-C+ABC+ABCY(A,B)=AB+AbbC.Dy(a,b)=AB+Ab.答案:B.根據(jù)反演規(guī)則,F(xiàn)=(AB+C)B+D的反函數(shù)為()AF=(A+BC)+BDA.DF=[(A+B)C+B]DB.F=(Ab+c)b+dv^.DF=AB+CB+D答案:B.如果JK觸發(fā)器的J=1,K=0,則當(dāng)計(jì)時(shí)鐘脈沖波出現(xiàn)時(shí),Qn+1為()A.QB.0C.QD.1答案:D.同步時(shí)序電路設(shè)計(jì)中,狀態(tài)編碼采用相鄰編碼法的目的是()A.提高電路可靠性B.提高電路速度C.減少電路中的觸發(fā)器D.減少電路中的邏輯門答案:D.邏輯函數(shù)中任意兩個(gè)不同的最小項(xiàng)mi與7之積(m+?)為()A.0B.無法確定Cm?mD.1答案:A.將8421碼(01000101.1001)轉(zhuǎn)換成十進(jìn)制數(shù)()A.45.3B.12.6C.69.6D.45.9答案:D.屬于組合邏輯電路的部件是()A.觸發(fā)器B.計(jì)數(shù)器C.寄存器D.編碼器答案:D.下列邏輯門中哪一種門的輸出在任何條件下都可以并聯(lián)使用?()A.普通CMOS與非門B.TTL集電級開路門(OC門)C.具有推拉式輸出的TTL與非門D.CMOS三態(tài)輸出門答案:B.主從型JK觸發(fā)器的特性方程Qn+1=()Qn+1=JQ+KQQn+1=JQ+KQQn+i=JQ+KQn+i=JjQ+KQ答案:c.由或非門構(gòu)成的基本RS觸發(fā)器的約束方程是()R+S=0RS=0RS=1D.R+S=1答案:B.將邏輯函數(shù)Y=AB+AB+AB?;啚樽詈喤c一或表達(dá)式()A.B+AB.B+ACC.B+ACD.A+BC答案:B.邏輯函數(shù)丫(A,B,C)的最小項(xiàng)m0和m5之間的關(guān)系是()答案:C.如果要設(shè)計(jì)一個(gè)六進(jìn)制計(jì)數(shù)器,最少需要多少個(gè)觸發(fā)器?()A.4B.3C2D.1答案:B.十進(jìn)制數(shù)23.25用二進(jìn)制數(shù)表示應(yīng)為()A.(17.4)2B.(27.2)2C.(100011.00100101)2D.(10111.01)2答案:D.同步時(shí)序電路設(shè)計(jì)中,狀態(tài)化簡的主要目的是()A.提高電路速度B.減少電路中的邏輯門C.減少電路中的觸發(fā)器D.減少電路中的連線答案:C.電平異步時(shí)序邏輯電路不允許兩個(gè)或兩個(gè)以上輸入信號()A.同時(shí)改變B.同時(shí)為1C.同時(shí)為0D.同時(shí)出現(xiàn)答案:A32.設(shè)計(jì)一個(gè)12進(jìn)制計(jì)數(shù)器需要用多少個(gè)觸發(fā)器()A.4個(gè)B.2個(gè)C.3個(gè)D,6個(gè)答案:A33.某觸發(fā)器的特性表如下(A、B為輸入),則觸發(fā)器的次態(tài)為()AEqqH說明00保持010置0101置]11翻轉(zhuǎn)A.Qn+1=AQn+i=AQ+BQB.CQn+i=AQ+BQDQn+i=A+BQ答案:c34.如果全加器的加數(shù)A=1,被加數(shù)B=1,低位的進(jìn)位CI=1,則全加器的輸出和數(shù)S及高位的進(jìn)位CO分別為?()A.S=1,CO=0B.S=0,CO=1C.S=1,CO=1D.S=0,C0=0答案:C35.共陰極的七段數(shù)碼顯示譯碼器,若要顯示數(shù)字“5”,則七段中哪些段應(yīng)該為“1”?()f be cA.a、c、d、f、gB.b、c、e、f、gC.a、dD.b、e答案:A.邏輯函數(shù)Na,B,C)=Zm(0,l,4,5,7)的最簡與-或表達(dá)式是()A.AB+CBAB+ACCBC+AB答案:D.邏輯函數(shù)Y=A(B+C)+CD的對偶式為()Y'=(A+BC)(C+D)A.yY'=A+(BC)C+DB.Y'=A(B+C)+CDC.Y'=(AB+C)(C+D)答案:A.將十進(jìn)制數(shù)(6.625)轉(zhuǎn)換成二進(jìn)制數(shù)表示,其值為()A.(10.110)2B.(10.101)2C.(110.110)2D.(110.101)2答案:D.二進(jìn)制數(shù)-0.1010的補(bǔ)碼是()A.1.1010B.1.0110C.1.0101D.1.1011答案:B.當(dāng)兩輸入“或非”門的輸出z=1時(shí),輸入x和y的取值必須()A.同時(shí)為1同時(shí)為0C.至少有一個(gè)為1D.至少有一個(gè)為0答案:B[試題分類]:專升本《數(shù)字電路與邏輯設(shè)計(jì)》_08007750[題型]:多選[分?jǐn)?shù)]:21.下列邏輯表達(dá)式中正確的有( )。AA+A.B=A.BAB+AlC=AB+AC+BCCaabc=Ab+acD.ab+ab+Ab+Ab=1答案:A,B,D2.邏輯函數(shù)F=A十B,F'是F的對偶函數(shù),則( )。Ff=FF=F十1F'=FF'=F十0答案:B,C,D.譯碼器74138的使能端,1、$2、S3取什么值時(shí)輸出無效(全為1)?( )A.010B.101C.011D.100答案:A,B,C.若mi和Mi分別表示n個(gè)變量的第i個(gè)最小項(xiàng)和最大項(xiàng),則( )。Am=MBmi+M=1C.mi—MiD.mi-Mi—1答案:A,B5.設(shè)兩輸入或非門的輸入為x和y,輸出為z,當(dāng)z為低電平時(shí),有( )。A.x和y同為低電平.B.x和y同為高電平;C.x為低電平,y為高電平;D.x為高電平,y為低電平;答案:B,C,D[試題分類]:專升本《數(shù)字電路與邏輯設(shè)計(jì)》_08007750[題型]:多選[分?jǐn)?shù)]:2.鐘控JK觸發(fā)器的初始狀態(tài)為1,要使JK觸發(fā)器在時(shí)鐘脈沖作用后其次態(tài)變?yōu)?,則觸發(fā)器的JK端的取值應(yīng)為()A.JK=01B.JK=10C.JK=11D.JK=00答案:A,C.邏輯函數(shù)F=ADB和G=ADB滿足關(guān)系()。A.F二GBF=G十1C.F'=GD.F'=G答案:A,B,C.如果或非門的輸出為1,則其兩個(gè)輸入端的取值不可能是()A.0,1B.0,0C.1,1D.1,0答案:A,C,D.PROM、GAL、PLA和FPGA幾種可編程器件中,可編程的是()A.FPGA陣列B.PLA與門陣列C.GAL與門陣列D.PROM與門陣列答案:A,B,C5.邏輯函數(shù)F=A十B可以表示為()AF=A十B十0B.F=AB+ABCF=A十BD.f=Ab+aB答案:A,D.用A、B代表輸入,用S代表加法運(yùn)算的和,C代表進(jìn)位,下列有關(guān)半加器的敘述哪些是正確的?()A.當(dāng)兩個(gè)輸入均為1時(shí),S=1B.C=ABC.s=Ab+ABD.S=A十B答案:B,C,D.在下列邏輯函數(shù)表達(dá)式中,屬于標(biāo)準(zhǔn)與-或表達(dá)式(最小項(xiàng)表達(dá)式)的有(),y(a,b)=AB+ABA.yy(a,b,c)=Ab^c+ABc+ACB.Y(a,B,C)=ABC+ABC+ABCC.Y(A,B)=A

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論