基于FPGA多功能試驗(yàn)測(cè)試開發(fā)板課件_第1頁
基于FPGA多功能試驗(yàn)測(cè)試開發(fā)板課件_第2頁
基于FPGA多功能試驗(yàn)測(cè)試開發(fā)板課件_第3頁
基于FPGA多功能試驗(yàn)測(cè)試開發(fā)板課件_第4頁
基于FPGA多功能試驗(yàn)測(cè)試開發(fā)板課件_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

基于FPGA多功能試驗(yàn)測(cè)試開發(fā)板

指導(dǎo)教師:王軍研究成員:2010年3月30日

1項(xiàng)目研究的主要內(nèi)容2項(xiàng)目研究的特色與創(chuàng)新34項(xiàng)目研究的收獲與體會(huì)項(xiàng)目研究的目的和意義報(bào)告主要內(nèi)容1項(xiàng)目研究的目的和意義現(xiàn)場(chǎng)可編程邏輯門陣列CLB、IOB、內(nèi)部連線靈活、集成度高、適用范圍廣、大規(guī)模電路缺點(diǎn):功能單一本實(shí)驗(yàn)板將預(yù)留多組I/O接口2.1硬件設(shè)計(jì)—測(cè)頭信號(hào)A/D轉(zhuǎn)換位數(shù)16bitREF4.096V輸出方式串行AIN0~REF最大速度85ksps(1.7M)轉(zhuǎn)換方式異步、同步輸入A/D轉(zhuǎn)換器MAX195輸出光耦DS12332.2硬件設(shè)計(jì)—光柵信號(hào)差分接收ABMC3486光柵傳感器信號(hào)接收電路2.3硬件設(shè)計(jì)—FIFO接口位擴(kuò)展半滿中斷數(shù)據(jù)雙向控制IDT7206接口示意圖2.4.1FPGA控制邏輯—AD模塊MAX195A/D轉(zhuǎn)換控制模塊時(shí)鐘分頻功能仿真圖2.4.2FPGA控制邏輯—光柵模塊數(shù)字濾波細(xì)分辨向可逆計(jì)數(shù)光柵信號(hào)數(shù)字濾波器的功能仿真四細(xì)分原理圖

辨向狀態(tài)轉(zhuǎn)換圖(2)光柵信號(hào)細(xì)分、辨向(3)光柵信號(hào)可逆計(jì)數(shù)正向運(yùn)動(dòng)反向運(yùn)動(dòng)

正交光柵可逆計(jì)數(shù)四細(xì)分計(jì)數(shù)仿真圖3課題研究的特色與創(chuàng)新

功能多樣化、方便了同學(xué)設(shè)計(jì)電路配有多組輸入輸出端,方便同學(xué)自主設(shè)計(jì)4課題研究的收獲與體會(huì)

1電路設(shè)計(jì)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論