版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
第2章80X86微處理器及其體系結(jié)構(gòu)本章主要教學內(nèi)容8086微處理器的基本性能指標、組成及其寄存器結(jié)構(gòu)
8086微處理器的外部引腳特性
8086微處理器的存儲器和I/O組織8086的時鐘和總線概念及其最小/最大工作方式80286、80386、80486等高檔微處理器
教學目的:使學生掌握80X86微處理器的基本使用
教學重點:8086微處理器的組成及其寄存器結(jié)構(gòu);
8086微處理器的存儲器和I/O組織
教學難點:8086微處理器的存儲器和I/O組織1第2章80X86微處理器及其體系結(jié)構(gòu)本章主要教學內(nèi)容12.18086微處理器的內(nèi)部結(jié)構(gòu)
微型計算機是由具有不同功能的一些部件組成的,包含運算器和控制器電路的大規(guī)模集成電路,稱為“微處理器”,又稱“中央處理器(CPU)”,其職能是執(zhí)行算術(shù)/邏輯運算,并負責控制整個計算機系統(tǒng),使之能自動協(xié)調(diào)地完成各種操作。2.1.1基本性能指標16位微處理器;采用高速運算性能的HMOS工藝制造,芯片上集成了2.9萬只晶體管;使用單一的+5V電源,40條引腳雙列直插式封裝;時鐘頻率為5MHz~10MHz,基本指令執(zhí)行時間為.3ms~0.6ms16根數(shù)據(jù)線和20根地址線,可尋址的地址空間達1MB8086可以和浮點運算器、I/O處理器或其他處理器組成多處理器系統(tǒng),從而極大地提高了系統(tǒng)的數(shù)據(jù)吞吐能力和數(shù)據(jù)處理能力。22.18086微處理器的內(nèi)部結(jié)構(gòu)微型計算2.1.28086微處理器內(nèi)部結(jié)構(gòu)組成圖2-18086CPU內(nèi)部結(jié)構(gòu)框圖32.1.28086微處理器內(nèi)部結(jié)構(gòu)組成圖2-18081.執(zhí)行部件EU執(zhí)行部件中包含一個16位的算術(shù)邏輯單元(ALU),8個16位的通用寄存器,一個16位的狀態(tài)標志寄存器,一個數(shù)據(jù)暫存寄存器和執(zhí)行部件的控制電路。功能:從BIU的指令隊列中取出指令代碼,經(jīng)指令譯碼器譯碼后執(zhí)行指令所規(guī)定的全部功能。執(zhí)行指令所得結(jié)果或執(zhí)行指令所需的數(shù)據(jù),都由EU向BIU發(fā)出命令,對存儲器或I/O接口進行讀/寫操作。2.總線接口部件BIU總線接口部件BIU內(nèi)部設有四個16位段地址寄存器:代碼段寄存器CS、數(shù)據(jù)段寄存器DS、堆棧段寄存器SS和附加段寄存器ES,一個16位指令指針寄存器IP,一個6字節(jié)指令隊列緩沖器,20位地址加法器和總線控制電路。主要功能:根據(jù)執(zhí)行部件EU的請求,負責完成CPU與存儲器或I/O設備之間的數(shù)據(jù)傳送。41.執(zhí)行部件EU4等待取指1執(zhí)行1等待取指2執(zhí)行2等待取指3執(zhí)行3MPU總線忙閑忙閑忙閑傳統(tǒng)微處理器的指令執(zhí)行過程取指1取指2取指3取指4取指5取指6EU總線執(zhí)行1執(zhí)行2執(zhí)行3執(zhí)行4執(zhí)行5執(zhí)行6忙忙忙忙忙忙BIU8086CPU的指令執(zhí)行過程
5等待取指1執(zhí)行1等待取指2執(zhí)行2等待取指3執(zhí)行3MPU總線忙2.1.38086CPU的寄存器結(jié)構(gòu)
8086CPU中可供編程使用的有14個16位寄存器,按其用途可分為3類:通用寄存器、段寄存器、指針和標志寄存器,如所示。
累加器AHALBHBLCLDHDLCHSPSIDIIPFLAGSCSDSSSESBP基址寄存器計數(shù)寄存器數(shù)據(jù)寄存器堆棧指針寄存器基址指針寄存器源變址寄存器目的變址寄存器指令指針寄存器標志寄存器代碼段寄存器段寄存器附加段寄存器堆棧段寄存器數(shù)據(jù)寄存器地址指針和變址寄存器控制寄存器通用寄存器數(shù)據(jù)段寄存器8086CPU內(nèi)部寄存器結(jié)構(gòu)
62.1.38086CPU的寄存器結(jié)構(gòu)81.通用寄存器
通用寄存器分為數(shù)據(jù)寄存器與指針和變址寄存器兩組。數(shù)據(jù)寄存器包括4個16位的寄存器AX、BX、CX和DX,一般用來存放16位數(shù)據(jù),故稱為數(shù)據(jù)寄存器。其中的每一個又可根據(jù)需要將高8位和低8位分成獨立的兩個8位寄存器來使用,即AH、BH、CH、DH和AL、BL、CL、DL兩組,用于存放8位數(shù)據(jù),它們均可獨立尋址、獨立使用。指針和變址寄存器包括指針寄存器SP、BP和變址寄存器SI、DI,都是16位寄存器,,一般用來存放地址的偏移量。這8個16位通用寄存器都具有通用性,從而提高了指令系統(tǒng)的靈活性。但在有些指令中,這些通用寄存器還各自有特定的用法,見下表。
71.通用寄存器7通用寄存器的特定用法表寄存器操作寄存器操作AX字乘,字除,字I/OCL變量移位,循環(huán)移位AL字節(jié)乘,字節(jié)除,字節(jié)I/O,查表轉(zhuǎn)換,十進制運算DX字乘,字除,間接I/OAH字節(jié)乘,字節(jié)除SP堆棧操作BX查表轉(zhuǎn)換SI數(shù)據(jù)串操作指令CX數(shù)據(jù)串操作指令,循環(huán)指令DI數(shù)據(jù)串操作指令8通用寄存器的特定用法表寄存器操作寄存器操作AX字乘,字除,字2.控制寄存器
指令指針寄存器IP:是一個16位的寄存器,存放EU要執(zhí)行的下一條指令的偏移地址,用以控制程序中指令的執(zhí)行順序,實現(xiàn)對代碼段指令的跟蹤。標志寄存器F(P.68):是一個16位的寄存器,共9個標志,其中6個用作狀態(tài)標志,3個用作控制標志。(1)狀態(tài)標志:狀態(tài)標志用來反映EU執(zhí)行算術(shù)和邏輯運算以后的結(jié)果特征。CF:進位標志;PF:奇偶標志;AF:輔助進位標志ZF:零標志;SF:符號標志;OF:溢出標志92.控制寄存器9(2)控制標志:控制標志是用來控制CPU的工作方式或工作狀態(tài)。TF:陷阱標志或單步操作標志:IF:中斷允許標志DF:方向標志3.段寄存器
8086CPU共有4個16位的段寄存器,用來存放每一個邏輯段的段起始地址。(1)代碼段寄存器CS(2)數(shù)據(jù)段寄存器DS(3)堆棧段寄存器SS(4)附加段寄存器ES10(2)控制標志:控制標志是用來控制CPU的工作方式或工@2.1.48086CPU的外部引腳特性
GNDINTRNMICLKGND19INTA(QS1)TESTREADYRESET23914033843753663573483393210311130122913281427152616251724182319222021AD14AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0RDMN/MXHOLD(RQ/GT0)BHE/S6AA17/S4A18/S5/SA16/S3AD15)VCC(+5VM/IO(S2)WR(LOCK)HLDA(RQ/GT1)DT/R(
S1)DEN(S0)ALE(QS0)AD1213AD8086CPU引腳圖(P.70)11@2.1.48086CPU的外部引腳特性GNDINTR2.28086微處理器的存儲器和I/O組織
2.2.1存儲器的組織
1.存儲器空間與存儲器結(jié)構(gòu)
存儲器是按字節(jié)進行組織的,兩個相鄰的字節(jié)被稱為一個“字”。存放的信息若是以字節(jié)(8位)為單位的,將在存儲器中按順序排列存放;若存放的數(shù)據(jù)為一個字(16位)時,則將每一個字的低字節(jié)(低8位)存放在低地址中,高字節(jié)(高8位)存放在高地址中,并以低地址作為該字的地址。在組成與8086CPU連接的存儲器時,1M字節(jié)的存儲空間實際上被分成兩個512字節(jié)的存儲體,分別叫高位庫和低位庫。低位庫固定與8086CPU的低位字節(jié)數(shù)據(jù)線D7~D0相連,因此又可稱它為低字節(jié)存儲體,該存儲體中的每個地址均為偶地址。高位庫與8086CPU的高位字節(jié)數(shù)據(jù)線D15~D8相連,因此又稱它為高字節(jié)存儲體,該存儲體中的每個地址均為奇地址,如下圖所示。
122.28086微處理器的存儲器和I/O組織2.2.100001H
00000H00003H
00002H00005H
00004H
512K×8(位)512K×8(位)
奇地址存儲體偶地址存儲體
(A0=1)(A0=0)
FFFFDH
FFFFCHFFFFFH
FFFFEH8086存儲器的分體結(jié)構(gòu)
1300001H
00000H00003H
00002H002.存儲器分段
∶
∶
∶
∶
00000H
圖2-15存儲器分段示意圖(P.88)
邏輯段1起點
邏輯段2起點
邏輯段3起點
邏輯段4起點
FFFFFH
邏輯段1
≤64KB
邏輯段2
≤64KB
邏輯段3
≤64KB
邏輯段4
≤64KB
142.存儲器分段∶∶∶∶00000H圖2-153.邏輯地址(LA)和物理地址(PA)
物理地址:就是存儲器的實際地址,它是指CPU和存儲器進行數(shù)據(jù)交換時所使用的地址(20位)。邏輯地址:是在程序中使用的地址,它由段地址和偏移地址兩部分組成(16位)。邏輯地址的表示形式為“段地址∶偏移地址”。物理地址=段地址×10H+偏移地址
4.專用和保留的存儲器單元
153.邏輯地址(LA)和物理地址(PA)152.2.2I/O端口的組織
1.統(tǒng)一編址又稱“存儲器映射方式”。在這種編址方式下,I/O端口地址置于1MB的存儲器空間中,在整個存儲空間中劃出一部分空間給外設端口,端口和存儲單元統(tǒng)一編址。優(yōu)點:無需專門的I/O指令,對端口操作的指令類型多,從而簡化了指令系統(tǒng)的設計。缺點:端口占用存儲器的地址空間,使存儲器容量更加緊張,同時端口指令的長度增加,執(zhí)行時間較長,端口地址譯碼器較復雜。162.2.2I/O端口的組織1.統(tǒng)一編址162.獨立編址又稱“I/O映射方式”。這種方式的端口單獨編址構(gòu)成一個I/O空間,不占用存儲器地址空間。優(yōu)點:端口所需的地址線較少,地址譯碼器較簡單,采用專用的I/O指令,端口操作指令執(zhí)行時間少,指令長度短。缺點:輸入輸出指令類別少,一般只能進行傳送操作。172.獨立編址172.38086CPU的總線周期和操作時序
2.3.18284A時鐘信號發(fā)生器
READY
118
217
316
415
514
613
712
811
910
8284A
CSYNC
PCLK
AEN1
RDY1
RDY2
AEN2
CLK
GND
VCC
X1
X2
ASYNC
EFI
F/C
OSC
RES
RESET
8284A引腳特性圖182.38086CPU的總線周期和操作時序2.3.1CLKT1總線周期總線周期地址緩沖數(shù)據(jù)地址緩沖數(shù)據(jù)地址/數(shù)據(jù)總線T2T3T4T1T2T3T4典型的8086總線周期波形圖19CLKT1總線周期總線周期地址緩沖數(shù)據(jù)地址緩沖數(shù)據(jù)地址/數(shù)據(jù)2.3.28086CPU的最小/最大工作方式
1.最小工作方式所謂最小工作方式,就是系統(tǒng)中只有8086一個微處理器,是一個單微處理器系統(tǒng)。在這種系統(tǒng)中,所有的總線控制信號都直接由8086CPU產(chǎn)生,系統(tǒng)中的總線控制邏輯電路被減到最少。當把8086的33腳MN/接+5V時,8086CPU就處于最小工作方式了
202.3.28086CPU的最小/最大工作方式1.最小工2.最大工作方式當把8086的33腳MN/接地時,這時的系統(tǒng)處于最大工作方式。最大工作方式是相對最小工作方式而言的,它主要用在中等或大規(guī)模的8086系統(tǒng)中。在最大方式系統(tǒng)中,總是包含有兩個或多個微處理器,是多微處理器系統(tǒng)。其中必有一個主處理器8086,其他的處理器稱為協(xié)處理器212.最大工作方式212.3.38086CPU的操作時序
8086的主要操作有:1、系統(tǒng)的復位和啟動操作。2、總線操作。3、暫停操作。4、中斷響應操作。5、總線保持或總線請求/允許操作222.3.38086CPU的操作時序8086的主要操作有@2.480286/80386/80486微處理器簡介
2.4.180286微處理器簡介1.80286的主要特性
(1)增加地址線,使內(nèi)存容量提高。(2)具有兩種地址方式:實地址方式和保護虛地址方式。(3)使用虛擬內(nèi)存。(4)尋址方式更加豐富(24種)(5)可以同時運行多個任務。(6)三種類型中斷:硬件中斷、軟件中斷的異常中斷。(7)增加了高級類指令、執(zhí)行環(huán)境操作類指令和保護類指令。(8)時鐘頻率提高23@2.480286/80386/80486微處理器簡介2.80286內(nèi)部結(jié)構(gòu)(P.99)242.80286內(nèi)部結(jié)構(gòu)(P.99)243.80286的地址方式
80286訪問存儲器時,有兩種方式即實地址方式和虛地址保護方式。(1)實地址方式:80286加電后即進入實地址方式。在實地址方式下,80286與8086在目標碼一級是向上兼容的,它兼容了8086的全部功能,8086的匯編語言源程序可以不做任何修改在80286上運行。(2)虛地址保護方式:此方式是集實地址方式、存儲器管理、對于虛擬存儲器的支持和對地址空間的保護為一體而建立起來的一種特殊工作方式,使80286能支持多用戶、多任務系統(tǒng)。253.80286的地址方式252.4.280386微處理器簡介
1.80386的主要特性(1)靈活的32位微處理器,提供32位的指令。(2)提供32位外部總線接口,最大數(shù)據(jù)傳輸速率為32Mbps。(3)具有片內(nèi)集成的存儲器管理部件MMU,可支持虛擬存儲和特權(quán)保護。(4)具有實地址方式、保護方式和虛擬8086方式。(5)具有極大的尋址空間。(6)通過配用數(shù)值協(xié)處理器可支持高速數(shù)值處理。(7)在目標碼一級與8086、80286芯片完全兼容。262.4.280386微處理器簡介1.80386的主要特2.80386內(nèi)部結(jié)構(gòu)(P.102)272.80386內(nèi)部結(jié)構(gòu)(P.102)273.80386的寄存器結(jié)構(gòu)80386中共有7類32個寄存器,它們是:通用寄存器、段寄存器、指令指針和標志寄存器、控制寄存器、系統(tǒng)地址寄存器、排錯寄存器和測試寄存器。4.80386的工作方式(1)實地址方式:系統(tǒng)啟動后,80386自動進入實地址方式。此方式下,采用類似于8086的體系結(jié)構(gòu)(2)保護方式:是指在執(zhí)行多任務操作時,對不同任務使用的虛擬存儲器空間進行完全的隔離,保護每個任務順利執(zhí)行。(3)虛擬8086方式:是指一個多任務的環(huán)境,即模擬多個8086的工作方式。283.80386的寄存器結(jié)構(gòu)282.4.380486微處理器簡介
1.80486的主要特性(1)首次增加RISC技術(shù)。(2)芯片上集成部件多。數(shù)據(jù)高速緩存、浮點運算部件、分頁虛擬存儲管理和80387數(shù)值協(xié)處理器等多個部件。(3)高性能的設計。(4)完全的32位體系結(jié)構(gòu)。(5)支持多處理器。(6)具有機內(nèi)自測試功能,可以廣泛地測試片上邏輯電路、超高速緩存和片上分頁轉(zhuǎn)換高速緩存。
292.4.380486微處理器簡介1.80486的主要特2.80486的基本結(jié)構(gòu)(P.106)302.80486的基本結(jié)構(gòu)(P.106)303.80486的工作方式80486有如圖3-24所示的3種工作方式,即實地址方式、保護方式和虛擬方式。LMSW指令CR0修改指令實地址方式保護方式虛擬8086方式復位信號復位信號修改CR0指令中斷IRTED指令任務轉(zhuǎn)換復位信號313.80486的工作方式LMSW指令實地址方式保護方式虛擬2.4.4Pentium系列微型計算機
的系統(tǒng)板
微型計算機的微處理器、內(nèi)存、芯片組、總線和接等部件一般被做在一塊集成電路板上,由于它是硬件統(tǒng)的核心,是決定微型計算機性能的關(guān)鍵部分,因此被稱為系統(tǒng)板,簡稱主板。通常PC機的系統(tǒng)板包括微處理器、芯片組、內(nèi)存、高速緩存、系統(tǒng)BIOS、總線和各種接口等。
322.4.4Pentium系列微型計算機
的系統(tǒng)板㈠微處理器
1.Pentium微處理器的主要特性(1)與80X86系列微處理器完全兼容。(2)采用RISC型超標量結(jié)構(gòu)。(3)高性能的浮點運算器。(4)雙重分離式高速緩存。(5)增強了錯誤檢測與報告功能。(6)64位數(shù)據(jù)總線。(7)分支指令預測。(8)常用指令固化及微代碼改進。(9)具有實地址方式、保護方式、虛擬8086方式以及具有特色的SMM(系統(tǒng)管理方式)。
33㈠微處理器1.Pentium微處理器的主要2.Pentium微處理器的內(nèi)部結(jié)構(gòu)
342.Pentium微處理器的內(nèi)部結(jié)構(gòu)343.Pentium微處理器對寄存器的擴充對EFLAGS寄存器和控制寄存器進行了擴充。4.PentiumPro微處理器5.MMX及MMXPentium微處理器6.PentiumⅡ微處理器7.PentiumⅢ微處理器8.新一代64位微處理器Merced353.Pentium微處理器對寄存器的擴充35@㈡內(nèi)存與高速緩存
1.內(nèi)存
內(nèi)存的大小直接影響系統(tǒng)執(zhí)行應用軟件的能力和速度。目前內(nèi)存常采用動態(tài)隨機存儲器DRAM。按工作方式分有快速頁方式(FPM)、擴展數(shù)據(jù)輸出(EDO)、突發(fā)式EDO(BEDO)、同步DRAM(SDRAM)和錯誤校驗與糾正(ECC)等類型。36@㈡內(nèi)存與高速緩存1.內(nèi)存362.高速緩存Cache
高速緩存是一種存儲空間較小而存取速度卻很高的存儲器,位于CPU和主存之間,用來存放CPU頻繁使用的指令和數(shù)據(jù)。由于使用高速緩存后可以減少存儲器的訪問時間,所以對提高整個處理機的性能非常有益。目前常用的高速緩存有三種:異步SRAM;同步SRAM或稱突發(fā)式SRAM;流水線突發(fā)式SRAM。
372.高速緩存Cache37㈢芯片組
芯片組是指微處理器的外圍芯片,直接反映系統(tǒng)的支持能力。它負責控制總線的輸入/輸出,內(nèi)存的輸入/輸出和硬盤控制器,還負責處理中斷請求和直接存儲器訪問(DMA)。系統(tǒng)板要完成對整個計算機系統(tǒng)的管理、控制和協(xié)調(diào),支持各種CPU、功能卡和各總線接口的正常運行,其關(guān)鍵就在于系統(tǒng)邏輯控制、管理芯片組上。38㈢芯片組芯片組是指微處理㈣總線
總線是系統(tǒng)中各部件信息交換的公共通道。1.內(nèi)存總線:是CPU與內(nèi)存之間交換信息的通路。2.系統(tǒng)總線:是組成微機系統(tǒng)所用的總線。常用的系統(tǒng)總線有ISA和EISA兩種。3.局部總線:是專門提供給高速I/O設備的總線?,F(xiàn)在有3種局部總線:①VESA局部總線;②PCI局部總線;③AGP總線。39㈣總線總線是系統(tǒng)中各部件信息交換㈤外設總線與輸入/輸出接口
外設總線是用來連接外部設備的總線。在微機系統(tǒng)中應用較早的外設總線有IDE、EIDE、SCSI接口等。雖然它們在名稱上是接口,但都屬于總線范疇,因為它們都是連接設備的公共通路,都是可以同時連接幾個設備。
40㈤外設總線與輸入/輸出接口外設總線是2.5系統(tǒng)板結(jié)構(gòu)2.5.1顯示卡
顯示卡又稱顯示適配器,用于控制文字或圖形的顯示。早期的VGA顯示卡只起到CPU與顯示器之間的接口作用,而現(xiàn)代微機的顯示卡還起到處理圖形數(shù)據(jù)、加速圖形顯示等作用。圖形顯示的核心部分是圖形加速芯片,在其中固化一定數(shù)量的常用基本圖形程序模塊?,F(xiàn)代新型的顯示卡大多采用了三維圖形芯片和AGP接口412.5系統(tǒng)板結(jié)構(gòu)2.5.1顯示卡41現(xiàn)代顯示接口電路中的新技術(shù)有:(1)多芯片集成。(2)增加數(shù)據(jù)通道。(3)顯存帶寬改進技術(shù)。(4)多顯示器支持。
42現(xiàn)代顯示接口電路中的新技術(shù)有:422.5.2聲卡
聲卡用于聲音信號的采集、合成和播放。在聲卡中需要將輸入的音頻信號轉(zhuǎn)換為數(shù)字信號。聲卡的類型按其接口總線分成ISA總線聲卡、PCI總線聲卡及AMR總線聲卡,按總線寬度可分為8位、16位、32位、64位和128位幾種類型。聲卡中一般還有音樂合成器,可以支持多種樂器的音樂合成,可以同時播放幾種不同樂器的聲音。
432.5.2聲卡聲卡用于聲音信號的2.5.3視頻卡
視頻卡用于視頻信號的采集、轉(zhuǎn)換、合成和播放等。視頻卡主要包括視頻轉(zhuǎn)換卡、電視轉(zhuǎn)換卡和MPEG解壓卡等。視頻轉(zhuǎn)換卡是用于將標準的復合視頻信號轉(zhuǎn)換為計算機的數(shù)字視頻信號;電視轉(zhuǎn)換卡用于將計算機的數(shù)字視頻信號轉(zhuǎn)換為標準的復合視頻;MPEG解壓卡是用于計算機數(shù)字視頻信號的播放。
442.5.3視頻卡視頻卡用于2.6軟盤、硬盤和CD-ROM驅(qū)動器2.6.1軟盤驅(qū)動器軟盤驅(qū)動器主要完成微機系統(tǒng)對軟盤的讀寫工作。軟盤驅(qū)動器一般分為5.25英寸和3.5英寸兩種類型。在現(xiàn)代微機中主要使用3.5英寸的軟盤驅(qū)動器,其容量一般為1.44MB,其數(shù)據(jù)傳輸率為500Kb/s。
452.6軟盤、硬盤和CD-ROM驅(qū)動器2.6.1軟盤1.軟盤驅(qū)動器的工作原理
當軟盤放入軟盤驅(qū)動器時,軟盤在驅(qū)動器主電機的作用下以300轉(zhuǎn)/分~360轉(zhuǎn)/分的轉(zhuǎn)速旋轉(zhuǎn),當軟盤驅(qū)動器接到主機發(fā)來的讀/寫命令時,通過軟盤驅(qū)動器控制電路指示主軸電機和磁頭步進電機動作,進行讀/寫操作。461.軟盤驅(qū)動器的工作原理462.軟盤驅(qū)動器結(jié)構(gòu)(1)盤片定位機構(gòu)(2)軟盤驅(qū)動裝置(3)控制磁頭尋道定位部件(4)狀態(tài)檢測部件(5)讀/寫電路(6)軟盤控制器
472.軟盤驅(qū)動器結(jié)構(gòu)(1)盤片定位機構(gòu)472.6.2硬盤驅(qū)動器
硬盤是一種磁表面存儲器,是在非磁性的鋁合金材料或玻璃基片表面上涂上一層薄的磁性材料,通過磁層的磁化來記錄存儲信息。
硬盤按照其結(jié)構(gòu)和性能大致分為3類:(1)固定式磁盤(2)活動頭固定盤式磁盤機(3)活動頭可換盤式磁盤機482.6.2硬盤驅(qū)動器硬盤是一種磁表面存目前計算機技術(shù)中廣泛應用的是溫盤機,溫盤機是在硬盤機中采用溫徹斯特技術(shù)的產(chǎn)物。所謂溫徹斯特技術(shù)就是把磁頭部件、小車、導軌、主軸和盤片制成一個不可拆卸的整體的技術(shù)。其主要技術(shù)特點為:(1)密封的頭、盤組合件——HAD組合件(2)輕浮力的接觸/浮動式磁頭(3)盤片表面有潤滑劑
49目前計算機技術(shù)中廣泛應用的是溫盤機,溫492.硬盤驅(qū)動器
特點:①硬盤盤片的盤基采用鋁合金制成,比較堅硬;②為了不損傷盤片,HDD一般使用浮動磁頭讀/寫;③為使磁頭浮起來,HDD的主軸轉(zhuǎn)速較高;④硬盤驅(qū)動器的存儲容量更大。結(jié)構(gòu):包括主軸系統(tǒng)、數(shù)據(jù)轉(zhuǎn)換系統(tǒng)、磁頭驅(qū)動和定位系統(tǒng)、空氣凈化系統(tǒng)和接口電路等5部分。
502.硬盤驅(qū)動器50
硬盤驅(qū)動器的工作過程在寫入時,由控制器送來要寫入的數(shù)據(jù),通過接口送到寫入電路。磁頭選擇電路選擇好要寫入的磁頭,磁頭驅(qū)動和定位系統(tǒng)把該磁頭定位在要寫入的磁道位置上,然后數(shù)據(jù)就可以寫入到選定的盤面、磁道和扇區(qū)上。讀出時,由磁頭選擇電路選定磁頭,磁頭驅(qū)動和定位系統(tǒng)使之定位在要讀出的磁道位置,然后由該磁頭讀出相應扇區(qū)的信息,通過讀電路將讀出信息進行放大、濾波、整形后,再送到接口電路。51硬盤驅(qū)動器的工作過程51Pentium系列微型計算機是目前PC機市場占有份額最多的一種,它們不僅增加了數(shù)據(jù)總線、地址總線的位數(shù),而且采用了許多新技術(shù),如指令高速緩存與數(shù)據(jù)高速緩存分離,分支預測,超標量流水線技術(shù),RISC結(jié)構(gòu),增加了支持多媒體的指令集,使微處理器性能大增,應對它們有一定了解。以上對Pentium系列微型計算機的芯片組、內(nèi)存、高速緩存、總線及接口、顯示卡、多媒體部件、軟盤、硬盤驅(qū)動器和CD-ROM驅(qū)動器等部件進行了介紹,以加深讀者對Pentium系列微型計算機的整體印象,可根據(jù)情況適當學習。52Pentium系列微型計算機是目前PC機市場占有份本章小結(jié)
本章針對8086微處理器及其體系結(jié)構(gòu)做了詳細介紹。8086微處理器從功能結(jié)構(gòu)上可以劃分為執(zhí)行部件和總線接口部件兩大部分。
8086微處理器的寄存器使用非常靈活,8086CPU可供編程使用的有14個16位寄存器,按其用途可分為通用寄存器、段寄存器、指針和標志寄存器。要掌握各個寄存器的使用方法和隱含用法、微處理器的內(nèi)部結(jié)構(gòu)組成、寄存器結(jié)構(gòu);要掌握存儲器的分段管理、物理地址和邏輯地址的換算及I/O端口的編址方式、8086的時鐘和總線概念及其最小/最大工作方式。
本章最后對80X86的系列產(chǎn)品等高檔微處理器的特點及基本結(jié)構(gòu)做了介紹。53本章小結(jié)
本章針對8086微處理器及其體THANKYOUVERYMUCH本章到此結(jié)束,謝謝您的光臨!54THANKYOUVERYMUCH54第2章80X86微處理器及其體系結(jié)構(gòu)本章主要教學內(nèi)容8086微處理器的基本性能指標、組成及其寄存器結(jié)構(gòu)
8086微處理器的外部引腳特性
8086微處理器的存儲器和I/O組織8086的時鐘和總線概念及其最小/最大工作方式80286、80386、80486等高檔微處理器
教學目的:使學生掌握80X86微處理器的基本使用
教學重點:8086微處理器的組成及其寄存器結(jié)構(gòu);
8086微處理器的存儲器和I/O組織
教學難點:8086微處理器的存儲器和I/O組織55第2章80X86微處理器及其體系結(jié)構(gòu)本章主要教學內(nèi)容12.18086微處理器的內(nèi)部結(jié)構(gòu)
微型計算機是由具有不同功能的一些部件組成的,包含運算器和控制器電路的大規(guī)模集成電路,稱為“微處理器”,又稱“中央處理器(CPU)”,其職能是執(zhí)行算術(shù)/邏輯運算,并負責控制整個計算機系統(tǒng),使之能自動協(xié)調(diào)地完成各種操作。2.1.1基本性能指標16位微處理器;采用高速運算性能的HMOS工藝制造,芯片上集成了2.9萬只晶體管;使用單一的+5V電源,40條引腳雙列直插式封裝;時鐘頻率為5MHz~10MHz,基本指令執(zhí)行時間為.3ms~0.6ms16根數(shù)據(jù)線和20根地址線,可尋址的地址空間達1MB8086可以和浮點運算器、I/O處理器或其他處理器組成多處理器系統(tǒng),從而極大地提高了系統(tǒng)的數(shù)據(jù)吞吐能力和數(shù)據(jù)處理能力。562.18086微處理器的內(nèi)部結(jié)構(gòu)微型計算2.1.28086微處理器內(nèi)部結(jié)構(gòu)組成圖2-18086CPU內(nèi)部結(jié)構(gòu)框圖572.1.28086微處理器內(nèi)部結(jié)構(gòu)組成圖2-18081.執(zhí)行部件EU執(zhí)行部件中包含一個16位的算術(shù)邏輯單元(ALU),8個16位的通用寄存器,一個16位的狀態(tài)標志寄存器,一個數(shù)據(jù)暫存寄存器和執(zhí)行部件的控制電路。功能:從BIU的指令隊列中取出指令代碼,經(jīng)指令譯碼器譯碼后執(zhí)行指令所規(guī)定的全部功能。執(zhí)行指令所得結(jié)果或執(zhí)行指令所需的數(shù)據(jù),都由EU向BIU發(fā)出命令,對存儲器或I/O接口進行讀/寫操作。2.總線接口部件BIU總線接口部件BIU內(nèi)部設有四個16位段地址寄存器:代碼段寄存器CS、數(shù)據(jù)段寄存器DS、堆棧段寄存器SS和附加段寄存器ES,一個16位指令指針寄存器IP,一個6字節(jié)指令隊列緩沖器,20位地址加法器和總線控制電路。主要功能:根據(jù)執(zhí)行部件EU的請求,負責完成CPU與存儲器或I/O設備之間的數(shù)據(jù)傳送。581.執(zhí)行部件EU4等待取指1執(zhí)行1等待取指2執(zhí)行2等待取指3執(zhí)行3MPU總線忙閑忙閑忙閑傳統(tǒng)微處理器的指令執(zhí)行過程取指1取指2取指3取指4取指5取指6EU總線執(zhí)行1執(zhí)行2執(zhí)行3執(zhí)行4執(zhí)行5執(zhí)行6忙忙忙忙忙忙BIU8086CPU的指令執(zhí)行過程
59等待取指1執(zhí)行1等待取指2執(zhí)行2等待取指3執(zhí)行3MPU總線忙2.1.38086CPU的寄存器結(jié)構(gòu)
8086CPU中可供編程使用的有14個16位寄存器,按其用途可分為3類:通用寄存器、段寄存器、指針和標志寄存器,如所示。
累加器AHALBHBLCLDHDLCHSPSIDIIPFLAGSCSDSSSESBP基址寄存器計數(shù)寄存器數(shù)據(jù)寄存器堆棧指針寄存器基址指針寄存器源變址寄存器目的變址寄存器指令指針寄存器標志寄存器代碼段寄存器段寄存器附加段寄存器堆棧段寄存器數(shù)據(jù)寄存器地址指針和變址寄存器控制寄存器通用寄存器數(shù)據(jù)段寄存器8086CPU內(nèi)部寄存器結(jié)構(gòu)
602.1.38086CPU的寄存器結(jié)構(gòu)81.通用寄存器
通用寄存器分為數(shù)據(jù)寄存器與指針和變址寄存器兩組。數(shù)據(jù)寄存器包括4個16位的寄存器AX、BX、CX和DX,一般用來存放16位數(shù)據(jù),故稱為數(shù)據(jù)寄存器。其中的每一個又可根據(jù)需要將高8位和低8位分成獨立的兩個8位寄存器來使用,即AH、BH、CH、DH和AL、BL、CL、DL兩組,用于存放8位數(shù)據(jù),它們均可獨立尋址、獨立使用。指針和變址寄存器包括指針寄存器SP、BP和變址寄存器SI、DI,都是16位寄存器,,一般用來存放地址的偏移量。這8個16位通用寄存器都具有通用性,從而提高了指令系統(tǒng)的靈活性。但在有些指令中,這些通用寄存器還各自有特定的用法,見下表。
611.通用寄存器7通用寄存器的特定用法表寄存器操作寄存器操作AX字乘,字除,字I/OCL變量移位,循環(huán)移位AL字節(jié)乘,字節(jié)除,字節(jié)I/O,查表轉(zhuǎn)換,十進制運算DX字乘,字除,間接I/OAH字節(jié)乘,字節(jié)除SP堆棧操作BX查表轉(zhuǎn)換SI數(shù)據(jù)串操作指令CX數(shù)據(jù)串操作指令,循環(huán)指令DI數(shù)據(jù)串操作指令62通用寄存器的特定用法表寄存器操作寄存器操作AX字乘,字除,字2.控制寄存器
指令指針寄存器IP:是一個16位的寄存器,存放EU要執(zhí)行的下一條指令的偏移地址,用以控制程序中指令的執(zhí)行順序,實現(xiàn)對代碼段指令的跟蹤。標志寄存器F(P.68):是一個16位的寄存器,共9個標志,其中6個用作狀態(tài)標志,3個用作控制標志。(1)狀態(tài)標志:狀態(tài)標志用來反映EU執(zhí)行算術(shù)和邏輯運算以后的結(jié)果特征。CF:進位標志;PF:奇偶標志;AF:輔助進位標志ZF:零標志;SF:符號標志;OF:溢出標志632.控制寄存器9(2)控制標志:控制標志是用來控制CPU的工作方式或工作狀態(tài)。TF:陷阱標志或單步操作標志:IF:中斷允許標志DF:方向標志3.段寄存器
8086CPU共有4個16位的段寄存器,用來存放每一個邏輯段的段起始地址。(1)代碼段寄存器CS(2)數(shù)據(jù)段寄存器DS(3)堆棧段寄存器SS(4)附加段寄存器ES64(2)控制標志:控制標志是用來控制CPU的工作方式或工@2.1.48086CPU的外部引腳特性
GNDINTRNMICLKGND19INTA(QS1)TESTREADYRESET23914033843753663573483393210311130122913281427152616251724182319222021AD14AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0RDMN/MXHOLD(RQ/GT0)BHE/S6AA17/S4A18/S5/SA16/S3AD15)VCC(+5VM/IO(S2)WR(LOCK)HLDA(RQ/GT1)DT/R(
S1)DEN(S0)ALE(QS0)AD1213AD8086CPU引腳圖(P.70)65@2.1.48086CPU的外部引腳特性GNDINTR2.28086微處理器的存儲器和I/O組織
2.2.1存儲器的組織
1.存儲器空間與存儲器結(jié)構(gòu)
存儲器是按字節(jié)進行組織的,兩個相鄰的字節(jié)被稱為一個“字”。存放的信息若是以字節(jié)(8位)為單位的,將在存儲器中按順序排列存放;若存放的數(shù)據(jù)為一個字(16位)時,則將每一個字的低字節(jié)(低8位)存放在低地址中,高字節(jié)(高8位)存放在高地址中,并以低地址作為該字的地址。在組成與8086CPU連接的存儲器時,1M字節(jié)的存儲空間實際上被分成兩個512字節(jié)的存儲體,分別叫高位庫和低位庫。低位庫固定與8086CPU的低位字節(jié)數(shù)據(jù)線D7~D0相連,因此又可稱它為低字節(jié)存儲體,該存儲體中的每個地址均為偶地址。高位庫與8086CPU的高位字節(jié)數(shù)據(jù)線D15~D8相連,因此又稱它為高字節(jié)存儲體,該存儲體中的每個地址均為奇地址,如下圖所示。
662.28086微處理器的存儲器和I/O組織2.2.100001H
00000H00003H
00002H00005H
00004H
512K×8(位)512K×8(位)
奇地址存儲體偶地址存儲體
(A0=1)(A0=0)
FFFFDH
FFFFCHFFFFFH
FFFFEH8086存儲器的分體結(jié)構(gòu)
6700001H
00000H00003H
00002H002.存儲器分段
∶
∶
∶
∶
00000H
圖2-15存儲器分段示意圖(P.88)
邏輯段1起點
邏輯段2起點
邏輯段3起點
邏輯段4起點
FFFFFH
邏輯段1
≤64KB
邏輯段2
≤64KB
邏輯段3
≤64KB
邏輯段4
≤64KB
682.存儲器分段∶∶∶∶00000H圖2-153.邏輯地址(LA)和物理地址(PA)
物理地址:就是存儲器的實際地址,它是指CPU和存儲器進行數(shù)據(jù)交換時所使用的地址(20位)。邏輯地址:是在程序中使用的地址,它由段地址和偏移地址兩部分組成(16位)。邏輯地址的表示形式為“段地址∶偏移地址”。物理地址=段地址×10H+偏移地址
4.專用和保留的存儲器單元
693.邏輯地址(LA)和物理地址(PA)152.2.2I/O端口的組織
1.統(tǒng)一編址又稱“存儲器映射方式”。在這種編址方式下,I/O端口地址置于1MB的存儲器空間中,在整個存儲空間中劃出一部分空間給外設端口,端口和存儲單元統(tǒng)一編址。優(yōu)點:無需專門的I/O指令,對端口操作的指令類型多,從而簡化了指令系統(tǒng)的設計。缺點:端口占用存儲器的地址空間,使存儲器容量更加緊張,同時端口指令的長度增加,執(zhí)行時間較長,端口地址譯碼器較復雜。702.2.2I/O端口的組織1.統(tǒng)一編址162.獨立編址又稱“I/O映射方式”。這種方式的端口單獨編址構(gòu)成一個I/O空間,不占用存儲器地址空間。優(yōu)點:端口所需的地址線較少,地址譯碼器較簡單,采用專用的I/O指令,端口操作指令執(zhí)行時間少,指令長度短。缺點:輸入輸出指令類別少,一般只能進行傳送操作。712.獨立編址172.38086CPU的總線周期和操作時序
2.3.18284A時鐘信號發(fā)生器
READY
118
217
316
415
514
613
712
811
910
8284A
CSYNC
PCLK
AEN1
RDY1
RDY2
AEN2
CLK
GND
VCC
X1
X2
ASYNC
EFI
F/C
OSC
RES
RESET
8284A引腳特性圖722.38086CPU的總線周期和操作時序2.3.1CLKT1總線周期總線周期地址緩沖數(shù)據(jù)地址緩沖數(shù)據(jù)地址/數(shù)據(jù)總線T2T3T4T1T2T3T4典型的8086總線周期波形圖73CLKT1總線周期總線周期地址緩沖數(shù)據(jù)地址緩沖數(shù)據(jù)地址/數(shù)據(jù)2.3.28086CPU的最小/最大工作方式
1.最小工作方式所謂最小工作方式,就是系統(tǒng)中只有8086一個微處理器,是一個單微處理器系統(tǒng)。在這種系統(tǒng)中,所有的總線控制信號都直接由8086CPU產(chǎn)生,系統(tǒng)中的總線控制邏輯電路被減到最少。當把8086的33腳MN/接+5V時,8086CPU就處于最小工作方式了
742.3.28086CPU的最小/最大工作方式1.最小工2.最大工作方式當把8086的33腳MN/接地時,這時的系統(tǒng)處于最大工作方式。最大工作方式是相對最小工作方式而言的,它主要用在中等或大規(guī)模的8086系統(tǒng)中。在最大方式系統(tǒng)中,總是包含有兩個或多個微處理器,是多微處理器系統(tǒng)。其中必有一個主處理器8086,其他的處理器稱為協(xié)處理器752.最大工作方式212.3.38086CPU的操作時序
8086的主要操作有:1、系統(tǒng)的復位和啟動操作。2、總線操作。3、暫停操作。4、中斷響應操作。5、總線保持或總線請求/允許操作762.3.38086CPU的操作時序8086的主要操作有@2.480286/80386/80486微處理器簡介
2.4.180286微處理器簡介1.80286的主要特性
(1)增加地址線,使內(nèi)存容量提高。(2)具有兩種地址方式:實地址方式和保護虛地址方式。(3)使用虛擬內(nèi)存。(4)尋址方式更加豐富(24種)(5)可以同時運行多個任務。(6)三種類型中斷:硬件中斷、軟件中斷的異常中斷。(7)增加了高級類指令、執(zhí)行環(huán)境操作類指令和保護類指令。(8)時鐘頻率提高77@2.480286/80386/80486微處理器簡介2.80286內(nèi)部結(jié)構(gòu)(P.99)782.80286內(nèi)部結(jié)構(gòu)(P.99)243.80286的地址方式
80286訪問存儲器時,有兩種方式即實地址方式和虛地址保護方式。(1)實地址方式:80286加電后即進入實地址方式。在實地址方式下,80286與8086在目標碼一級是向上兼容的,它兼容了8086的全部功能,8086的匯編語言源程序可以不做任何修改在80286上運行。(2)虛地址保護方式:此方式是集實地址方式、存儲器管理、對于虛擬存儲器的支持和對地址空間的保護為一體而建立起來的一種特殊工作方式,使80286能支持多用戶、多任務系統(tǒng)。793.80286的地址方式252.4.280386微處理器簡介
1.80386的主要特性(1)靈活的32位微處理器,提供32位的指令。(2)提供32位外部總線接口,最大數(shù)據(jù)傳輸速率為32Mbps。(3)具有片內(nèi)集成的存儲器管理部件MMU,可支持虛擬存儲和特權(quán)保護。(4)具有實地址方式、保護方式和虛擬8086方式。(5)具有極大的尋址空間。(6)通過配用數(shù)值協(xié)處理器可支持高速數(shù)值處理。(7)在目標碼一級與8086、80286芯片完全兼容。802.4.280386微處理器簡介1.80386的主要特2.80386內(nèi)部結(jié)構(gòu)(P.102)812.80386內(nèi)部結(jié)構(gòu)(P.102)273.80386的寄存器結(jié)構(gòu)80386中共有7類32個寄存器,它們是:通用寄存器、段寄存器、指令指針和標志寄存器、控制寄存器、系統(tǒng)地址寄存器、排錯寄存器和測試寄存器。4.80386的工作方式(1)實地址方式:系統(tǒng)啟動后,80386自動進入實地址方式。此方式下,采用類似于8086的體系結(jié)構(gòu)(2)保護方式:是指在執(zhí)行多任務操作時,對不同任務使用的虛擬存儲器空間進行完全的隔離,保護每個任務順利執(zhí)行。(3)虛擬8086方式:是指一個多任務的環(huán)境,即模擬多個8086的工作方式。823.80386的寄存器結(jié)構(gòu)282.4.380486微處理器簡介
1.80486的主要特性(1)首次增加RISC技術(shù)。(2)芯片上集成部件多。數(shù)據(jù)高速緩存、浮點運算部件、分頁虛擬存儲管理和80387數(shù)值協(xié)處理器等多個部件。(3)高性能的設計。(4)完全的32位體系結(jié)構(gòu)。(5)支持多處理器。(6)具有機內(nèi)自測試功能,可以廣泛地測試片上邏輯電路、超高速緩存和片上分頁轉(zhuǎn)換高速緩存。
832.4.380486微處理器簡介1.80486的主要特2.80486的基本結(jié)構(gòu)(P.106)842.80486的基本結(jié)構(gòu)(P.106)303.80486的工作方式80486有如圖3-24所示的3種工作方式,即實地址方式、保護方式和虛擬方式。LMSW指令CR0修改指令實地址方式保護方式虛擬8086方式復位信號復位信號修改CR0指令中斷IRTED指令任務轉(zhuǎn)換復位信號853.80486的工作方式LMSW指令實地址方式保護方式虛擬2.4.4Pentium系列微型計算機
的系統(tǒng)板
微型計算機的微處理器、內(nèi)存、芯片組、總線和接等部件一般被做在一塊集成電路板上,由于它是硬件統(tǒng)的核心,是決定微型計算機性能的關(guān)鍵部分,因此被稱為系統(tǒng)板,簡稱主板。通常PC機的系統(tǒng)板包括微處理器、芯片組、內(nèi)存、高速緩存、系統(tǒng)BIOS、總線和各種接口等。
862.4.4Pentium系列微型計算機
的系統(tǒng)板㈠微處理器
1.Pentium微處理器的主要特性(1)與80X86系列微處理器完全兼容。(2)采用RISC型超標量結(jié)構(gòu)。(3)高性能的浮點運算器。(4)雙重分離式高速緩存。(5)增強了錯誤檢測與報告功能。(6)64位數(shù)據(jù)總線。(7)分支指令預測。(8)常用指令固化及微代碼改進。(9)具有實地址方式、保護方式、虛擬8086方式以及具有特色的SMM(系統(tǒng)管理方式)。
87㈠微處理器1.Pentium微處理器的主要2.Pentium微處理器的內(nèi)部結(jié)構(gòu)
882.Pentium微處理器的內(nèi)部結(jié)構(gòu)343.Pentium微處理器對寄存器的擴充對EFLAGS寄存器和控制寄存器進行了擴充。4.PentiumPro微處理器5.MMX及MMXPentium微處理器6.PentiumⅡ微處理器7.PentiumⅢ微處理器8.新一代64位微處理器Merced893.Pentium微處理器對寄存器的擴充35@㈡內(nèi)存與高速緩存
1.內(nèi)存
內(nèi)存的大小直接影響系統(tǒng)執(zhí)行應用軟件的能力和速度。目前內(nèi)存常采用動態(tài)隨機存儲器DRAM。按工作方式分有快速頁方式(FPM)、擴展數(shù)據(jù)輸出(EDO)、突發(fā)式EDO(BEDO)、同步DRAM(SDRAM)和錯誤校驗與糾正(ECC)等類型。90@㈡內(nèi)存與高速緩存1.內(nèi)存362.高速緩存Cache
高速緩存是一種存儲空間較小而存取速度卻很高的存儲器,位于CPU和主存之間,用來存放CPU頻繁使用的指令和數(shù)據(jù)。由于使用高速緩存后可以減少存儲器的訪問時間,所以對提高整個處理機的性能非常有益。目前常用的高速緩存有三種:異步SRAM;同步SRAM或稱突發(fā)式SRAM;流水線突發(fā)式SRAM。
912.高速緩存Cache37㈢芯片組
芯片組是指微處理器的外圍芯片,直接反映系統(tǒng)的支持能力。它負責控制總線的輸入/輸出,內(nèi)存的輸入/輸出和硬盤控制器,還負責處理中斷請求和直接存儲器訪問(DMA)。系統(tǒng)板要完成對整個計算機系統(tǒng)的管理、控制和協(xié)調(diào),支持各種CPU、功能卡和各總線接口的正常運行,其關(guān)鍵就在于系統(tǒng)邏輯控制、管理芯片組上。92㈢芯片組芯片組是指微處理㈣總線
總線是系統(tǒng)中各部件信息交換的公共通道。1.內(nèi)存總線:是CPU與內(nèi)存之間交換信息的通路。2.系統(tǒng)總線:是組成微機系統(tǒng)所用的總線。常用的系統(tǒng)總線有ISA和EISA兩種。3.局部總線:是專門提供給高速I/O設備的總線?,F(xiàn)在有3種局部總線:①VESA局部總線;②PCI局部總線;③AGP總線。93㈣總線總線是系統(tǒng)中各部件信息交換㈤外設總線與輸入/輸出接口
外設總線是用來連接外部設備的總線。在微機系統(tǒng)中應用較早的外設總線有IDE、EIDE、SCSI接口等。雖然它們在名稱上是接口,但都屬于總線范疇,因為它們都是連接設備的公共通路,都是可以同時連接幾個設備。
94㈤外設總線與輸入/輸出接口外設總線是2.5系統(tǒng)板結(jié)構(gòu)2.5.1顯示卡
顯示卡又稱顯示適配器,用于控制文字或圖形的顯示。早期的VGA顯示卡只起到CPU與顯示器之間的接口作用,而現(xiàn)代微機的顯示卡還起到處理圖形數(shù)據(jù)、加速圖形顯示等作用。圖形顯示的核心部分是圖形加速芯片,在其中固化一定數(shù)量的常用基本圖形程序模塊
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 建筑班組施工合同模板
- 客戶回寄合同范例
- 工地電纜線購買合同范例
- 宣傳合作合同模板模板
- 書柜制作安裝合同范例
- 弱電設備維修合同范例
- 場地施工合同范例
- 廢棄渣土運輸合同模板
- 勞動合同范例范文
- 夾板購銷合同模板
- 人工流產(chǎn)術(shù)健康宣教課件
- 老年高血壓管理指南
- 急性腦卒中的護理
- 危化品運輸安全檢測與監(jiān)控
- 2024年耐高溫尼龍行業(yè)分析報告及未來發(fā)展趨勢
- 碳咨詢服務行業(yè)報告
- 化學品管理中的危險化學品替代
- 地鐵撞人事故應急措施及救援預案
- 商務展會禮儀培訓
- 海洋科學專業(yè)職業(yè)生涯規(guī)劃書
- 現(xiàn)代物流技術(shù)的應用與創(chuàng)新
評論
0/150
提交評論