硬件關(guān)鍵工程師面試題集含答案很全_第1頁
硬件關(guān)鍵工程師面試題集含答案很全_第2頁
硬件關(guān)鍵工程師面試題集含答案很全_第3頁
硬件關(guān)鍵工程師面試題集含答案很全_第4頁
硬件關(guān)鍵工程師面試題集含答案很全_第5頁
已閱讀5頁,還剩6頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、硬件工程師面試題集(DSP,嵌入式系統(tǒng),電子線路,通訊,微電子,半導(dǎo)體)-Real_Yamede1、下面是某些基本日勺數(shù)字電路知識問題,請簡要回答之。什么是Setup和Hold時間?答:Setup/Hold Time用于測試芯片對輸入信號和時鐘信號之間勺時間規(guī)定。建立時間(Setup Time)是指觸發(fā)器勺時鐘信號上升沿到來此前,數(shù)據(jù)可以保持穩(wěn)定不變勺時間。輸入數(shù)據(jù)信 號應(yīng)提前時鐘上升沿(如上升沿有效)T時間達到芯片,這個T就是建立時間一般所說勺 SetupTime。如不滿足Setup Time,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一種 時鐘上升沿到來時,數(shù)據(jù)才干被打入觸發(fā)器。保持時間

2、(Hold Time)是指觸發(fā)器勺時鐘信號 上升沿到來后來,數(shù)據(jù)保持穩(wěn)定不變勺時間。如果Hold Time不夠,數(shù)據(jù)同樣不能被打入 觸發(fā)器。什么是競爭與冒險現(xiàn)象?如何判斷?如何消除?答:在組合邏輯電路中,由于門電路勺輸入信號通過勺通路不盡相似,所產(chǎn)生勺延時也就會 不同,從而導(dǎo)致達到該門勺時間不一致,我們把這種現(xiàn)象叫做競爭。由于競爭而在電路輸出 端也許產(chǎn)生尖峰脈沖或毛刺勺現(xiàn)象叫冒險。如果布爾式中有相反勺信號則也許產(chǎn)生競爭和冒 險現(xiàn)象。解決措施:一是添加布爾式勺消去項,二是在芯片外部加電容。請畫出用D觸發(fā)器實現(xiàn)2倍分頻勺邏輯電路答:把D觸發(fā)器勺輸出端加非門接到D端即可,如下圖所示:OUTPUTCL

3、K什么是”線與”邏輯,要實現(xiàn)它,在硬件特性上有什么具體規(guī)定?答:線與邏輯是兩個或多種輸出信號相連可以實現(xiàn)與勺功能。在硬件上,要用OC門來實 現(xiàn)(漏極或者集電極開路),為了避免因灌電流過大而燒壞OC門,應(yīng)在OC門輸出端接一上 拉電阻(線或則是下拉電阻)。(5)什么是同步邏輯和異步邏輯?同步電路與異步電路有何區(qū)別?答:同步邏輯是時鐘之間有固定日勺因果關(guān)系。異步邏輯是各時鐘之間沒有固定日勺因果關(guān)系. 電路設(shè)計可分類為同步電路設(shè)計和異步電路設(shè)計。同步電路運用時鐘脈沖使其子系統(tǒng)同步運 作,而異步電路不使用時鐘脈沖做同步,其子系統(tǒng)是使用特殊勺“開始”和“完畢”信號 使之同步。異步電路具有下列長處:無時鐘歪

4、斜問題、低電源消耗、平均效能而非最差效 能、模塊性、可組合和可復(fù)用性。 你懂得那些常用邏輯電平? TTL與COMS電平可以直接互連嗎?答:常用日勺電平原則,低速日勺有RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、 ECL、ECL、LVPECL 等,高速日勺有 LVDS、GTL、PGTL、CML、HSTL、SSTL 等。一般說來,CMOS電平比TTL電平有著更高日勺噪聲容限。如果不考慮速度和性能,一般 TTL與CMOS器件可以互換。但是需要注意有時候負載效應(yīng)也許引起電路工作不正常, 由于有些TTL電路需要下一級日勺輸入阻抗作為負載才干正常工作。(6)請畫出微機接

5、口電路中,典型勺輸入設(shè)備與微機接口邏輯示意圖(數(shù)據(jù)接口、控制接口、 鎖存器/緩沖器)典型輸入設(shè)備與微機接口日勺邏輯示意圖如下:2、你所懂得勺可編程邏輯器件有哪些?答:ROM(只讀存儲器)、PLA(可編程邏輯陣列)、FPLA(現(xiàn)場可編程邏輯陣列)、PAL(可編程 陣列邏輯)GAL(通用陣列邏輯),EPLD(可擦除勺可編程邏輯器件)、FPGA(現(xiàn)場可編程門陣 列)、CPLD(復(fù)雜可編程邏輯器件)等,其中ROM、FPLA、PAL、GAL、EPLD是浮現(xiàn)較 早日勺可編程邏輯器件,而FPGA和CPLD是當今最流行日勺兩類可編程邏輯器件FPGA是 基于查找表構(gòu)造日勺,而CPLD是基于乘積項構(gòu)造日勺。3、用

6、VHDL或VERILOG、ABLE描述8位D觸發(fā)器邏輯4、請簡述用EDA軟件(如PROTEL)進行設(shè)計(涉及原理圖和PCB圖)到調(diào)試出樣機勺整 個過程,在各環(huán)節(jié)應(yīng)注意哪些問題?答:完畢一種電子電路設(shè)計方案勺整個過程大體可分:(1)原理圖設(shè)計(2)PCB設(shè)計(3)投板(4)元器件焊接(5)模塊化調(diào)試(6)整機調(diào)試。注意問題如下:原理圖設(shè)計階段注意合適加入旁路電容與去耦電容;注意合適加入測試點和0歐電阻以以便調(diào)試時測試用;注意合適加入0歐電阻、電感和磁珠(專用于克制信號線、電源線上日勺高頻噪聲和尖峰干 擾)以實現(xiàn)抗干擾和阻抗匹配;PCB 設(shè)計階段自己設(shè)計日勺元器件封裝要特別注意以避免板打出來后元器

7、件無法焊接;FM部分走線要盡量短而粗,電源和地線也要盡量粗;旁路電容、晶振要盡量接近芯片相應(yīng)管腳;注意美觀與使用以便;投板闡明自己需要日勺工藝以及對制板勺規(guī)定;元器件焊接避免浮現(xiàn)芯片焊錯位置,管腳不相應(yīng);避免浮現(xiàn)虛焊、漏焊、搭焊等;模塊化調(diào)試 先調(diào)試電源模塊,然后調(diào)試控制模塊,然后再調(diào)試其他模塊;上電時動作要迅速,發(fā)現(xiàn)不會浮現(xiàn)短路時在徹底接通電源;調(diào)試一種模塊時合適隔離其他模塊各模塊日勺技術(shù)指標一定要不小于客戶日勺規(guī)定;(6)整機調(diào)試如提高敏捷度等問題5、基爾霍夫定理KCL:電路中日勺任意節(jié)點,任意時刻流入該節(jié)點日勺電流等于流出該節(jié)點勺電流KVL同理)6、描述反饋電路勺概念,列舉她們勺應(yīng)用反饋

8、是將放大器輸出信號(電壓或電流)日勺一部分或所有,回收到放大器輸入端與輸入信號進 行比較(相加或相減),并用比較所得勺有效輸入信號去控制輸出,負反饋可以用來穩(wěn)定輸出 信號或者增益,也可以擴展通頻帶,特別適合于自動控制系統(tǒng)。正反饋可以形成振蕩,適合 振蕩電路和波形發(fā)生電路。7、負反饋種類及其長處電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋減少放大器勺增益敏捷度,變化輸入電阻和輸出電阻,改善放大器勺線性和非線性失真,有 效地擴展,放大器勺通頻帶,自動調(diào)節(jié)作用8、放大電路勺頻率補償勺目勺是什么,有哪些措施頻率補償是為了變化頻率特性,減小時鐘和相位差,使輸入輸出頻率同步相位補償一般是改善穩(wěn)定

9、裕度,相位補償與頻率補償日勺目勺有時是矛盾勺不同日勺電路或者說不同勺元器件對不同頻率勺放大倍數(shù)是不相似勺,如果輸入信號不是單一 頻率,就會導(dǎo)致高頻放大勺倍數(shù)大,低頻放大勺倍數(shù)小,成果輸出日勺波形就產(chǎn)生了失真 放大電路中頻率補償日勺目日勺:一是改善放大電路日勺高頻特性,二是克服由于引入負反饋而也 許浮現(xiàn)自激振蕩現(xiàn)象,使放大器可以穩(wěn)定工作。在放大電路中,由于晶體管結(jié)電容日勺存在常常會使放大電路頻率響應(yīng)日勺高頻段不抱負,為理 解決這一問題,常用勺措施就是在電路中引入負反饋。然后,負反饋日勺引入又引入了新日勺問 題,那就是負反饋電路會浮現(xiàn)自激振蕩現(xiàn)象,所覺得了使放大電路可以正常穩(wěn)定工作,必須 對放大電

10、路進行頻率補償。頻率補償日勺措施可以分為超前補償和滯后補償,重要是通過接入某些阻容元件來變化放大電 路日勺開環(huán)增益在高頻段日勺相頻特性,目前使用最多日勺就是鎖相環(huán)9、有源濾波器和無源濾波器勺區(qū)別無源濾波器:這種電路重要有無源元件R、L和C構(gòu)成;有源濾波器:集成運放和R、C構(gòu)成,具有不用電感、體積小、重量輕等長處。集成運放 日勺開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定勺電壓放 大和緩沖作用。但集成運放帶寬有限,因此目前日勺有源濾波電路日勺工作頻率難以做得很高。10、名詞解釋:SRAM、SSRAM、SDRAM、壓控振蕩器(VCO)SRAM:靜態(tài) RAM; DRAM:動

11、態(tài) RAM; SSRAM: Synchronous Static Random Access Memory同步靜態(tài)隨機訪問存儲器,它日勺一種類型勺SRAM。SSRAM日勺所有訪問都在時 鐘日勺上升/下降沿啟動。地址、數(shù)據(jù)輸入和其他控制信號均與時鐘信號有關(guān)。這一點與異步SRAM不同,異步SRAM日勺訪問獨立于時 鐘,數(shù)據(jù)輸入和輸出都由地址 日勺變化控制。SDRAM: Synchronous DRAM 同步動態(tài)隨機存儲器。11、名詞解釋:IRQ、BIOS、USB、VHDL、SDR。IRQ:中斷祈求BIOS: BIOS是英文Basic Input Output System”日勺縮略語,直譯過來后中

12、文名稱就是”基 本輸入輸出系統(tǒng)”。其實,它是一組固化到計算機內(nèi)主板上一種ROM芯片上勺程序,它保 存著計算機最重要勺基本輸入輸出勺程序、系統(tǒng)設(shè)立信息、開機后自檢程序和系統(tǒng)自啟動 程序。其重要功能是為計算機提供最底層日勺、最直接勺硬件設(shè)立和控制。USB: USB,是英文Universal Serial BUS (通用串行總線)日勺縮寫,而其 中文簡稱為“通 串線,是一種外部總線原則,用于規(guī)范電腦與外部設(shè)備勺連接和通訊。(4) VHDL: VHDL 日勺英文全寫是:VHSIC (Very High Speed Integrated Circuit ) HardwareDescription Lan

13、guage .翻譯成中文就是超高速集成電路硬件描述語言。重要用于描述數(shù)字系 統(tǒng)日勺構(gòu)造、行為、功能和接口。(5) SDR:軟件無線電,一種無線電廣播通信技術(shù),它基于軟件定義勺無線通信合同而非通 過硬連線實現(xiàn)。換言之,頻帶、空中接口合同和功能可通過軟件下載和更新來升級,而不 用完全更換硬件。SDR針對構(gòu)建多模式、多頻和多功能無線通信設(shè)備勺問題提供有效而安 全勺解決方案。12、單片機上電后沒有運轉(zhuǎn),一方面要檢查什么一方面應(yīng)當確認電源電壓與否正常。用電壓表測量接地引腳跟電源引腳之間勺電壓,看與否 是電源電壓,例如常用勺5V。接下來就是檢查復(fù)位引腳電壓 與否正常。分別測量按下復(fù) 位按鈕和放開復(fù)位按鈕勺

14、電壓值,看與否對勺。然后再檢查晶振與否起振了,一般用示波 器來看晶振引腳勺波形,注意應(yīng)當使用示波器探頭勺“X10 ”檔。另一種措施是測量復(fù)位狀 態(tài)下勺IO 口電平,按住復(fù)位鍵不放,然后測量IO 口(沒接外部上拉勺P0 口除外)勺電壓, 看與否是高電平,如果不是高電平,則多半是由于晶振沒有起振。此外還要注意勺地方是, 如果使用片內(nèi)ROM勺話(大部分狀況下如此,目前已經(jīng)很少有用外部擴ROM勺了),一 定要將EA引腳拉高,否則會浮現(xiàn)程序亂跑勺狀況。如果系統(tǒng)不穩(wěn)定勺話,有時是由于電 源濾波不好導(dǎo)致勺。在單片機勺電源引腳跟地引腳之間接上一種0.1uF勺電容會有所改善。 如果電源沒有濾波電容勺話,則需要再

15、接一種更大濾波電容,例如220uF勺。遇到系統(tǒng) 不穩(wěn)定期,就可以并上電容試試(越接近芯片越好)。13、最基本勺三極管曲線特性答:三極管勺曲線特性即指三極管勺伏安特性曲線,涉及輸入特性曲線和輸出特性曲線。 輸入特性是指三極管輸入回路中,加在基極和發(fā)射極勺電壓VBE與由它所產(chǎn)生勺基極電 流I B之間勺關(guān)系。輸出特性一般是指在一定勺基極電流I B控制下,三極管勺集電極與 發(fā)射極之間勺電壓VCE同集電極電流IC勺關(guān)系圖(3)直、交流負載線,功耗線14、什么是頻率響應(yīng),怎么才算是穩(wěn)定的頻率響應(yīng),簡述變化頻率響應(yīng)曲線的幾種措施答:這里僅對放大電路日勺頻率響應(yīng)進行闡明。在放大電路中,由于電抗元件(如電容、電

16、感 線圈等)及晶體管極間電容日勺存在,當輸入信號日勺頻率過低或過高時,放大電路日勺放大倍數(shù) 勺數(shù)值均會減少,并且還將產(chǎn)生相位超前或之后現(xiàn)象。也就是說,放大電路勺放大倍數(shù)(或 者稱為增益)和輸入信號頻率是一種函數(shù)關(guān)系,我們就把這種函數(shù)關(guān)系成為放大電路日勺頻 率響應(yīng)或頻率特性。放大電路日勺頻率響應(yīng)可以用幅頻特性曲線和相頻特性曲線來描述,如果 一種放大電路勺幅頻特性曲線是一條平行于x軸日勺直線(或在關(guān)懷日勺頻率范疇內(nèi)平行于 x軸),而相頻特性曲線是一條通過原點日勺直線(或在關(guān)懷日勺頻率范疇是條通過原點日勺直線), 那么該頻率響應(yīng)就是穩(wěn)定勺變化頻率響應(yīng)勺措施重要有:(1)變化放大電路日勺元器件參數(shù);(

17、2)引入新日勺元器件來改善 既有放大電路日勺頻率響應(yīng);(3)在原有放大電路上串聯(lián)新勺放大電路構(gòu)成多級放大電路。15、給出一種差分運放,如何進行相位補償,并畫補償后勺波特圖答:隨著工作頻率勺升高,放大器會產(chǎn)生附加相移,也許使負反饋變成正反饋而引起自激。 進行相位補償可以消除高頻自激。相位補償勺原理是:在具有高放大倍數(shù)勺中間級,運用一 小電容C (幾十幾百微微法)構(gòu)成電壓并聯(lián)負反饋電路??梢允褂秒娙菪U?、RC校正 分別對相頻特性和幅頻特性進行修改。波特圖就是在畫放大電路勺頻率特性曲線時使用對數(shù)坐標。波特圖由對數(shù)幅頻特性和對數(shù) 相頻特性兩部分構(gòu)成,它們勺橫軸采用對數(shù)刻度lg f,幅頻特性勺縱軸采用l

18、g lAul表達, 單位為dB;相頻特性日勺縱軸仍用e表達。io Igl/J/dB網(wǎng) 1“1吊B高道電躊與保通電踞的波特圖G)高通電餡通特圖Ch)此語電臨壺特圈16、基本放大電路的種類及優(yōu)缺陷,廣泛采用差分構(gòu)造的因素基本放大電路按其接法分為共基、共射、共集放大電路。共射放大電路既能放大電流又能放大電壓,輸入電阻在三種電路中居中,輸出電阻較大,頻 帶較窄共基放大電路只能放大電壓不能放大電流,輸入電阻小,電壓放大倍數(shù)和輸出電阻與共射放 大電路相稱,頻率特性是三種接法中最佳日勺電路。常用于寬頻帶放大電路。共集放大電路只能放大電流不能放大電壓,是三種接法中輸入電阻最大、輸出電阻最小日勺 電路,并具有電壓跟隨勺特點。常用于電壓大電路勺輸入級和輸出級,在功率放大電路中 也常采用射極輸出勺形式。廣泛采用差分構(gòu)造勺因素是

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論