電源芯片h8-3694系列硬件手冊_第1頁
電源芯片h8-3694系列硬件手冊_第2頁
電源芯片h8-3694系列硬件手冊_第3頁
電源芯片h8-3694系列硬件手冊_第4頁
電源芯片h8-3694系列硬件手冊_第5頁
已閱讀5頁,還剩383頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、瑞薩 16 位單片機H8/3694 系列H8/3694N HD64N3694G,HD6483694G H8/3694 HD64F3694,HD64F3694G, HD6433694,HD6433694G H8/3693 HD6433693,HD6433693G HD/3692 HD6433692,HD6433692G H8/3691 HD6433691,HD6433691G H8/3690 HD6433690,HD6433690G硬件手冊RCJ09B0002-0100ZCautionsNotes regarding these materialsThese materials areended

2、 as a reference to assist our customershe selection of the Renesas Tec hnology Corporation product best suited to the customers application; they do not convey any license under anyellectual property rights, or any other rights, belonging to Renesas Technology Corporation or a third party.Renesas Te

3、chnology Corporation ames no responsibility for any damage, or infringement of any third-partys rights, originatinghe use of any product data, diagrams, charts, programs, algorithms, or circuit application exles containedhese materials.All information containedhese materials, including product data,

4、 diagrams, charts, programs and algorithms represents informatioproducts at the time of publication of these materials, and are subject to change by Renesas Technology Corporation without notice due to product improvements or other reasons. It is thereforemendedt customers contact Renesas Technology

5、 Corporation or an authorized Renesas Technology Corporation product distributor for the latest product information before purchasing a product listed herein. The information described here may contaechnical inaccuracies or typographical errors. Renesas Technology Corporation ames no responsibility

6、for any damage, liability, or other loss rising from these inaccuracies or errors. Please also pay attention to information published by Renesas Technology Corporation by various means, including the Renesas Technology Corporation Semiconductor home page ().When using any or all of the information c

7、ontainedhese materials, including product data, diagrams, charts, programs, and algorithms, please be sure to evaluate all information as a total system before making a final deci on the applicability of the information and products. Renesas Technology Corporation ames no responsibility for any dama

8、ge, liability or other loss resulting from the information contained herein.The prior written approval of Renesas Technology Corporation is nesary to repror reproduce in whole or in part these materials.The prior written approval of Renesas Technology Corporation is nesary to repror reproduce in who

9、le or in part these materials.If these products or technologies are subject to the Japaexport control restrictions, they must be exported under a license from the Japaernment and cannot be importedo a country othern the approved destination. Any diveror reexport contrary to the export control laws a

10、nd regulations of Japan and/or the country of destination is prohibited.Please contact Renesas Technology Corporation for further details on these materials or the products contained therein.Keep safetyin your circuit designs!1. Renesas Technology Corporation puts theum efforto making semiconductor

11、products better and more reliable, but there is always thesibility t trouble may occur with them. Trouble with semiconductors may lead toal injury, fire or property damage. Remember to give due consideration to safety when making your circuit designs, wippropriate measures such as (i) placement of s

12、ubstitutive, auxiliary circuits, (ii) use offlammable material or (iii) prevention against any malfunction or mishap.注意本文只是參考譯文,前頁所載英文版“Cautions”具有正式效力。關于利用本資料時的注意事項:本資料是為了讓用戶根據(jù)用途選擇合適的瑞薩科技產(chǎn)品的參考資料,不轉讓屬于瑞薩科技或者第三者所有的知識 和其他權利的 。對于因使用本資料所記載的產(chǎn)品數(shù)據(jù)、圖、表、程序、算法以及其它應用電路的例子而引起的損害或者對第三者的權力的 ,瑞薩科技術不承擔責任。本資料所記載的產(chǎn)品數(shù)

13、據(jù)、圖、表、程序、算法以及其他所有信息均為本資料 時的信息,由于改進產(chǎn)品或者其他原因,本資料記載的信息可能變動,恕不另行通知。在 本資料所記載的產(chǎn)品時,請預先 科技或者經(jīng) 的瑞薩科技產(chǎn)品經(jīng)銷商確認 信息。本資料所記載的信息可能存在技術 確或者印刷錯誤。因這些錯誤而引起的損害、責任問題或者其他損失,瑞薩科技不承擔責任。同時也請通過各種方式注意瑞薩科技 的信息,包括瑞薩科技半導體 。(http:)在使用本資料所記載部分或者全部數(shù)據(jù)、圖、表、程序以及算法等信息時,在最終做出有關信息和產(chǎn)品是否適用的判斷前,務必對作為整個系統(tǒng)的所有信息進行評價。由于本資料所記載的信息而引起的損害、責任問題或者其他損失,

14、瑞薩科技不承擔責任。瑞薩科技的半導體產(chǎn)品不是為在可能和人命相關的環(huán)境下使用的設備或者系統(tǒng)而設計和制造的產(chǎn)品。在研討將本資料所記載的產(chǎn)品用于、交通車輛、醫(yī)療、航空宇宙用、原子能控制、海底中繼器的設備或者系統(tǒng)等特殊用途時,請與瑞薩科技或者經(jīng)的瑞薩產(chǎn)品經(jīng)銷商聯(lián)系。瑞薩科技的,不得或者全部或者部分資料的內(nèi)容。如果本資料所記載的某產(chǎn)品或者技術內(nèi)容受出口管理限制,必須在得到的有關部門后才能出口,并且進口到批準目的地國家以外的國家。和(或者)目的地國家的出口管理法和的任何轉賣、挪用或者再出口。如果需要了解本資料所記載的信息或者產(chǎn)品的詳細,請與瑞薩科技聯(lián)系。請遵循安全第一進行電路設計:1. 雖然瑞薩科技盡力提

15、高半導體產(chǎn)品的質量和可靠性,但是半導體產(chǎn)品也可能發(fā)生故障。半導體的故障可能導致人身、火災事故以及損害。在電路設計時,請充分考慮安全性,采用合適的如冗余設計、利用非易燃材料以及故障或者事故防止等的安全設計方法。General Precautions on Handling of ProductTreatment of NC PinsNote:ot connect anything to the NC pins.The NC (not connected) pins are either not connected to any of theernal circuitry or are used

16、as test pins or to reduce noise. If something is connected to the NC pins, the operation of the LSI is not guaranteed.Treatment of Unused Input PinsNote: Fix al used input pins to high or low level.Generally, the input pins of CMOS products are high-impedance input pins. If unused pins are heir open

17、 s es, ermedia evels are induced by noise he vicinity, a passthrough current flows ernally, and a malfunction may occur.Prosing before InitializationNote:Whener isd, the products s e is undefined.The s es ofernal circuits are undefined until fuller ipp d throughout the chip and a low level is input

18、on the reset pin. During the period where the s es are undefined, the register settings and the output s e of each pin are also undefined.Design your system so t it does not malfunction because of prosing while it is in this undefined s e. For those products which have a reset function, reset the LS

19、I immediay after theer supply has been turne.Prohibition of Acs to Undefined orAddresses Note:Acs to undefined oraddresses is prohibited.The undefined oraddresses may be used to expand functions, or test registers may have been be allocated to these addresses.ot acs these registers; the systems oper

20、ation is not guaranteed if they are acsed.有注意乍本文只是參考譯文,具前頁所載英文版General Precautions on Handling ofProduct。NC 管的理注意NC管也不要。NC(-Connection)管有不電路和作為管和等目的使用的。因,對于NC管,請也不要。如果,不能。未使用的輸管的理 注意將未使用的輸管或者電。CMOS產(chǎn)品的輸管一為高輸。如果將未使用的輸管于 ,可能由于的應而產(chǎn)生中電,在產(chǎn)生電,引起誤動作。對于未使用的輸管,請或電。3. 前的理 注意電時,產(chǎn)品的不。所有電管外電,到復管輸電為止, 電路于不確,存器的設和各

21、管的輸出不。請采用由不引起的系統(tǒng)誤動作的對進行系統(tǒng)設計。對于有復能的產(chǎn)品,在電后,請佪先行復運行。4.存未地或者地注意 存未地或者地。未地或者地,了將用于能外,有分用存器等的。因為不能存這些存器時的運行和繼運行,所以請不要存。本本書由如下的內(nèi)容:.5.6.有關產(chǎn)品的一注意事項本書的前目 要各能的gCPU 以及系統(tǒng)控制g關于各的能的,根據(jù)各的不同而不同。一由特、輸/輸出管、存器、運行、使用的注意事項等。0.存器一表電特性引在設計采用本 LSI 的應用系統(tǒng)時,請在充分確認注意事項的進行設計。請務必各中有關的注意事項和各最后的使用的注意事 項。 使用的注意事項根據(jù)需要進行

22、了記載。 前H8/3694 系是以瑞薩科技的高 H8/300H CPU 為,了系統(tǒng)所必需的能的。H8/300H CPU 有與 H8/300CPU 容的系統(tǒng)。對者 本是以采用 H8/3694 系設計應用系統(tǒng)的用戶為對。對于使用本的者,必須備有關電路、電路以及計算的知識。目的本是以用戶能理解 H8/3694 系的能和電特性為目的。關于行的詳細內(nèi)容,記在H8/300H Series Programming Manual中,請對。了解全部能時。 請根據(jù)目。本書地分CPU、系統(tǒng)控制能、了解詳細的 CPU 能。能和電特性。 請參H8/300H Series Programming Manual。知存器,了

23、解詳細的能時。 在本書的后面有“引”。請引義。關于地、內(nèi)容以及,“第20 存器一表”中。例表乎序:為的,為的注意在使用器(E10T)進行 H8/3694 的程序發(fā)、時,必須注意如下限制事項:NMI管因E10T用,不能使用。P85、P86、P87管也不能使用。使用時必需在用戶電路。3. 因為E10T使用地H7000H7不能存地HF780HFB7F。使用E10T時,可設地斷是E10T使用是用戶。在E10T使用地斷的,所以用戶不能使用。下,請不要存地斷的控制存器。6. 使用E10T時,NMI管為輸 輸出(輸出為路)管,P85管以及P87管為輸管,P86管為輸出管。( http:/ www。是版。)有

24、 H8/3694 具注本是版H8/3694 版ADJ-602-288B譯版。本所載有版,有,參版英版。Singleer Supply F-ZTM On-Board ProgrammingADE-502-055H8S,H8/300 Series C/C+ Compiler, Assembler, Optimizing Linkage Editor Users ManualADE-702-247H8S, H8/300 Series Simulator/Debugger Users ManualADE-702-282H8S, H8/300 Series High Performance Embedd

25、ed Workshop, High Performance Debuggingerface TutorialADE-702-231High Performance Embedded Workshop Users ManualADE-702-201H8/3694 本H8/300H Series Programming ManualH8/300H ADE-602-053ADC-602-003 1 1.41特1圖3管圖5管能8 2 ....22.7

26、.3CPU11地空和存器器1215通用存器15程序計數(shù)器(PC)16存器(CCR)17數(shù)據(jù)式18通用存器的數(shù)據(jù)式18器的數(shù)據(jù)式19系統(tǒng)21的能分表21的本式29方式和有地30方式30有地的計算方法32本35器(RAM、ROM)3536CPU的37使用的注意事項38空的數(shù)據(jù)存38EEPMOV 38作39 3 .145和向量地45存器47中斷選擇存器 1(IEGR1)4.....23.5.3中斷選擇存器 2(IEGR2)48中斷存器 1(IE

27、NR1)49中斷存器 1(IRR1)50中斷存器(IWPR)51復理52中斷理52外部中斷請52中斷請54中斷理乎序54中斷應時55使用的注意事項57復后的中斷請57的存57改口式存器時的注意事項57 4 .59存器60地斷控制存器(ABRKCR)60地斷存器(ABRKSR)61斷地存器(BARH、BARL)61斷數(shù)據(jù)存器(BDRH、BDRL)61運行62 5 ..5.4.265系統(tǒng)時器66體器的方法66器的方法67輸外部時的方法67子時器683

28、2.768kHz 體器的方法68不使用子時時的管理69預器69預器 S69預器 W69使用的注意事項70器的注意事項70電路設計的注意事項70 6 6.1式71存器7....系統(tǒng)控制存器 1(SYSCR1)72系統(tǒng)控制存器 2(SYSCR2)73控制存器 1(MSTCR1)74式轉和LSI74式77式77子式77子式78式的運行乥78轉78式到子式的轉時78子式到式的轉時79能79 7 ...7.4.

29、..37.67.7ROM8182存器82器控制存器 1(FLMCR1)83器控制存器 2(FLMCR2)83存器 1(EBR1)84器控制存器(FLPWCR)84器存器(FENR)85程85引導式86用戶式的 88 程序89程序 程序偠89 偠92器的 時的中斷92 949494錯誤94程器式95器的運行95 8 RAM97 9 9.1I/O 99口1100......9.

30、9.6.1端口模式寄存器 1(PMR1)100端口控制寄存器 1(PCR1)101端口數(shù)據(jù)寄存器 1(PDR1)101端口上拉控制寄存器 1(PUCR1)102管腳功能102端口2104端口控制寄存器 2(PCR2)104端口數(shù)據(jù)寄存器 2(PDR2)105管腳功能105端口5107端口模式寄存器 5(PMR5)107端口控制寄存器 5(PCR5)108端口數(shù)據(jù)寄存器 5(PDR5)108端口上拉控制寄存器 5(PUCR5)109管腳功能109端口7112端口控制寄存器 7(PCR7)112端口數(shù)據(jù)寄存器 7(PDR7)113管腳功能113端口8114端口控制寄

31、存器 8(PCR8)114端口數(shù)據(jù)寄存器 8(PDR8)115管腳功能115端口B118端口數(shù)據(jù)寄存器 B(PDRB)118第 10 章.210.4.210.4.310.5定時器 A119特點119輸入/輸出管腳120寄存器說明120定時器模式寄存器 A(TMA)121定時器計數(shù)器 A(TCA)122運行說明122間隔運行122時鐘時基的運行122時鐘輸出122使用上的注意事項122第 11 章11.1定時器 V123特點12311.211.3.211.3.311.3.411.3.511.4

32、.211.6輸 輸出管125存器125時器計數(shù)器 V(TCNTV)125時數(shù)存器 A、B(TCORA、TCORB)125時器控制存器 V0(TCRV0)126時器控制 存器 V(TCSRV)127時器控制存器 V1(TCRV1)128運行128時器 V 的運行128時器V的使用例132輸出任意空132 TRGV 輸?shù)娜我鈺r和任意的輸出133使用的注意事項134 12 .212.3.312.3.412.3.512.3.612.3.712.3.812.4.212.5.212.5.312.5.41

33、2.5.512.5.612.5.712.5.812.6 W137特137輸 輸出管140存器140時器式存器 W(TMRW)141時器控制存器 W(TCRW)142時器中斷存器 W(TIERW)143時器存器 W(TSRW)144時器 I/O 控制存器 0(TIOR0)145時器 I/O 控制存器 1(TIOR1)146時器計數(shù)器(TCNT)147通用存器 A、B、C、D(GRA、GRB、GRC、GRD)147運行148通運行148運行151運行時序156TCNT 的計數(shù)時序156輸出的輸出時序157輸時序157通過產(chǎn)生的計數(shù)器時序158器運行時序159時的 IMFAIMFD 的時序160輸時

34、的時序160的時序161使用的注意事項162 13 ..313.3165特165存器165時器控制/存器 WD(TCSRWD)166時器計數(shù)器 WD(TCWD)167時器式存器 WD(TMWD)167運行168 14 .214.3.314.3.414.3.514.3.614.3.714.3.814.4.214.4.314.4.414.5.214.5.314.5.414.5.514.6.214.714.8.214.8.314.8

35、.4 3SCI3169特169輸 輸出管171存器172存器(RSR)172數(shù)據(jù)存器(RDR)172發(fā)存器(TSR)172發(fā)數(shù)據(jù)存器(TDR)172行式存器(SMR)173行控制存器 3(SCR3)174行存器(SSR)175輸存器(BRR)176式的運行181時181SCI3 的182數(shù)據(jù)發(fā)183數(shù)據(jù)185時同式的運行188時188SCI3 的188數(shù)據(jù)發(fā)189數(shù)據(jù)191數(shù)據(jù)發(fā)和同時運行193理器通信能194理器數(shù)據(jù)發(fā)195理器數(shù)據(jù)196中斷請198使用的注意事項199關于中止的和理199記和中止的發(fā)199關于錯誤和發(fā)運行(限時同式)199式的數(shù)據(jù)采時序和199 15 I2C 2IIC220

36、特201輸 輸出管203存器203I2C 控制存器 1(ICCR1)204I2C 控制存器 2(ICCR2)205I2C 式存器(ICMR)20715.3.315.3.415.3.515.3.615.3.715.3.815.3.915.4.215.4.315.4.415.4.515.4.615.4.715.4.815.515.6I2C 中斷存器(ICIER)208I2C 存器(ICSR)210屬地存器(SAR)212I2C 發(fā)數(shù)據(jù)存器(ICDRT)212I2C 數(shù)據(jù)存器(ICDRR)212I2C 存器(ICDRS)212運行213I2C 式213發(fā)

37、運行214運行216屬發(fā)運行218屬運行220時同行式222電路224使用例225中斷請229同電路229 16 .216.3.316.4.216.4.316.4.416.516.616.6.1A/D 231特231輸 輸出管233存器233A/D 數(shù)據(jù)存器 AD(ADDRAD)233A/D 控制 存器(AR)234A/D 控制存器(ADCR)235運行236通式236式236輸采和 A/D 轉時236外部發(fā)輸時序237A/D轉的238使用的注意事項240關于容許信24016.6.2關于對對的240 17

38、.217.4.317.4.417.4.517.4.617.4.717.4.817.4.917.5.217.5.3EEPROM241特241輸 輸出管242存器243EEPROM 存器(EKR)243運行243EEPROM 口243式和時序243244止244應244屬地244運行245應246運行247使用的注意事項249電 ON/OFF 時的數(shù)據(jù)249改數(shù)249時249 18 ..2251特251存器253電控制存器(LVDCR)253電存器(LVDSR)254運行2

39、55電復電路255電電路256 19 19.119.2259使用電電路的259不使用電電路的259 20 261存器地一表(地乎序)262存器一表266各運行式的存器269 21 ..321.2.421.2.521.2.621.2.721.2.821.2.921.3.221.3.321.3.421.3.521.3.621.3.721.3.821.421.5273對最亂273電特性(F-ZTM、EEPROMF-ZTM)274電電和運行274DC 特性276AC 特性283A/D 轉特性286時器特性287器

40、特性288EEPROM 特性規(guī)289電電電路特性任選290電復特性任選290電特性(ROM、EEPROMROM)291電電和運行291DC 特性293AC 特性300A/D 轉特性303時器特性304EEPROM 特性規(guī)304電電電路特性任選305電復特性任選305時序圖306輸出載309 A.311A.1A.2A.3A.4表311作326行數(shù)329和方式的合338 B.I/O 339I/O口圖339在各理中的口348附錄 C.型號一覽表349附錄 D.外形尺寸圖351附錄 E.EEPROM 疊層構造截面圖355索引3571圖1.1圖1.2圖1.3圖1.4圖1.5F-ZTM、ROMEEPROM

41、 H8/3694NF-ZTM、ROMF-ZTM、ROMH8/3694系圖3圖4H8/3694系管圖(FP-64E、FP-64A)5H8/3694系管圖(FP-48F、FP-48B)6EEPRON H8/3694N管圖(FP-64E)72圖2.1圖2.1圖2.1圖2.2圖2.3圖2.4圖2.5圖2.5圖2.6圖2.7圖2.8圖2.9CPU器(1)12器(2)13器(3)14CPU存器15通用存器的使用方法16和的關系16通用存器的數(shù)據(jù)式(1)18通用存器的數(shù)據(jù)式(2)19器的數(shù)據(jù)式20式29器轉地的32器的存35的存(3個存的)36CPU的分37轉圖38圖2.10圖2.11圖2.12圖2.13同

42、地分2個存器的時器的例子393圖3.1圖3.2圖3.3圖3.4復理乎序53中斷理后的55中斷請乎序56口式存器的作和中斷請的過程584圖4.1圖4.2圖4.2地斷圖59地斷中斷的運行例子(1)62地斷中斷的運行例子(2)635圖5.1時發(fā)生電路的圖65圖5.2圖5.3圖5.4圖5.5圖5.6圖5.7圖5.8圖5.9系統(tǒng)時器的電路圖66體器的例子66體器的等電路66器的例子67輸外部時的例子67子時器的電路圖6832.768kHz體器的例子6832.768kHz體器的等電路68圖5.10不需要子時時的管理69圖5.11有關電路的電路設計的注意事項706圖6.1式式轉圖757圖7.1圖7.2圖7.

43、3圖7.4ROM器的82用戶式的 例子88程序 程序偠程圖90 偠程圖949圖9.1圖9.2圖9.3圖9.4圖9.5圖9.6I/O口1的管100口2的管104口5的管107口7的管112口8的管114口B的管11810圖10.1A時器A圖12011圖11.1圖11.2圖11.3圖11.4圖11.5圖11.6圖11.7圖11.8圖11.9V時器V的圖124時運行時的計數(shù)時序129外部時運行時的計數(shù)時序129OVF的時序130CMFA和CMFB的時序130TMOV輸出時序130通過進行的時序131通過TMRIV輸進行的時序131輸出例子132圖11.10圖11.11同于TRGV輸?shù)妮敵隼?33T

44、CNTV和的134TCORA和的135時的轉和TCNTV運行135圖11.12圖11.1312圖12.1圖12.2圖12.3圖12.4圖12.5圖12.6圖12.7圖12.8圖12.9W時器W的圖139運行計數(shù)器的運行148計數(shù)器的運行1480輸出和1輸出的運行例(在TOA0和TOB1的下)149交輸出的運行例(在TOA0和TOB1的下)149交輸出的運行例(在TOA0和TOB1的下)150輸運行例150器運行例(輸?shù)模?51式運行例(1).152圖12.10圖12.11圖12.12式運行例(2).152器運行例(在輸出的下)153式運行例(在TOBTOCTOD0、輸出0的下)154式運行例(

45、在TOBTOCTOD1、輸出1的下)155時運行時的計數(shù)時序156外部時運行時的計數(shù)時序156輸出的輸出時序157輸?shù)妮斝艜r序158通過產(chǎn)生的計數(shù)器時序158器運行時序()159器運行時序(輸)159時的IMFAIMFD的時序160發(fā)生輸時的IMFAIMFD的時序161通過CPU進行的的時序161TCNT的和的162時的轉和TCNT運行163圖12.13圖12.14圖12.15圖12.16圖12.17圖12.18圖12.19圖12.20圖12.21圖12.22圖12.23圖12.24圖12.2513圖13.1圖13.2時器的圖165時器運行的例子16814圖14.1圖14.2圖14.33SCI

46、3SCI3的圖171通信的數(shù)據(jù)式181輸出時和通信數(shù)據(jù)的相關系(式)(8數(shù)據(jù) 有偠 2個止的例子)181SCI3時的程圖例子182式發(fā)時的運行例子(8數(shù)據(jù) 有偠 1個止的例子)183發(fā)數(shù)據(jù)的程圖例子(式)184式時的運行例子(8數(shù)據(jù) 有偠 1個止的例子)185數(shù)據(jù)的程圖例子(式)187時同通信的數(shù)據(jù)式188時同式發(fā)時的運行例子189數(shù)據(jù)發(fā)的程圖例子(時同式)190時同式時的運行例子191數(shù)據(jù)的程圖例子(時同式)192圖14.4圖14.5圖14.6圖14.7圖14.8圖14.9圖14.10圖14.11圖14.12圖14.13圖14.14圖14.15數(shù)據(jù)發(fā)送和接收同時運行的流程圖例子(時鐘同步模式

47、)193使用多處理器格式的處理器之間的通信例子(給接收站A發(fā)送數(shù)據(jù)HAA的例子)194多處理器數(shù)據(jù)發(fā)送的流程圖例子195多處理器數(shù)據(jù)接收的流程圖例子196多處理器格式的接收時的運行例子(8位數(shù)據(jù)/有多處理器位/1個停止位的例子)197異步模式的接收數(shù)據(jù)的采樣時序200圖14.16圖14.17圖14.18圖14.19第15章I2C總線接口2(IIC2)I2C總線接口2的框圖202輸入/輸出管腳的外部電路連接例子203I2C總線格式213I2C總線時序213主發(fā)送模式的運行時序(1)215主發(fā)送模式的運行時序(2)215主接收模式的運行時序(1)217主接收模式的運行時序(2)217從屬發(fā)送模式的

48、運行時序(1)219從屬發(fā)送模式的運行時序(2)220從屬接收模式的運行時序(1)221從屬接收模式的運行時序(2)221時鐘同步串行的傳送格式222發(fā)送模式的運行時序223接收模式的運行時序224噪聲消除電路的框圖224主發(fā)送模式的流程圖例子225主接收模式的流程圖例子226從屬發(fā)送模式的流程圖例子227從屬接收模式的流程圖例子228位同步電路的時序230圖15.1圖17.2圖15.3圖15.4圖15.5圖15.6圖15.7圖15.8圖15.9圖15.10圖15.11圖15.12圖15.13圖15.14圖15.15圖15.16圖15.17圖15.18圖15.19圖15.20圖15.21第16

49、章圖16.1圖16.2圖16.3圖16.4圖16.5圖16.6A/D轉換器A/D轉換器的框圖232A/D轉換時序237外部觸發(fā)輸入時序238A/D轉換精度的定義(1)239A/D轉換精度的定義(2)239模擬輸入電路的例子240第17章圖17.1圖17.2圖17.3圖17.4圖17.5EEPROMEEPROM的框圖242EEPROM總線格式和總線時序243字節(jié)寫運行245頁寫運行246當前地址讀運行247圖17.6圖17.7地運行248乎序運行(在使用前地的下)24918圖18.1圖18.2圖18.3圖18.4圖18.5電復電路和電電路的圖252電復電路的運行時序255電復電路的運行時序256

50、電中斷電路的運行時序257電電路運行/解的設時序25819圖19.1圖19.2在使用電電路的下的電圖259在不使用電電路的下的電圖26021圖21.1圖21.2圖21.3圖21.4圖21.5圖21.6圖21.7圖21.8系統(tǒng)時輸時序306RES管的電時序306輸時序306I2C口輸/輸出時序307SCK3輸時時序307SCI時同式輸/輸出時序308EEPROM時序308輸出載電路309圖B.1圖B.2圖B.3圖B.4圖B.5圖B.6圖B.7圖B.8圖B.9圖B.10圖B.11圖B.12圖B.13圖B.14圖B.15圖B.16圖B.17圖D.1圖D.2圖D.3口1圖(P17)339口1圖(P16

51、、P15、P14)340口1圖(P12、P11)340口1圖(P10)341口2圖(P22)341口2圖(P21)342口2圖(P20)342口5圖(P57、P56)343口5圖(P55)343口5圖(P54、P53、P52、P51、P50)344口7圖(P76)344口7圖(P75)345口7圖(P74)345口8圖(P87、P86、P85)346口8圖(P84、P83、P82、P81)346口8圖(P80)347口B圖(PB7、PB6、PB5、PB4、PB3、PB2、PB1、PB0)347FP-64E外圖351FP-64A外圖352FP-48F外圖353圖D.4FP-48B外形尺寸圖354

52、圖E.1EEPROM疊層構造截面圖355表目錄第1章表1.1概要管腳功能8第2章表2.1表2.2表2.3表2.4表2.5表2.6表2.7表2.8表2.9CPU操作符號21數(shù)據(jù)傳送指令22算術運算指令23邏輯運算指令24移位指令24位操作指令25轉移指令27系統(tǒng)控制指令28數(shù)據(jù)塊傳送指令28表2.10表2.11表2.12尋址方式一覽表30絕對地址的存取范圍31有效地址的計算方法(1)33有效地址的計算方法(2)34表2.12第3章表3.1表3.2異常處理異常類型和向量地址46中斷請求等待狀態(tài)數(shù)55第4章表4.1地址斷開使用的數(shù)據(jù)總線61第5章表5.1時鐘振蕩器晶體諧振器的參數(shù)67第6章表6.1表

53、6.2表6.3低功耗模式運行頻率和待機時間73執(zhí)行SLEEP指令后的狀態(tài)和由中斷產(chǎn)生的返回地址75各運行模式的LSI狀態(tài)76第7章表7.1表7.2表7.3ROM編程模式的選擇方法85引導模式的運行87可以自動匹配位傳輸率的系統(tǒng)時鐘頻率87表7.4表7.5表7.6表7.7再數(shù)據(jù)運算表91數(shù)據(jù)運算表91時91器的運行9510表10.1A管12011表11.1表11.2V管125輸?shù)絋CNTV的時和計數(shù)12612表12.1表12.2W時器W能表138管14014表14.1表14.2表14.3表14.4表14.5表14.63SCI3管171對于輸?shù)腂RR的設例子式177各乥的最輸式179對于輸?shù)腂RR

54、的設例子時同式180SSR的和數(shù)據(jù)的186SCI3的中斷請198I2C2IIC2管203205中斷請一表229SCL的時23015表15.1表15.2表15.3表15.416表16.1表16.2表16.3A/D管233輸通與A/D數(shù)據(jù)存器的對應234A/D轉時(通式)23717表17.1表17.2EEPROM管242屬地24518表18.1LVDCR的設和選擇能25421表21.1表21.2表21.2表21.2表21.3表21.4表21.5表21.6表21.7表21.8表21.9對最亂273DC特性(1)276DC特性(2)281DC特性(3)282AC特性283I2C口時序285行通口(SC

55、I)時序285A/D轉器特性286時器特性287器特性288EEPROM特性289表21.10表21.11表21.12表21.12表21.12表21.13表21.14表21.15表21.16表21.17表21.18表21.19表21.20電電電路特性290電復特性290DC特性(1)293DC特性(2)298DC特性(3)299AC特性300I2C口時序302行通口(SCI)時序302A/D轉器特性303時器特性304EEPROM特性304電電電路特性305電復特性305表A.1表A.2表A.2表A.2表A.3表A.4表A.5系表313作(1)326作(2)327作(3)328行()所需要的數(shù)

56、329行(數(shù))330和方式的合338 1 16高H8/300H CPU在目,與H8/300 CPU向容通用存器:16h16個本:62種1.1的能時器A(可作為時的時使用) 時器V(8時器) 時器W(16時器)時器SCI(或者時同行通口)I2C口(遵循于10A/D轉器公提的I2C口方式)器1ROMRAM考 版版F-ZTM 版H8/3694FHD64F3694HD64F3694G32K 2,048 ROM 版H8/3694HD6433694HD6433694G32K 1,024 H8/3693HD6433693HD6433693G24K 1,024 H8/3692HD6433692HD643369

57、2G16K 512 H8/3691HD6433691HD6433691G12K 512 H8/3690HD6433690HD6433690G8K 512 EEPROM版512 版H8/3694NHD64N3694G32K 2,048 ROM 版HD6483694G32K 1,024 1 通用輸 輸出口輸 輸出口:29個管(H8/3694N:27個管)。其中8個電口(IOL=20mA VOL=1.5V)輸口:8個管(輸管用)EEPROM的口(限于H8/3694N)I2C口(遵循各種式公提的I2C口方式)注F-ZTM版是。LQFP-64 QFP-64 LQFP-48LQFP-48FP-64E FP

58、-64A FP-48FFP-48B10 0 h 10.0 mm14 0 h 14.0 mm10 0 h 10.0 mm7 0 h 7.0 mm0.5 mm0.8 mm0.65 mm0.5 mmH8/3694N 只 LQFP-64FP-64E2第 1 章概要框圖1.2圖 1.1 F-ZTM 版、掩模型 ROM 版 H8/3694 系列框圖3VCC VSS VCL RES TEST NMIX1 X2OSC1 OSC2P80/FTCI P81/FTIOA P82/FTIOB P83/FTIOC P84/FTIOD P85P10/TMOWP86P11P87P12 P14/IRQ0 P15/IRQ1P1

59、6/IRQ2ROMRAMP74/TMRIVP75/TMCIVP17/IRQ3/TRGVP76/TMOVWSCI3P50/WKP0 P51/WKP1P20/SCK3P52/WKP2P21/RXDAP53/WKP3P22/TXDP54/WKP4P55/WKP5/ADTRG P56/SDAVA/DP57/SCLPB0/AN0 PB1/AN1IIC2PB2/AN2PB3/AN3 PB4/AN4 PB5/AN5 PB6/AN6 PB7/AN7AVCCCPU H8/300H第 1 章概要圖 1.2 EEPROM 疊層版 H8/3694N框圖4VCC VSS VCL RES TEST NMIX1 X2OSC

60、1 OSC2P80/FTCI P81/FTIOA P82/FTIOB P83/FTIOC P84/FTIOD P85P10/TMOWP86P11P87P12 P14/IRQ0 P15/IRQ1P16/IRQ2ROMRAMP74/TMRIVP75/TMCIVP17/IRQ3/TRGVP76/TMOVWSCI3P50/WKP0P20/SCK3P51/WKP1P21/RXDAP52/WKP2P22/TXDP53/WKP3P54/WKP4 P55/WKP5/ADTRGVA/DSDAPB0/AN0PB1/AN1SCLPB2/AN2PB3/AN3 PB4/AN4 PB5/AN5 PB6/AN6 PB7/A

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論