電源芯片h8-3694系列硬件手冊(cè)_第1頁
電源芯片h8-3694系列硬件手冊(cè)_第2頁
電源芯片h8-3694系列硬件手冊(cè)_第3頁
電源芯片h8-3694系列硬件手冊(cè)_第4頁
電源芯片h8-3694系列硬件手冊(cè)_第5頁
已閱讀5頁,還剩383頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、瑞薩 16 位單片機(jī)H8/3694 系列H8/3694N HD64N3694G,HD6483694G H8/3694 HD64F3694,HD64F3694G, HD6433694,HD6433694G H8/3693 HD6433693,HD6433693G HD/3692 HD6433692,HD6433692G H8/3691 HD6433691,HD6433691G H8/3690 HD6433690,HD6433690G硬件手冊(cè)RCJ09B0002-0100ZCautionsNotes regarding these materialsThese materials areended

2、 as a reference to assist our customershe selection of the Renesas Tec hnology Corporation product best suited to the customers application; they do not convey any license under anyellectual property rights, or any other rights, belonging to Renesas Technology Corporation or a third party.Renesas Te

3、chnology Corporation ames no responsibility for any damage, or infringement of any third-partys rights, originatinghe use of any product data, diagrams, charts, programs, algorithms, or circuit application exles containedhese materials.All information containedhese materials, including product data,

4、 diagrams, charts, programs and algorithms represents informatioproducts at the time of publication of these materials, and are subject to change by Renesas Technology Corporation without notice due to product improvements or other reasons. It is thereforemendedt customers contact Renesas Technology

5、 Corporation or an authorized Renesas Technology Corporation product distributor for the latest product information before purchasing a product listed herein. The information described here may contaechnical inaccuracies or typographical errors. Renesas Technology Corporation ames no responsibility

6、for any damage, liability, or other loss rising from these inaccuracies or errors. Please also pay attention to information published by Renesas Technology Corporation by various means, including the Renesas Technology Corporation Semiconductor home page ().When using any or all of the information c

7、ontainedhese materials, including product data, diagrams, charts, programs, and algorithms, please be sure to evaluate all information as a total system before making a final deci on the applicability of the information and products. Renesas Technology Corporation ames no responsibility for any dama

8、ge, liability or other loss resulting from the information contained herein.The prior written approval of Renesas Technology Corporation is nesary to repror reproduce in whole or in part these materials.The prior written approval of Renesas Technology Corporation is nesary to repror reproduce in who

9、le or in part these materials.If these products or technologies are subject to the Japaexport control restrictions, they must be exported under a license from the Japaernment and cannot be importedo a country othern the approved destination. Any diveror reexport contrary to the export control laws a

10、nd regulations of Japan and/or the country of destination is prohibited.Please contact Renesas Technology Corporation for further details on these materials or the products contained therein.Keep safetyin your circuit designs!1. Renesas Technology Corporation puts theum efforto making semiconductor

11、products better and more reliable, but there is always thesibility t trouble may occur with them. Trouble with semiconductors may lead toal injury, fire or property damage. Remember to give due consideration to safety when making your circuit designs, wippropriate measures such as (i) placement of s

12、ubstitutive, auxiliary circuits, (ii) use offlammable material or (iii) prevention against any malfunction or mishap.注意本文只是參考譯文,前頁所載英文版“Cautions”具有正式效力。關(guān)于利用本資料時(shí)的注意事項(xiàng):本資料是為了讓用戶根據(jù)用途選擇合適的瑞薩科技產(chǎn)品的參考資料,不轉(zhuǎn)讓屬于瑞薩科技或者第三者所有的知識(shí) 和其他權(quán)利的 。對(duì)于因使用本資料所記載的產(chǎn)品數(shù)據(jù)、圖、表、程序、算法以及其它應(yīng)用電路的例子而引起的損害或者對(duì)第三者的權(quán)力的 ,瑞薩科技術(shù)不承擔(dān)責(zé)任。本資料所記載的產(chǎn)品數(shù)

13、據(jù)、圖、表、程序、算法以及其他所有信息均為本資料 時(shí)的信息,由于改進(jìn)產(chǎn)品或者其他原因,本資料記載的信息可能變動(dòng),恕不另行通知。在 本資料所記載的產(chǎn)品時(shí),請(qǐng)預(yù)先 科技或者經(jīng) 的瑞薩科技產(chǎn)品經(jīng)銷商確認(rèn) 信息。本資料所記載的信息可能存在技術(shù) 確或者印刷錯(cuò)誤。因這些錯(cuò)誤而引起的損害、責(zé)任問題或者其他損失,瑞薩科技不承擔(dān)責(zé)任。同時(shí)也請(qǐng)通過各種方式注意瑞薩科技 的信息,包括瑞薩科技半導(dǎo)體 。(http:)在使用本資料所記載部分或者全部數(shù)據(jù)、圖、表、程序以及算法等信息時(shí),在最終做出有關(guān)信息和產(chǎn)品是否適用的判斷前,務(wù)必對(duì)作為整個(gè)系統(tǒng)的所有信息進(jìn)行評(píng)價(jià)。由于本資料所記載的信息而引起的損害、責(zé)任問題或者其他損失,

14、瑞薩科技不承擔(dān)責(zé)任。瑞薩科技的半導(dǎo)體產(chǎn)品不是為在可能和人命相關(guān)的環(huán)境下使用的設(shè)備或者系統(tǒng)而設(shè)計(jì)和制造的產(chǎn)品。在研討將本資料所記載的產(chǎn)品用于、交通車輛、醫(yī)療、航空宇宙用、原子能控制、海底中繼器的設(shè)備或者系統(tǒng)等特殊用途時(shí),請(qǐng)與瑞薩科技或者經(jīng)的瑞薩產(chǎn)品經(jīng)銷商聯(lián)系。瑞薩科技的,不得或者全部或者部分資料的內(nèi)容。如果本資料所記載的某產(chǎn)品或者技術(shù)內(nèi)容受出口管理限制,必須在得到的有關(guān)部門后才能出口,并且進(jìn)口到批準(zhǔn)目的地國(guó)家以外的國(guó)家。和(或者)目的地國(guó)家的出口管理法和的任何轉(zhuǎn)賣、挪用或者再出口。如果需要了解本資料所記載的信息或者產(chǎn)品的詳細(xì),請(qǐng)與瑞薩科技聯(lián)系。請(qǐng)遵循安全第一進(jìn)行電路設(shè)計(jì):1. 雖然瑞薩科技盡力提

15、高半導(dǎo)體產(chǎn)品的質(zhì)量和可靠性,但是半導(dǎo)體產(chǎn)品也可能發(fā)生故障。半導(dǎo)體的故障可能導(dǎo)致人身、火災(zāi)事故以及損害。在電路設(shè)計(jì)時(shí),請(qǐng)充分考慮安全性,采用合適的如冗余設(shè)計(jì)、利用非易燃材料以及故障或者事故防止等的安全設(shè)計(jì)方法。General Precautions on Handling of ProductTreatment of NC PinsNote:ot connect anything to the NC pins.The NC (not connected) pins are either not connected to any of theernal circuitry or are used

16、as test pins or to reduce noise. If something is connected to the NC pins, the operation of the LSI is not guaranteed.Treatment of Unused Input PinsNote: Fix al used input pins to high or low level.Generally, the input pins of CMOS products are high-impedance input pins. If unused pins are heir open

17、 s es, ermedia evels are induced by noise he vicinity, a passthrough current flows ernally, and a malfunction may occur.Prosing before InitializationNote:Whener isd, the products s e is undefined.The s es ofernal circuits are undefined until fuller ipp d throughout the chip and a low level is input

18、on the reset pin. During the period where the s es are undefined, the register settings and the output s e of each pin are also undefined.Design your system so t it does not malfunction because of prosing while it is in this undefined s e. For those products which have a reset function, reset the LS

19、I immediay after theer supply has been turne.Prohibition of Acs to Undefined orAddresses Note:Acs to undefined oraddresses is prohibited.The undefined oraddresses may be used to expand functions, or test registers may have been be allocated to these addresses.ot acs these registers; the systems oper

20、ation is not guaranteed if they are acsed.有注意乍本文只是參考譯文,具前頁所載英文版General Precautions on Handling ofProduct。NC 管的理注意NC管也不要。NC(-Connection)管有不電路和作為管和等目的使用的。因,對(duì)于NC管,請(qǐng)也不要。如果,不能。未使用的輸管的理 注意將未使用的輸管或者電。CMOS產(chǎn)品的輸管一為高輸。如果將未使用的輸管于 ,可能由于的應(yīng)而產(chǎn)生中電,在產(chǎn)生電,引起誤動(dòng)作。對(duì)于未使用的輸管,請(qǐng)或電。3. 前的理 注意電時(shí),產(chǎn)品的不。所有電管外電,到復(fù)管輸電為止, 電路于不確,存器的設(shè)和各

21、管的輸出不。請(qǐng)采用由不引起的系統(tǒng)誤動(dòng)作的對(duì)進(jìn)行系統(tǒng)設(shè)計(jì)。對(duì)于有復(fù)能的產(chǎn)品,在電后,請(qǐng)佪先行復(fù)運(yùn)行。4.存未地或者地注意 存未地或者地。未地或者地,了將用于能外,有分用存器等的。因?yàn)椴荒艽孢@些存器時(shí)的運(yùn)行和繼運(yùn)行,所以請(qǐng)不要存。本本書由如下的內(nèi)容:.5.6.有關(guān)產(chǎn)品的一注意事項(xiàng)本書的前目 要各能的gCPU 以及系統(tǒng)控制g關(guān)于各的能的,根據(jù)各的不同而不同。一由特、輸/輸出管、存器、運(yùn)行、使用的注意事項(xiàng)等。0.存器一表電特性引在設(shè)計(jì)采用本 LSI 的應(yīng)用系統(tǒng)時(shí),請(qǐng)?jiān)诔浞执_認(rèn)注意事項(xiàng)的進(jìn)行設(shè)計(jì)。請(qǐng)務(wù)必各中有關(guān)的注意事項(xiàng)和各最后的使用的注意事 項(xiàng)。 使用的注意事項(xiàng)根據(jù)需要進(jìn)行

22、了記載。 前H8/3694 系是以瑞薩科技的高 H8/300H CPU 為,了系統(tǒng)所必需的能的。H8/300H CPU 有與 H8/300CPU 容的系統(tǒng)。對(duì)者 本是以采用 H8/3694 系設(shè)計(jì)應(yīng)用系統(tǒng)的用戶為對(duì)。對(duì)于使用本的者,必須備有關(guān)電路、電路以及計(jì)算的知識(shí)。目的本是以用戶能理解 H8/3694 系的能和電特性為目的。關(guān)于行的詳細(xì)內(nèi)容,記在H8/300H Series Programming Manual中,請(qǐng)對(duì)。了解全部能時(shí)。 請(qǐng)根據(jù)目。本書地分CPU、系統(tǒng)控制能、了解詳細(xì)的 CPU 能。能和電特性。 請(qǐng)參H8/300H Series Programming Manual。知存器,了

23、解詳細(xì)的能時(shí)。 在本書的后面有“引”。請(qǐng)引義。關(guān)于地、內(nèi)容以及,“第20 存器一表”中。例表乎序:為的,為的注意在使用器(E10T)進(jìn)行 H8/3694 的程序發(fā)、時(shí),必須注意如下限制事項(xiàng):NMI管因E10T用,不能使用。P85、P86、P87管也不能使用。使用時(shí)必需在用戶電路。3. 因?yàn)镋10T使用地H7000H7不能存地HF780HFB7F。使用E10T時(shí),可設(shè)地?cái)嗍荅10T使用是用戶。在E10T使用地?cái)嗟?,所以用戶不能使用。下,?qǐng)不要存地?cái)嗟目刂拼嫫鳌?. 使用E10T時(shí),NMI管為輸 輸出(輸出為路)管,P85管以及P87管為輸管,P86管為輸出管。( http:/ www。是版。)有

24、 H8/3694 具注本是版H8/3694 版ADJ-602-288B譯版。本所載有版,有,參版英版。Singleer Supply F-ZTM On-Board ProgrammingADE-502-055H8S,H8/300 Series C/C+ Compiler, Assembler, Optimizing Linkage Editor Users ManualADE-702-247H8S, H8/300 Series Simulator/Debugger Users ManualADE-702-282H8S, H8/300 Series High Performance Embedd

25、ed Workshop, High Performance Debuggingerface TutorialADE-702-231High Performance Embedded Workshop Users ManualADE-702-201H8/3694 本H8/300H Series Programming ManualH8/300H ADE-602-053ADC-602-003 1 1.41特1圖3管圖5管能8 2 ....22.7

26、.3CPU11地空和存器器1215通用存器15程序計(jì)數(shù)器(PC)16存器(CCR)17數(shù)據(jù)式18通用存器的數(shù)據(jù)式18器的數(shù)據(jù)式19系統(tǒng)21的能分表21的本式29方式和有地30方式30有地的計(jì)算方法32本35器(RAM、ROM)3536CPU的37使用的注意事項(xiàng)38空的數(shù)據(jù)存38EEPMOV 38作39 3 .145和向量地45存器47中斷選擇存器 1(IEGR1)4.....23.5.3中斷選擇存器 2(IEGR2)48中斷存器 1(IE

27、NR1)49中斷存器 1(IRR1)50中斷存器(IWPR)51復(fù)理52中斷理52外部中斷請(qǐng)52中斷請(qǐng)54中斷理乎序54中斷應(yīng)時(shí)55使用的注意事項(xiàng)57復(fù)后的中斷請(qǐng)57的存57改口式存器時(shí)的注意事項(xiàng)57 4 .59存器60地?cái)嗫刂拼嫫鳎ˋBRKCR)60地?cái)啻嫫鳎ˋBRKSR)61斷地存器(BARH、BARL)61斷數(shù)據(jù)存器(BDRH、BDRL)61運(yùn)行62 5 ..5.4.265系統(tǒng)時(shí)器66體器的方法66器的方法67輸外部時(shí)的方法67子時(shí)器683

28、2.768kHz 體器的方法68不使用子時(shí)時(shí)的管理69預(yù)器69預(yù)器 S69預(yù)器 W69使用的注意事項(xiàng)70器的注意事項(xiàng)70電路設(shè)計(jì)的注意事項(xiàng)70 6 6.1式71存器7....系統(tǒng)控制存器 1(SYSCR1)72系統(tǒng)控制存器 2(SYSCR2)73控制存器 1(MSTCR1)74式轉(zhuǎn)和LSI74式77式77子式77子式78式的運(yùn)行乥78轉(zhuǎn)78式到子式的轉(zhuǎn)時(shí)78子式到式的轉(zhuǎn)時(shí)79能79 7 ...7.4.

29、..37.67.7ROM8182存器82器控制存器 1(FLMCR1)83器控制存器 2(FLMCR2)83存器 1(EBR1)84器控制存器(FLPWCR)84器存器(FENR)85程85引導(dǎo)式86用戶式的 88 程序89程序 程序偠89 偠92器的 時(shí)的中斷92 949494錯(cuò)誤94程器式95器的運(yùn)行95 8 RAM97 9 9.1I/O 99口1100......9.

30、9.6.1端口模式寄存器 1(PMR1)100端口控制寄存器 1(PCR1)101端口數(shù)據(jù)寄存器 1(PDR1)101端口上拉控制寄存器 1(PUCR1)102管腳功能102端口2104端口控制寄存器 2(PCR2)104端口數(shù)據(jù)寄存器 2(PDR2)105管腳功能105端口5107端口模式寄存器 5(PMR5)107端口控制寄存器 5(PCR5)108端口數(shù)據(jù)寄存器 5(PDR5)108端口上拉控制寄存器 5(PUCR5)109管腳功能109端口7112端口控制寄存器 7(PCR7)112端口數(shù)據(jù)寄存器 7(PDR7)113管腳功能113端口8114端口控制寄

31、存器 8(PCR8)114端口數(shù)據(jù)寄存器 8(PDR8)115管腳功能115端口B118端口數(shù)據(jù)寄存器 B(PDRB)118第 10 章.210.4.210.4.310.5定時(shí)器 A119特點(diǎn)119輸入/輸出管腳120寄存器說明120定時(shí)器模式寄存器 A(TMA)121定時(shí)器計(jì)數(shù)器 A(TCA)122運(yùn)行說明122間隔運(yùn)行122時(shí)鐘時(shí)基的運(yùn)行122時(shí)鐘輸出122使用上的注意事項(xiàng)122第 11 章11.1定時(shí)器 V123特點(diǎn)12311.211.3.211.3.311.3.411.3.511.4

32、.211.6輸 輸出管125存器125時(shí)器計(jì)數(shù)器 V(TCNTV)125時(shí)數(shù)存器 A、B(TCORA、TCORB)125時(shí)器控制存器 V0(TCRV0)126時(shí)器控制 存器 V(TCSRV)127時(shí)器控制存器 V1(TCRV1)128運(yùn)行128時(shí)器 V 的運(yùn)行128時(shí)器V的使用例132輸出任意空132 TRGV 輸?shù)娜我鈺r(shí)和任意的輸出133使用的注意事項(xiàng)134 12 .212.3.312.3.412.3.512.3.612.3.712.3.812.4.212.5.212.5.312.5.41

33、2.5.512.5.612.5.712.5.812.6 W137特137輸 輸出管140存器140時(shí)器式存器 W(TMRW)141時(shí)器控制存器 W(TCRW)142時(shí)器中斷存器 W(TIERW)143時(shí)器存器 W(TSRW)144時(shí)器 I/O 控制存器 0(TIOR0)145時(shí)器 I/O 控制存器 1(TIOR1)146時(shí)器計(jì)數(shù)器(TCNT)147通用存器 A、B、C、D(GRA、GRB、GRC、GRD)147運(yùn)行148通運(yùn)行148運(yùn)行151運(yùn)行時(shí)序156TCNT 的計(jì)數(shù)時(shí)序156輸出的輸出時(shí)序157輸時(shí)序157通過產(chǎn)生的計(jì)數(shù)器時(shí)序158器運(yùn)行時(shí)序159時(shí)的 IMFAIMFD 的時(shí)序160輸時(shí)

34、的時(shí)序160的時(shí)序161使用的注意事項(xiàng)162 13 ..313.3165特165存器165時(shí)器控制/存器 WD(TCSRWD)166時(shí)器計(jì)數(shù)器 WD(TCWD)167時(shí)器式存器 WD(TMWD)167運(yùn)行168 14 .214.3.314.3.414.3.514.3.614.3.714.3.814.4.214.4.314.4.414.5.214.5.314.5.414.5.514.6.214.714.8.214.8.314.8

35、.4 3SCI3169特169輸 輸出管171存器172存器(RSR)172數(shù)據(jù)存器(RDR)172發(fā)存器(TSR)172發(fā)數(shù)據(jù)存器(TDR)172行式存器(SMR)173行控制存器 3(SCR3)174行存器(SSR)175輸存器(BRR)176式的運(yùn)行181時(shí)181SCI3 的182數(shù)據(jù)發(fā)183數(shù)據(jù)185時(shí)同式的運(yùn)行188時(shí)188SCI3 的188數(shù)據(jù)發(fā)189數(shù)據(jù)191數(shù)據(jù)發(fā)和同時(shí)運(yùn)行193理器通信能194理器數(shù)據(jù)發(fā)195理器數(shù)據(jù)196中斷請(qǐng)198使用的注意事項(xiàng)199關(guān)于中止的和理199記和中止的發(fā)199關(guān)于錯(cuò)誤和發(fā)運(yùn)行(限時(shí)同式)199式的數(shù)據(jù)采時(shí)序和199 15 I2C 2IIC220

36、特201輸 輸出管203存器203I2C 控制存器 1(ICCR1)204I2C 控制存器 2(ICCR2)205I2C 式存器(ICMR)20715.3.315.3.415.3.515.3.615.3.715.3.815.3.915.4.215.4.315.4.415.4.515.4.615.4.715.4.815.515.6I2C 中斷存器(ICIER)208I2C 存器(ICSR)210屬地存器(SAR)212I2C 發(fā)數(shù)據(jù)存器(ICDRT)212I2C 數(shù)據(jù)存器(ICDRR)212I2C 存器(ICDRS)212運(yùn)行213I2C 式213發(fā)

37、運(yùn)行214運(yùn)行216屬發(fā)運(yùn)行218屬運(yùn)行220時(shí)同行式222電路224使用例225中斷請(qǐng)229同電路229 16 .216.3.316.4.216.4.316.4.416.516.616.6.1A/D 231特231輸 輸出管233存器233A/D 數(shù)據(jù)存器 AD(ADDRAD)233A/D 控制 存器(AR)234A/D 控制存器(ADCR)235運(yùn)行236通式236式236輸采和 A/D 轉(zhuǎn)時(shí)236外部發(fā)輸時(shí)序237A/D轉(zhuǎn)的238使用的注意事項(xiàng)240關(guān)于容許信24016.6.2關(guān)于對(duì)對(duì)的240 17

38、.217.4.317.4.417.4.517.4.617.4.717.4.817.4.917.5.217.5.3EEPROM241特241輸 輸出管242存器243EEPROM 存器(EKR)243運(yùn)行243EEPROM 口243式和時(shí)序243244止244應(yīng)244屬地244運(yùn)行245應(yīng)246運(yùn)行247使用的注意事項(xiàng)249電 ON/OFF 時(shí)的數(shù)據(jù)249改數(shù)249時(shí)249 18 ..2251特251存器253電控制存器(LVDCR)253電存器(LVDSR)254運(yùn)行2

39、55電復(fù)電路255電電路256 19 19.119.2259使用電電路的259不使用電電路的259 20 261存器地一表(地乎序)262存器一表266各運(yùn)行式的存器269 21 ..321.2.421.2.521.2.621.2.721.2.821.2.921.3.221.3.321.3.421.3.521.3.621.3.721.3.821.421.5273對(duì)最亂273電特性(F-ZTM、EEPROMF-ZTM)274電電和運(yùn)行274DC 特性276AC 特性283A/D 轉(zhuǎn)特性286時(shí)器特性287器

40、特性288EEPROM 特性規(guī)289電電電路特性任選290電復(fù)特性任選290電特性(ROM、EEPROMROM)291電電和運(yùn)行291DC 特性293AC 特性300A/D 轉(zhuǎn)特性303時(shí)器特性304EEPROM 特性規(guī)304電電電路特性任選305電復(fù)特性任選305時(shí)序圖306輸出載309 A.311A.1A.2A.3A.4表311作326行數(shù)329和方式的合338 B.I/O 339I/O口圖339在各理中的口348附錄 C.型號(hào)一覽表349附錄 D.外形尺寸圖351附錄 E.EEPROM 疊層構(gòu)造截面圖355索引3571圖1.1圖1.2圖1.3圖1.4圖1.5F-ZTM、ROMEEPROM

41、 H8/3694NF-ZTM、ROMF-ZTM、ROMH8/3694系圖3圖4H8/3694系管圖(FP-64E、FP-64A)5H8/3694系管圖(FP-48F、FP-48B)6EEPRON H8/3694N管圖(FP-64E)72圖2.1圖2.1圖2.1圖2.2圖2.3圖2.4圖2.5圖2.5圖2.6圖2.7圖2.8圖2.9CPU器(1)12器(2)13器(3)14CPU存器15通用存器的使用方法16和的關(guān)系16通用存器的數(shù)據(jù)式(1)18通用存器的數(shù)據(jù)式(2)19器的數(shù)據(jù)式20式29器轉(zhuǎn)地的32器的存35的存(3個(gè)存的)36CPU的分37轉(zhuǎn)圖38圖2.10圖2.11圖2.12圖2.13同

42、地分2個(gè)存器的時(shí)器的例子393圖3.1圖3.2圖3.3圖3.4復(fù)理乎序53中斷理后的55中斷請(qǐng)乎序56口式存器的作和中斷請(qǐng)的過程584圖4.1圖4.2圖4.2地?cái)鄨D59地?cái)嘀袛嗟倪\(yùn)行例子(1)62地?cái)嘀袛嗟倪\(yùn)行例子(2)635圖5.1時(shí)發(fā)生電路的圖65圖5.2圖5.3圖5.4圖5.5圖5.6圖5.7圖5.8圖5.9系統(tǒng)時(shí)器的電路圖66體器的例子66體器的等電路66器的例子67輸外部時(shí)的例子67子時(shí)器的電路圖6832.768kHz體器的例子6832.768kHz體器的等電路68圖5.10不需要子時(shí)時(shí)的管理69圖5.11有關(guān)電路的電路設(shè)計(jì)的注意事項(xiàng)706圖6.1式式轉(zhuǎn)圖757圖7.1圖7.2圖7.

43、3圖7.4ROM器的82用戶式的 例子88程序 程序偠程圖90 偠程圖949圖9.1圖9.2圖9.3圖9.4圖9.5圖9.6I/O口1的管100口2的管104口5的管107口7的管112口8的管114口B的管11810圖10.1A時(shí)器A圖12011圖11.1圖11.2圖11.3圖11.4圖11.5圖11.6圖11.7圖11.8圖11.9V時(shí)器V的圖124時(shí)運(yùn)行時(shí)的計(jì)數(shù)時(shí)序129外部時(shí)運(yùn)行時(shí)的計(jì)數(shù)時(shí)序129OVF的時(shí)序130CMFA和CMFB的時(shí)序130TMOV輸出時(shí)序130通過進(jìn)行的時(shí)序131通過TMRIV輸進(jìn)行的時(shí)序131輸出例子132圖11.10圖11.11同于TRGV輸?shù)妮敵隼?33T

44、CNTV和的134TCORA和的135時(shí)的轉(zhuǎn)和TCNTV運(yùn)行135圖11.12圖11.1312圖12.1圖12.2圖12.3圖12.4圖12.5圖12.6圖12.7圖12.8圖12.9W時(shí)器W的圖139運(yùn)行計(jì)數(shù)器的運(yùn)行148計(jì)數(shù)器的運(yùn)行1480輸出和1輸出的運(yùn)行例(在TOA0和TOB1的下)149交輸出的運(yùn)行例(在TOA0和TOB1的下)149交輸出的運(yùn)行例(在TOA0和TOB1的下)150輸運(yùn)行例150器運(yùn)行例(輸?shù)模?51式運(yùn)行例(1).152圖12.10圖12.11圖12.12式運(yùn)行例(2).152器運(yùn)行例(在輸出的下)153式運(yùn)行例(在TOBTOCTOD0、輸出0的下)154式運(yùn)行例(

45、在TOBTOCTOD1、輸出1的下)155時(shí)運(yùn)行時(shí)的計(jì)數(shù)時(shí)序156外部時(shí)運(yùn)行時(shí)的計(jì)數(shù)時(shí)序156輸出的輸出時(shí)序157輸?shù)妮斝艜r(shí)序158通過產(chǎn)生的計(jì)數(shù)器時(shí)序158器運(yùn)行時(shí)序()159器運(yùn)行時(shí)序(輸)159時(shí)的IMFAIMFD的時(shí)序160發(fā)生輸時(shí)的IMFAIMFD的時(shí)序161通過CPU進(jìn)行的的時(shí)序161TCNT的和的162時(shí)的轉(zhuǎn)和TCNT運(yùn)行163圖12.13圖12.14圖12.15圖12.16圖12.17圖12.18圖12.19圖12.20圖12.21圖12.22圖12.23圖12.24圖12.2513圖13.1圖13.2時(shí)器的圖165時(shí)器運(yùn)行的例子16814圖14.1圖14.2圖14.33SCI

46、3SCI3的圖171通信的數(shù)據(jù)式181輸出時(shí)和通信數(shù)據(jù)的相關(guān)系(式)(8數(shù)據(jù) 有偠 2個(gè)止的例子)181SCI3時(shí)的程圖例子182式發(fā)時(shí)的運(yùn)行例子(8數(shù)據(jù) 有偠 1個(gè)止的例子)183發(fā)數(shù)據(jù)的程圖例子(式)184式時(shí)的運(yùn)行例子(8數(shù)據(jù) 有偠 1個(gè)止的例子)185數(shù)據(jù)的程圖例子(式)187時(shí)同通信的數(shù)據(jù)式188時(shí)同式發(fā)時(shí)的運(yùn)行例子189數(shù)據(jù)發(fā)的程圖例子(時(shí)同式)190時(shí)同式時(shí)的運(yùn)行例子191數(shù)據(jù)的程圖例子(時(shí)同式)192圖14.4圖14.5圖14.6圖14.7圖14.8圖14.9圖14.10圖14.11圖14.12圖14.13圖14.14圖14.15數(shù)據(jù)發(fā)送和接收同時(shí)運(yùn)行的流程圖例子(時(shí)鐘同步模式

47、)193使用多處理器格式的處理器之間的通信例子(給接收站A發(fā)送數(shù)據(jù)HAA的例子)194多處理器數(shù)據(jù)發(fā)送的流程圖例子195多處理器數(shù)據(jù)接收的流程圖例子196多處理器格式的接收時(shí)的運(yùn)行例子(8位數(shù)據(jù)/有多處理器位/1個(gè)停止位的例子)197異步模式的接收數(shù)據(jù)的采樣時(shí)序200圖14.16圖14.17圖14.18圖14.19第15章I2C總線接口2(IIC2)I2C總線接口2的框圖202輸入/輸出管腳的外部電路連接例子203I2C總線格式213I2C總線時(shí)序213主發(fā)送模式的運(yùn)行時(shí)序(1)215主發(fā)送模式的運(yùn)行時(shí)序(2)215主接收模式的運(yùn)行時(shí)序(1)217主接收模式的運(yùn)行時(shí)序(2)217從屬發(fā)送模式的

48、運(yùn)行時(shí)序(1)219從屬發(fā)送模式的運(yùn)行時(shí)序(2)220從屬接收模式的運(yùn)行時(shí)序(1)221從屬接收模式的運(yùn)行時(shí)序(2)221時(shí)鐘同步串行的傳送格式222發(fā)送模式的運(yùn)行時(shí)序223接收模式的運(yùn)行時(shí)序224噪聲消除電路的框圖224主發(fā)送模式的流程圖例子225主接收模式的流程圖例子226從屬發(fā)送模式的流程圖例子227從屬接收模式的流程圖例子228位同步電路的時(shí)序230圖15.1圖17.2圖15.3圖15.4圖15.5圖15.6圖15.7圖15.8圖15.9圖15.10圖15.11圖15.12圖15.13圖15.14圖15.15圖15.16圖15.17圖15.18圖15.19圖15.20圖15.21第16

49、章圖16.1圖16.2圖16.3圖16.4圖16.5圖16.6A/D轉(zhuǎn)換器A/D轉(zhuǎn)換器的框圖232A/D轉(zhuǎn)換時(shí)序237外部觸發(fā)輸入時(shí)序238A/D轉(zhuǎn)換精度的定義(1)239A/D轉(zhuǎn)換精度的定義(2)239模擬輸入電路的例子240第17章圖17.1圖17.2圖17.3圖17.4圖17.5EEPROMEEPROM的框圖242EEPROM總線格式和總線時(shí)序243字節(jié)寫運(yùn)行245頁寫運(yùn)行246當(dāng)前地址讀運(yùn)行247圖17.6圖17.7地運(yùn)行248乎序運(yùn)行(在使用前地的下)24918圖18.1圖18.2圖18.3圖18.4圖18.5電復(fù)電路和電電路的圖252電復(fù)電路的運(yùn)行時(shí)序255電復(fù)電路的運(yùn)行時(shí)序256

50、電中斷電路的運(yùn)行時(shí)序257電電路運(yùn)行/解的設(shè)時(shí)序25819圖19.1圖19.2在使用電電路的下的電圖259在不使用電電路的下的電圖26021圖21.1圖21.2圖21.3圖21.4圖21.5圖21.6圖21.7圖21.8系統(tǒng)時(shí)輸時(shí)序306RES管的電時(shí)序306輸時(shí)序306I2C口輸/輸出時(shí)序307SCK3輸時(shí)時(shí)序307SCI時(shí)同式輸/輸出時(shí)序308EEPROM時(shí)序308輸出載電路309圖B.1圖B.2圖B.3圖B.4圖B.5圖B.6圖B.7圖B.8圖B.9圖B.10圖B.11圖B.12圖B.13圖B.14圖B.15圖B.16圖B.17圖D.1圖D.2圖D.3口1圖(P17)339口1圖(P16

51、、P15、P14)340口1圖(P12、P11)340口1圖(P10)341口2圖(P22)341口2圖(P21)342口2圖(P20)342口5圖(P57、P56)343口5圖(P55)343口5圖(P54、P53、P52、P51、P50)344口7圖(P76)344口7圖(P75)345口7圖(P74)345口8圖(P87、P86、P85)346口8圖(P84、P83、P82、P81)346口8圖(P80)347口B圖(PB7、PB6、PB5、PB4、PB3、PB2、PB1、PB0)347FP-64E外圖351FP-64A外圖352FP-48F外圖353圖D.4FP-48B外形尺寸圖354

52、圖E.1EEPROM疊層構(gòu)造截面圖355表目錄第1章表1.1概要管腳功能8第2章表2.1表2.2表2.3表2.4表2.5表2.6表2.7表2.8表2.9CPU操作符號(hào)21數(shù)據(jù)傳送指令22算術(shù)運(yùn)算指令23邏輯運(yùn)算指令24移位指令24位操作指令25轉(zhuǎn)移指令27系統(tǒng)控制指令28數(shù)據(jù)塊傳送指令28表2.10表2.11表2.12尋址方式一覽表30絕對(duì)地址的存取范圍31有效地址的計(jì)算方法(1)33有效地址的計(jì)算方法(2)34表2.12第3章表3.1表3.2異常處理異常類型和向量地址46中斷請(qǐng)求等待狀態(tài)數(shù)55第4章表4.1地址斷開使用的數(shù)據(jù)總線61第5章表5.1時(shí)鐘振蕩器晶體諧振器的參數(shù)67第6章表6.1表

53、6.2表6.3低功耗模式運(yùn)行頻率和待機(jī)時(shí)間73執(zhí)行SLEEP指令后的狀態(tài)和由中斷產(chǎn)生的返回地址75各運(yùn)行模式的LSI狀態(tài)76第7章表7.1表7.2表7.3ROM編程模式的選擇方法85引導(dǎo)模式的運(yùn)行87可以自動(dòng)匹配位傳輸率的系統(tǒng)時(shí)鐘頻率87表7.4表7.5表7.6表7.7再數(shù)據(jù)運(yùn)算表91數(shù)據(jù)運(yùn)算表91時(shí)91器的運(yùn)行9510表10.1A管12011表11.1表11.2V管125輸?shù)絋CNTV的時(shí)和計(jì)數(shù)12612表12.1表12.2W時(shí)器W能表138管14014表14.1表14.2表14.3表14.4表14.5表14.63SCI3管171對(duì)于輸?shù)腂RR的設(shè)例子式177各乥的最輸式179對(duì)于輸?shù)腂RR

54、的設(shè)例子時(shí)同式180SSR的和數(shù)據(jù)的186SCI3的中斷請(qǐng)198I2C2IIC2管203205中斷請(qǐng)一表229SCL的時(shí)23015表15.1表15.2表15.3表15.416表16.1表16.2表16.3A/D管233輸通與A/D數(shù)據(jù)存器的對(duì)應(yīng)234A/D轉(zhuǎn)時(shí)(通式)23717表17.1表17.2EEPROM管242屬地24518表18.1LVDCR的設(shè)和選擇能25421表21.1表21.2表21.2表21.2表21.3表21.4表21.5表21.6表21.7表21.8表21.9對(duì)最亂273DC特性(1)276DC特性(2)281DC特性(3)282AC特性283I2C口時(shí)序285行通口(SC

55、I)時(shí)序285A/D轉(zhuǎn)器特性286時(shí)器特性287器特性288EEPROM特性289表21.10表21.11表21.12表21.12表21.12表21.13表21.14表21.15表21.16表21.17表21.18表21.19表21.20電電電路特性290電復(fù)特性290DC特性(1)293DC特性(2)298DC特性(3)299AC特性300I2C口時(shí)序302行通口(SCI)時(shí)序302A/D轉(zhuǎn)器特性303時(shí)器特性304EEPROM特性304電電電路特性305電復(fù)特性305表A.1表A.2表A.2表A.2表A.3表A.4表A.5系表313作(1)326作(2)327作(3)328行()所需要的數(shù)

56、329行(數(shù))330和方式的合338 1 16高H8/300H CPU在目,與H8/300 CPU向容通用存器:16h16個(gè)本:62種1.1的能時(shí)器A(可作為時(shí)的時(shí)使用) 時(shí)器V(8時(shí)器) 時(shí)器W(16時(shí)器)時(shí)器SCI(或者時(shí)同行通口)I2C口(遵循于10A/D轉(zhuǎn)器公提的I2C口方式)器1ROMRAM考 版版F-ZTM 版H8/3694FHD64F3694HD64F3694G32K 2,048 ROM 版H8/3694HD6433694HD6433694G32K 1,024 H8/3693HD6433693HD6433693G24K 1,024 H8/3692HD6433692HD643369

57、2G16K 512 H8/3691HD6433691HD6433691G12K 512 H8/3690HD6433690HD6433690G8K 512 EEPROM版512 版H8/3694NHD64N3694G32K 2,048 ROM 版HD6483694G32K 1,024 1 通用輸 輸出口輸 輸出口:29個(gè)管(H8/3694N:27個(gè)管)。其中8個(gè)電口(IOL=20mA VOL=1.5V)輸口:8個(gè)管(輸管用)EEPROM的口(限于H8/3694N)I2C口(遵循各種式公提的I2C口方式)注F-ZTM版是。LQFP-64 QFP-64 LQFP-48LQFP-48FP-64E FP

58、-64A FP-48FFP-48B10 0 h 10.0 mm14 0 h 14.0 mm10 0 h 10.0 mm7 0 h 7.0 mm0.5 mm0.8 mm0.65 mm0.5 mmH8/3694N 只 LQFP-64FP-64E2第 1 章概要框圖1.2圖 1.1 F-ZTM 版、掩模型 ROM 版 H8/3694 系列框圖3VCC VSS VCL RES TEST NMIX1 X2OSC1 OSC2P80/FTCI P81/FTIOA P82/FTIOB P83/FTIOC P84/FTIOD P85P10/TMOWP86P11P87P12 P14/IRQ0 P15/IRQ1P1

59、6/IRQ2ROMRAMP74/TMRIVP75/TMCIVP17/IRQ3/TRGVP76/TMOVWSCI3P50/WKP0 P51/WKP1P20/SCK3P52/WKP2P21/RXDAP53/WKP3P22/TXDP54/WKP4P55/WKP5/ADTRG P56/SDAVA/DP57/SCLPB0/AN0 PB1/AN1IIC2PB2/AN2PB3/AN3 PB4/AN4 PB5/AN5 PB6/AN6 PB7/AN7AVCCCPU H8/300H第 1 章概要圖 1.2 EEPROM 疊層版 H8/3694N框圖4VCC VSS VCL RES TEST NMIX1 X2OSC

60、1 OSC2P80/FTCI P81/FTIOA P82/FTIOB P83/FTIOC P84/FTIOD P85P10/TMOWP86P11P87P12 P14/IRQ0 P15/IRQ1P16/IRQ2ROMRAMP74/TMRIVP75/TMCIVP17/IRQ3/TRGVP76/TMOVWSCI3P50/WKP0P20/SCK3P51/WKP1P21/RXDAP52/WKP2P22/TXDP53/WKP3P54/WKP4 P55/WKP5/ADTRGVA/DSDAPB0/AN0PB1/AN1SCLPB2/AN2PB3/AN3 PB4/AN4 PB5/AN5 PB6/AN6 PB7/A

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論