![實驗+組合邏輯電路設計精選_第1頁](http://file3.renrendoc.com/fileroot_temp3/2022-5/26/25cbedfb-3c5f-48fa-96a5-1cfec3ab3bf6/25cbedfb-3c5f-48fa-96a5-1cfec3ab3bf61.gif)
![實驗+組合邏輯電路設計精選_第2頁](http://file3.renrendoc.com/fileroot_temp3/2022-5/26/25cbedfb-3c5f-48fa-96a5-1cfec3ab3bf6/25cbedfb-3c5f-48fa-96a5-1cfec3ab3bf62.gif)
![實驗+組合邏輯電路設計精選_第3頁](http://file3.renrendoc.com/fileroot_temp3/2022-5/26/25cbedfb-3c5f-48fa-96a5-1cfec3ab3bf6/25cbedfb-3c5f-48fa-96a5-1cfec3ab3bf63.gif)
![實驗+組合邏輯電路設計精選_第4頁](http://file3.renrendoc.com/fileroot_temp3/2022-5/26/25cbedfb-3c5f-48fa-96a5-1cfec3ab3bf6/25cbedfb-3c5f-48fa-96a5-1cfec3ab3bf64.gif)
![實驗+組合邏輯電路設計精選_第5頁](http://file3.renrendoc.com/fileroot_temp3/2022-5/26/25cbedfb-3c5f-48fa-96a5-1cfec3ab3bf6/25cbedfb-3c5f-48fa-96a5-1cfec3ab3bf65.gif)
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、實驗實驗3.3 組合邏輯電路設計組合邏輯電路設計2一、實驗目的一、實驗目的 1.掌握使用中規(guī)模集成芯片譯碼器和數據選擇器設計組合邏輯電路的方法。 1.設計一個1 1位二進制全減器,要求: 用芯片74LS13874LS138譯碼器及74LS20“74LS20“與非”門各一片實現。 用兩片數據選擇器74LS15174LS151芯片實現。 二、實驗任務二、實驗任務 數字電路實驗箱( 74LS20 74LS20、74LS13874LS138、74LS15174LS151數字集成芯片、脈沖源 )、數字萬用表、示波器、導線。三、實驗設備三、實驗設備四、實驗原理及步驟四、實驗原理及步驟74LS13874LS
2、138引腳圖74LS15174LS151引腳圖74LS13874LS138邏輯符號輸入輸出端說明E1、 : :使能控制端, E1=1, AE2BE2022BAEE時芯片正常工作,輸出與輸入二進制碼相對應,其它狀態(tài)無譯碼輸出。ABCY 0ABCY 1ABCY 2BACY 3ABCY 4ABCY 5ACBY 6CBAY 7C C、B B、A A:輸入端Y Y7 7Y Y0 0:輸出端(低電平有效)輸入高位輸入低位 輸輸 入入 輸輸 出出E1 E2A+E2B A2 A1 A0Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 0 0 1 1 1 0 0 0 0 1 0 0 0 0 1 0 0 0 1 1
3、 0 0 0 1 1 0 0 1 0 1 0 0 1 0 1 0 0 1 1 1 0 0 1 1 1 0 1 0 0 1 0 1 0 0 1 0 1 0 1 1 0 1 0 1 1 0 1 1 0 1 0 1 1 0 1 0 1 1 1 1 0 1 1 11 1 1 1 1 1 1 11 1 1 1 1 1 1 11 1 1 1 1 1 1 11 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 1 1 1 1 1 0 01 1 1 1 1 1 1 1 1 1 1 1 0 0 1 11 1 1 1 1 1 1 1 1 1 0 0 1 1 1 11 1 1 1 1 1 1 1 0 0
4、 1 1 1 1 1 11 1 1 1 1 1 0 0 1 1 1 1 1 1 1 11 1 1 1 0 0 1 1 1 1 1 1 1 1 1 11 1 0 0 1 1 1 1 1 1 1 1 1 1 1 10 0 1 1 1 1 1 1 1 1 1 1 1 1 1 174LS138 74LS138 功能表功能表低電平低電平有效有效輸出端輸出端低低電平電平有效有效 按右圖接線(輸入接電平開關,輸出接發(fā)光二極管),控制電平開關K1K1K3K3,使得A A2 2A A1 1A A0 0從000000111111變化,輸出二極管應為對應的一盞燈不亮(低電平輸出)。亮燈情況符合功能表的芯片則為好的。
5、根據74LS13874LS138功能表判斷芯片好壞:2A1A0A0Y1Y2Y3Y4Y5Y6Y7Y74LS13874LS138E1 E2A E2B+5V+5V“0”K1 K2 K3K1 K2 K3輸入電平開關輸出發(fā)光二極管74LS15174LS151YYE2A1A0A7D6D5D4D3D2D0D1D74LS15174LS151邏輯符號邏輯符號低電平有效A A2 2、A A1 1、A A0 0:地址輸入端D D7 7D D0 0:數據輸入端Y Y,Y Y:輸出端 輸入輸出端說明E: :使能輸入端,E =0時芯片工作,由地址輸入端控制輸出選擇相應的數據輸入端 E =1時禁止狀態(tài)Y7012DAAA60
6、12DAAA5012DAAA4012DAAA3012DAAA2012DAAA1012DAAA0012DAAA= m7D7 m6D6 m5D5 m4D4 m3D3 m2D2 m1D1 m0D0輸入輸入高位高位輸入輸入低位低位 輸輸 入入 輸輸 出出 E A2 A1 A0D7D0 Y Y 1 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 0 0 0 1 1 0 0 1 1 0 1 0 0 0 1 0 0 0 1 0 1 0 1 0 1 0 1 1 0 0 1 1 0 0 1 1 1 0 1 1 1 0 1 0 1 D D7 7 D D0 0 D D
7、0 0 D D0 0 D D7 7 D D0 0 D D1 1 D D1 1 D D7 7 D D0 0 D D2 2 D D2 2 D D7 7 D D0 0 D D3 3 D D3 3 D D7 7 D D0 0 D D4 4 D D4 4 D D7 7 D D0 0 D D5 5 D D5 5 D D7 7 D D0 0 D D6 6 D D6 6 D D7 7 D D0 0 D D7 7 D D7 774LS151 74LS151 功能表功能表使能端使能端低低電平電平有效有效按左圖接線,控制電平開關K1K1K3K3來改變地址端,使A A2 2A A1 1A A0 0從000000111
8、111變化,同時僅讓對應的數據端接高電平,其它接低電平。則輸出亮燈應與對應的數據端高、低電平相對應,表明芯片是好的。根據74LS15174LS151功能表判斷芯片好壞:輸出發(fā)光二極管“0”+5V+5V74LS15174LS151YYE7D6D5D4D3D2D0D1DA2A2A1A1A0A00 0K2K2K4K4K5K5K6K6K7K7K8K8K9K9K10K10K11K11K3K3K1K1輸入電平開關函數變量數 = 輸入二進制代碼位數v據題目輸入和輸出要求及相互關系,進行邏輯抽象,即說明邏輯變量;v寫出輸出為“1 1”最小項表達式,化簡成給定的芯片邏輯表達式;v用邏輯符號畫出該邏輯表達式的邏輯
9、電路圖 (注意輸入高、低位不要弄錯)。譯碼器的設計步驟:v選擇集成二進制譯碼器v列出真值表;v據題目輸入和輸出要求及相互關系,進行邏輯抽象,即說明邏輯變量;v寫出輸出為“1 1”最小項表達式;v用邏輯符號畫出該邏輯表達式的邏輯電路圖,最小項表達式中出現的將對應的DiDi接“1 1”,反之接“0 0”。(注意輸入高、低位不要弄錯,中規(guī)模集成電路的芯片的輸入端接“1”1”時決不允許按懸空處理)。數據選擇器的設計步驟:v列出真值表;若選擇器的地址數輸入變量數,將高位地址端和相應的數據輸入端接地;若選擇器的地址數輸入變量數,用降維卡諾圖;設計舉例:設計三位二進制(A(A、B B、C)C)中有奇數個“1
10、 1”時,輸出F F就為“1 1”電路: 用74LS13874LS138譯碼器及74LS20“74LS20“與非”門芯片實現。 用74LS15174LS151數據選擇器芯片實現。 列真值表0 0 00 0 00 00 0 10 0 10 1 00 1 00 1 10 1 11 0 01 0 01 0 11 0 11 1 01 1 01 1 11 1 11 11 10 01 10 00 01 1A B CF根據真值表寫出最小項:根據真值表寫出最小項:( (用用74LS13874LS138實現實現) )7421YYYYF2A1A0A0Y1Y2Y3Y4Y5Y6Y7Y74LS138& F A
11、B CE1 E2A E2B“1”“0”令令A2=AA1=BA0=C高位高位化簡至給定芯片邏輯表達式(用74LS13874LS138、74LS2074LS20實現)7421YYYYF74LS2074LS20邏輯電路邏輯電路根據真值表寫出最小項:根據真值表寫出最小項:( (用用74LS15174LS151實現實現) )F=m1D1+m2D2+m4D2+m7D7化簡至給定芯片邏輯表達式(用74LS15174LS151實現)7421mmmmF令令A2=A A1=B A0=CD1=D2=D4=D7=“1”D0=D3=D5=D6=“0”“0”2A1A0AABC高高位位E1D4D5D7D0D2D3D6D“1
12、”Y74LS151 F邏輯電路邏輯電路 2.根據給定芯片的管腳圖,電源均按和地接入(注意不要接反)。按照設計好的邏輯電路圖連接電路,輸入接白色鈕子開關,輸出接發(fā)光二極管,控制輸入開關,驗證真值表,觀察表示輸出的發(fā)光二極管的亮燈情況。 1.用萬用表 擋、電阻擋或將導線連接電源與輸出發(fā)光二極管等方法檢查導線導通情況,當萬用表發(fā)出蜂鳴聲、阻值示數約為 或發(fā)光二極管亮時,均表示導線導通。 3.在實驗時,對于中規(guī)模中規(guī)模集成電路的芯片的輸入端接“1”1”時決不允許按懸空處理。五、實驗步驟五、實驗步驟任務一電位測試任務一電位測試 4.用萬用表擋測量任務一的輸入、輸出電位(即輸入、輸出在邏輯“0 0”和“1
13、 1”時對地電壓,正常的電壓值范圍“組合一”已介紹)。 5. A接高電平,B作控制端,C接10kHz脈沖,記錄138芯片輸入C與輸出Di的波形。示波器的電壓衰減置/每格(可從真值表中得到理論上的C與Di的波形加以核對)。 在驗證真值表時,如輸出狀態(tài)出現錯誤,可利用它們的功能表對芯片的好壞進行判斷,測試結果符合功能表的,表明芯片是好的,否則說明該芯片故障。故障檢查六、實驗報告要求六、實驗報告要求 2.完成任務一的電位測試表格。 1.按譯碼器和數據選擇器的設計步驟設計實驗電路,并寫出詳細設計過程。 3. 定量記錄138芯片輸入C與輸出Di的波形。(A接高電平,B作控制端,C接10kHz脈沖)4.根據測試數據,得出結論。完成思考題。七、注意事項七、注意事項因為擴展箱與主箱間沒有電的連接,所以擴展箱上的每個芯片電源需通過主箱電源(+和地)接入。 在實驗時,對于中規(guī)模集成電路的芯片的輸入端接時決不允許決不允許按懸空處理。不可在接通電源的情況下插入或拔出芯片。注意一定要先查導線,再開始接線。每個芯片都需接入一對電源,按和地接入。為防止遺漏,可把它定為接線的第一步。注意不要接反,否則會燒壞芯片。 加入輸入波形時,可利用實驗箱內左下角的脈沖源得到輸入波形。但要使該脈沖源工作,必須接入電源。如果脈沖源壞了,可用信號發(fā)生器“”電平端口送出脈沖信
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- DB4415T 52-2025竹薯種植技術規(guī)程
- 臨時舞臺搭建合同范本
- 個人向個人貸款合作協(xié)議合同
- 臨時用工合同格式參考
- OEM合作合同模板:oem合作詳細條款
- 個人租房合同法律文本
- 中小學學生接送服務合同協(xié)議書范本
- 為何買賣合同被視為典范
- 二手工業(yè)設備買賣合同范本詳解
- 產品開發(fā)合同(以完成產品開發(fā)任務為期限)
- 充電樁知識培訓課件
- 2025年七年級下冊道德與法治主要知識點
- 2025年交通運輸部長江口航道管理局招聘4人歷年高頻重點提升(共500題)附帶答案詳解
- 老年髖部骨折患者圍術期下肢深靜脈血栓基礎預防專家共識(2024版)解讀
- 廣東省廣州市2025屆高三上學期12月調研測試(零模)英語 含解析
- 偏癱足內翻的治療
- 藥企質量主管競聘
- 信息對抗與認知戰(zhàn)研究-洞察分析
- 心腦血管疾病預防課件
- 手術室??谱o士工作總結匯報
- 2025屆高三聽力技巧指導-預讀、預測
評論
0/150
提交評論