觸發(fā)器.ppt課件_第1頁(yè)
觸發(fā)器.ppt課件_第2頁(yè)
觸發(fā)器.ppt課件_第3頁(yè)
觸發(fā)器.ppt課件_第4頁(yè)
觸發(fā)器.ppt課件_第5頁(yè)
已閱讀5頁(yè),還剩67頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、項(xiàng)目八 觸發(fā)器主講:主講:XXXXXXXXXX項(xiàng)目目標(biāo)項(xiàng)目目標(biāo)1.1.了解觸發(fā)器的特點(diǎn)。了解觸發(fā)器的特點(diǎn)。2.2.了解基本了解基本RSRS觸發(fā)器的電路組成,掌握其邏輯功能。觸發(fā)器的電路組成,掌握其邏輯功能。3.3.了解同步了解同步RSRS觸發(fā)器的電路組成,掌握其邏輯功能。觸發(fā)器的電路組成,掌握其邏輯功能。4.4.了解了解JKJK觸發(fā)器的電路組成和邊沿觸發(fā)方式,掌握其觸發(fā)器的電路組成和邊沿觸發(fā)方式,掌握其邏輯功能。邏輯功能。5.5.熟悉寄存器的功能、基本構(gòu)成和常見(jiàn)的類型。熟悉寄存器的功能、基本構(gòu)成和常見(jiàn)的類型。6.6.了解計(jì)數(shù)器的功能及計(jì)數(shù)器的類型。了解計(jì)數(shù)器的功能及計(jì)數(shù)器的類型。7.7.集成電

2、路能正確安裝。集成電路能正確安裝。8.8.會(huì)根據(jù)電路原理圖連接實(shí)物圖。會(huì)根據(jù)電路原理圖連接實(shí)物圖。9.9.會(huì)驗(yàn)證觸發(fā)器的邏輯功能。會(huì)驗(yàn)證觸發(fā)器的邏輯功能。安全操作安全操作本電路采用低壓供電,只本電路采用低壓供電,只能用能用5v直流電源,未經(jīng)老師允直流電源,未經(jīng)老師允許不得隨意接入實(shí)驗(yàn)臺(tái)其他插許不得隨意接入實(shí)驗(yàn)臺(tái)其他插孔電源,通電前必須先檢查,孔電源,通電前必須先檢查,確認(rèn)無(wú)誤后方可通電。確認(rèn)無(wú)誤后方可通電。檢查導(dǎo)線、設(shè)備,確檢查導(dǎo)線、設(shè)備,確保絕緣良好。保絕緣良好。項(xiàng)目導(dǎo)入項(xiàng)目導(dǎo)入 在電視上我們經(jīng)??吹胶芏喙?jié)目中使用到搶答器,那在電視上我們經(jīng)常看到很多節(jié)目中使用到搶答器,那么搶答器是如何完成搶

3、答工作的,就涉及到了我們本項(xiàng)目的么搶答器是如何完成搶答工作的,就涉及到了我們本項(xiàng)目的時(shí)序邏輯電路。時(shí)序邏輯電路簡(jiǎn)稱時(shí)序電路,它是由邏輯門(mén)時(shí)序邏輯電路。時(shí)序邏輯電路簡(jiǎn)稱時(shí)序電路,它是由邏輯門(mén)電路和觸發(fā)器組合而成的。時(shí)序電路的特點(diǎn)是:具有記憶功電路和觸發(fā)器組合而成的。時(shí)序電路的特點(diǎn)是:具有記憶功能(這是與組合電路最本質(zhì)的區(qū)別),輸出不僅取決于當(dāng)時(shí)能(這是與組合電路最本質(zhì)的區(qū)別),輸出不僅取決于當(dāng)時(shí)的輸入值,而且還與電路過(guò)去的狀態(tài)有關(guān)。它類似于含儲(chǔ)能的輸入值,而且還與電路過(guò)去的狀態(tài)有關(guān)。它類似于含儲(chǔ)能元件的電感或電容的電路,如觸發(fā)器、寄存器、計(jì)數(shù)器等電元件的電感或電容的電路,如觸發(fā)器、寄存器、計(jì)數(shù)器

4、等電路都是時(shí)序電路的典型器件。路都是時(shí)序電路的典型器件。任務(wù)一任務(wù)一 基本基本RSRS觸發(fā)器邏輯功能的驗(yàn)證觸發(fā)器邏輯功能的驗(yàn)證我國(guó)電子觸發(fā)器市場(chǎng)發(fā)展迅速,產(chǎn)品產(chǎn)出持續(xù)擴(kuò)張,國(guó)我國(guó)電子觸發(fā)器市場(chǎng)發(fā)展迅速,產(chǎn)品產(chǎn)出持續(xù)擴(kuò)張,國(guó)家產(chǎn)業(yè)政策鼓勵(lì)電子觸發(fā)器產(chǎn)業(yè)向高技術(shù)產(chǎn)品方向發(fā)展,國(guó)家產(chǎn)業(yè)政策鼓勵(lì)電子觸發(fā)器產(chǎn)業(yè)向高技術(shù)產(chǎn)品方向發(fā)展,國(guó)內(nèi)企業(yè)新增投資項(xiàng)目投資逐漸增多。投資者對(duì)電子觸發(fā)器市內(nèi)企業(yè)新增投資項(xiàng)目投資逐漸增多。投資者對(duì)電子觸發(fā)器市場(chǎng)的關(guān)注越來(lái)越密切,這使得電子觸發(fā)器市場(chǎng)越來(lái)越受到各場(chǎng)的關(guān)注越來(lái)越密切,這使得電子觸發(fā)器市場(chǎng)越來(lái)越受到各方的關(guān)注。而基本方的關(guān)注。而基本RSRS觸發(fā)器就是最基本的觸發(fā)器。

5、觸發(fā)器就是最基本的觸發(fā)器。學(xué)習(xí)目標(biāo)學(xué)習(xí)目標(biāo)了解基本了解基本RSRS 觸發(fā)器的電路結(jié)構(gòu),掌握邏輯功能觸發(fā)器的電路結(jié)構(gòu),掌握邏輯功能;了解同步了解同步RS RS 觸發(fā)器的電路結(jié)構(gòu),掌握邏輯功能;觸發(fā)器的電路結(jié)構(gòu),掌握邏輯功能;會(huì)列真值表;會(huì)列真值表;會(huì)畫(huà)同步會(huì)畫(huà)同步RS RS 觸發(fā)器的波形。觸發(fā)器的波形。任務(wù)描述任務(wù)描述了解觸發(fā)器的構(gòu)成及特點(diǎn),獨(dú)立完成基本了解觸發(fā)器的構(gòu)成及特點(diǎn),獨(dú)立完成基本RSRS觸發(fā)器電路的連接,并驗(yàn)證。觸發(fā)器電路的連接,并驗(yàn)證。任務(wù)資料任務(wù)資料觸發(fā)器的特點(diǎn)觸發(fā)器的特點(diǎn):在數(shù)字電路中,常需要具有記憶功能和存儲(chǔ)功能的邏輯部件,在數(shù)字電路中,常需要具有記憶功能和存儲(chǔ)功能的邏輯部件,

6、觸發(fā)器就是組成這類邏輯部件的基本單元。觸發(fā)器就是組成這類邏輯部件的基本單元。任務(wù)資料任務(wù)資料觸發(fā)器的特點(diǎn)觸發(fā)器的特點(diǎn):在數(shù)字電路中,常需要具有記憶功能和存儲(chǔ)功能的邏輯部件,在數(shù)字電路中,常需要具有記憶功能和存儲(chǔ)功能的邏輯部件,觸發(fā)器就是組成這類邏輯部件的基本單元。觸發(fā)器就是組成這類邏輯部件的基本單元。任務(wù)資料任務(wù)資料觸發(fā)器和門(mén)電路的區(qū)別:觸發(fā)器和門(mén)電路的區(qū)別:一、基本一、基本RSRS觸發(fā)器觸發(fā)器1 1、電路結(jié)構(gòu)和邏輯符號(hào)電路結(jié)構(gòu)和邏輯符號(hào)將兩個(gè)與非門(mén)輸入、輸出端交叉將兩個(gè)與非門(mén)輸入、輸出端交叉連接,即構(gòu)成一個(gè)如圖如示的基本連接,即構(gòu)成一個(gè)如圖如示的基本RSRS觸發(fā)器,它有兩個(gè)輸入端觸發(fā)器,它有

7、兩個(gè)輸入端 、 ,字母上面的非號(hào)表示低電平有效,即字母上面的非號(hào)表示低電平有效,即低電平時(shí)表示有輸入信號(hào)、高電平時(shí)低電平時(shí)表示有輸入信號(hào)、高電平時(shí)表示沒(méi)有輸入信號(hào);表示沒(méi)有輸入信號(hào); SR 、 是一對(duì)互補(bǔ)輸出是一對(duì)互補(bǔ)輸出端,當(dāng)一個(gè)輸出端為高電平端,當(dāng)一個(gè)輸出端為高電平時(shí),另一個(gè)輸出端則輸出低時(shí),另一個(gè)輸出端則輸出低電平,反之亦然。電平,反之亦然。QQ一、基本一、基本RSRS觸發(fā)器觸發(fā)器1 1、電路結(jié)構(gòu)和邏輯符號(hào)電路結(jié)構(gòu)和邏輯符號(hào)如圖所示的如圖所示的RSRS觸發(fā)器的邏輯符觸發(fā)器的邏輯符號(hào)號(hào)中中,RSRS端框外的小圓表示輸入端框外的小圓表示輸入信號(hào)只在低電平時(shí)對(duì)觸發(fā)器有作用,即低電平有效。信號(hào)只

8、在低電平時(shí)對(duì)觸發(fā)器有作用,即低電平有效。一、基本一、基本RSRS觸發(fā)器觸發(fā)器2 2、邏輯功能、邏輯功能基本基本RSRS觸發(fā)器的邏輯電路如觸發(fā)器的邏輯電路如圖所示,真值表如圖所示。圖所示,真值表如圖所示。一、基本一、基本RSRS觸發(fā)器觸發(fā)器2 2、邏輯功能、邏輯功能1RQ當(dāng)當(dāng) = = 0 0, =1 =1時(shí),具有置時(shí),具有置0 0功能功能由于由于 =0 =0,無(wú)論觸發(fā)器現(xiàn)態(tài)為,無(wú)論觸發(fā)器現(xiàn)態(tài)為0 0態(tài)還是態(tài)還是1 1態(tài),態(tài),與非門(mén)輸出為與非門(mén)輸出為1 1,使,使Q Q=1=1;而;而G G1 1門(mén)的兩個(gè)輸入端均為門(mén)的兩個(gè)輸入端均為1 1, G G1 1與非門(mén)輸出為與非門(mén)輸出為0 0,使,使Q Q

9、=0=0,即觸發(fā)器完成置,即觸發(fā)器完成置0 0功能。功能。 端稱為觸發(fā)器的置端稱為觸發(fā)器的置0 0端或復(fù)位端。端或復(fù)位端。RR一、基本一、基本RSRS觸發(fā)器觸發(fā)器2 2、邏輯功能、邏輯功能2當(dāng)當(dāng)R R= = 0 0,S S=1=1時(shí),具有置時(shí),具有置1 1功能功能由于由于 =0=0,無(wú)論觸發(fā)器現(xiàn)態(tài)為,無(wú)論觸發(fā)器現(xiàn)態(tài)為0 0態(tài)還是態(tài)還是1 1態(tài),態(tài),G G1 1與非門(mén)輸出為與非門(mén)輸出為1 1,使,使Q=1Q=1;而;而G G2 2門(mén)的兩個(gè)輸入端均為門(mén)的兩個(gè)輸入端均為1 1,G G2 2與非門(mén)輸出為與非門(mén)輸出為0 0,使,使 =0=0,即觸發(fā)器完成置,即觸發(fā)器完成置1 1。 端稱為觸發(fā)器的置端稱為

10、觸發(fā)器的置1 1端或置位端。端或置位端。QSS一、基本一、基本RSRS觸發(fā)器觸發(fā)器2 2、邏輯功能、邏輯功能3當(dāng)當(dāng) = =1 1, = =1 1時(shí),具有時(shí),具有保持保持功能功能RS若觸發(fā)器原為若觸發(fā)器原為0 0態(tài)態(tài),即即Q=0Q=0、 =1=1,G G1 1門(mén)的兩個(gè)門(mén)的兩個(gè)輸入均為輸入均為1 1,因此輸出,因此輸出Q Q為為0 0,即觸發(fā)器保持,即觸發(fā)器保持0 0狀態(tài)不狀態(tài)不變。若觸發(fā)器原為變。若觸發(fā)器原為1 1態(tài)態(tài),即即Q=1Q=1、 =0=0,G G1 1門(mén)的兩個(gè)門(mén)的兩個(gè)輸入輸入 =1=1, =0=0,因此輸出,因此輸出Q=1Q=1,即觸發(fā)器保持,即觸發(fā)器保持1 1狀態(tài)不變。狀態(tài)不變。QQ

11、SQ一、基本一、基本RSRS觸發(fā)器觸發(fā)器2 2、邏輯功能、邏輯功能4當(dāng)當(dāng) = =0 0, = =1 1時(shí),時(shí),觸發(fā)器狀態(tài)不確定觸發(fā)器狀態(tài)不確定RS當(dāng)當(dāng) 和和 全為全為0 0時(shí),與非門(mén)被封時(shí),與非門(mén)被封鎖,鎖, 迫使迫使=1=1,在邏輯上是不允許,在邏輯上是不允許的。這種情況應(yīng)禁止,否則會(huì)出現(xiàn)邏輯的。這種情況應(yīng)禁止,否則會(huì)出現(xiàn)邏輯混亂或錯(cuò)誤?;靵y或錯(cuò)誤。RQQ S一、基本一、基本RSRS觸發(fā)器觸發(fā)器2 2、邏輯功能、邏輯功能任務(wù)實(shí)施任務(wù)實(shí)施1.1.準(zhǔn)備元件準(zhǔn)備元件電路原理圖見(jiàn)圖電路原理圖見(jiàn)圖8.1.28.1.2,請(qǐng)根據(jù)電路圖準(zhǔn),請(qǐng)根據(jù)電路圖準(zhǔn)備相關(guān)元件,集成電路選用備相關(guān)元件,集成電路選用74l

12、s0074ls00、邏輯電平、邏輯電平開(kāi)關(guān)及顯示元件盒。開(kāi)關(guān)及顯示元件盒。任務(wù)實(shí)施任務(wù)實(shí)施2.2.連接基本連接基本RSRS觸發(fā)器電路原理圖觸發(fā)器電路原理圖(1 1) 、 接任意兩只邏輯電平開(kāi)關(guān)接任意兩只邏輯電平開(kāi)關(guān)(2 2)Q Q和和 接任意兩只邏輯電平顯示發(fā)光管(發(fā)光二極管)。接任意兩只邏輯電平顯示發(fā)光管(發(fā)光二極管)。(3 3)將集成電路的)將集成電路的2 2腳和腳和6 6腳連接,腳連接,3 3腳和腳和4 4腳連接。腳連接。(4 4)給集成電路通上)給集成電路通上5v5v電源。電源。SRQ任務(wù)實(shí)施任務(wù)實(shí)施3.3.驗(yàn)證基本驗(yàn)證基本RSRS觸發(fā)器邏輯功能觸發(fā)器邏輯功能檢查電路圖排除故障后根據(jù)下

13、表輸入信號(hào),觀察顯示發(fā)光管的狀態(tài)并檢查電路圖排除故障后根據(jù)下表輸入信號(hào),觀察顯示發(fā)光管的狀態(tài)并將結(jié)果填入下表。將結(jié)果填入下表。任務(wù)實(shí)施任務(wù)實(shí)施3.3.驗(yàn)證基本驗(yàn)證基本RSRS觸發(fā)器邏輯功能觸發(fā)器邏輯功能試根據(jù)實(shí)驗(yàn)結(jié)果總結(jié)出基本試根據(jù)實(shí)驗(yàn)結(jié)果總結(jié)出基本RS觸發(fā)器的邏輯功能。觸發(fā)器的邏輯功能。圖圖8.1.3 8.1.3 基本基本RSRS觸發(fā)器電路圖觸發(fā)器電路圖任務(wù)二任務(wù)二 同步同步RSRS觸發(fā)器邏輯功能的驗(yàn)證觸發(fā)器邏輯功能的驗(yàn)證 基本基本RSRS觸發(fā)器電路簡(jiǎn)單,是構(gòu)成各種功能觸發(fā)器的基觸發(fā)器電路簡(jiǎn)單,是構(gòu)成各種功能觸發(fā)器的基本單元。由于基本本單元。由于基本RSRS觸發(fā)器輸出狀態(tài)的改變直接受輸入信號(hào)

14、觸發(fā)器輸出狀態(tài)的改變直接受輸入信號(hào)的控制,使之應(yīng)用受到限制。在一個(gè)數(shù)字系統(tǒng)中,通常采用的控制,使之應(yīng)用受到限制。在一個(gè)數(shù)字系統(tǒng)中,通常采用多個(gè)觸發(fā)器,為了使系統(tǒng)協(xié)調(diào)工作,必須由一個(gè)同步信號(hào)控多個(gè)觸發(fā)器,為了使系統(tǒng)協(xié)調(diào)工作,必須由一個(gè)同步信號(hào)控制,要求各觸發(fā)器只有在同步信號(hào)到來(lái)時(shí),才能通過(guò)輸入信制,要求各觸發(fā)器只有在同步信號(hào)到來(lái)時(shí),才能通過(guò)輸入信號(hào)改變觸發(fā)器的狀態(tài)。這樣的觸發(fā)器稱為同步號(hào)改變觸發(fā)器的狀態(tài)。這樣的觸發(fā)器稱為同步RSRS觸發(fā)器,這觸發(fā)器,這個(gè)同步信號(hào)稱時(shí)鐘脈沖或個(gè)同步信號(hào)稱時(shí)鐘脈沖或CPCP脈沖。脈沖。任務(wù)目標(biāo)任務(wù)目標(biāo)1了解同步了解同步RSRS觸發(fā)器的電路組成,掌握其邏輯功能。觸發(fā)器

15、的電路組成,掌握其邏輯功能。2了解了解JKJK觸發(fā)器的電路組成和邊沿觸發(fā)方觸發(fā)器的電路組成和邊沿觸發(fā)方式,掌握其邏輯功能。式,掌握其邏輯功能。3連接同步連接同步RSRS觸發(fā)器的電路并驗(yàn)觸發(fā)器的電路并驗(yàn)證邏輯功能。證邏輯功能。任務(wù)描述任務(wù)描述熟悉同步熟悉同步RSRS觸發(fā)器的構(gòu)成和特點(diǎn),獨(dú)立完成觸發(fā)器的構(gòu)成和特點(diǎn),獨(dú)立完成同步同步RSRS觸發(fā)器的連接并驗(yàn)證其邏輯功能。觸發(fā)器的連接并驗(yàn)證其邏輯功能。二、同步二、同步RS RS 觸發(fā)器觸發(fā)器1 1、電路結(jié)構(gòu)和邏輯符號(hào)電路結(jié)構(gòu)和邏輯符號(hào)同步同步RSRS 觸發(fā)器是在基本觸發(fā)器是在基本 RSRS 觸發(fā)器的基礎(chǔ)上,增加了兩個(gè)與觸發(fā)器的基礎(chǔ)上,增加了兩個(gè)與非門(mén)非

16、門(mén)G G3 3、G G4 4和和一個(gè)時(shí)鐘脈沖端一個(gè)時(shí)鐘脈沖端CPCP。如圖所示:如圖所示:二、同步二、同步RS RS 觸發(fā)器觸發(fā)器2 2、邏輯功能、邏輯功能在在CP=1CP=1期間,期間,G G3 3、G G4 4控制門(mén)開(kāi)門(mén),觸發(fā)器輸出狀態(tài)由控制門(mén)開(kāi)門(mén),觸發(fā)器輸出狀態(tài)由輸入端輸入端R R、S S信號(hào)決定,信號(hào)決定,R R、S S輸入高電平有效。觸發(fā)器輸入高電平有效。觸發(fā)器具有置具有置0 0、置、置1 1、保持的邏輯功能。、保持的邏輯功能。在在CP=0CP=0期間,期間,G G3 3、G G4 4與非門(mén)被與非門(mén)被CPCP端的低電平關(guān)閉,使基端的低電平關(guān)閉,使基本本RSRS觸發(fā)器的觸發(fā)器的 = =

17、1 1,觸發(fā)器保持原來(lái)的狀態(tài)不變。觸發(fā)器保持原來(lái)的狀態(tài)不變。RS 如如圖圖二、同步二、同步RS RS 觸發(fā)器觸發(fā)器2 2、邏輯功能、邏輯功能真值表如下表所示真值表如下表所示任務(wù)二任務(wù)二 JKJK觸發(fā)器觸發(fā)器主講:主講:XXXXXXXXXX學(xué)習(xí)目標(biāo)學(xué)習(xí)目標(biāo)了解了解JKJK觸發(fā)器的電路組成,熟悉觸發(fā)器的電路組成,熟悉JKJK觸發(fā)器的觸發(fā)器的電路圖形符號(hào)電路圖形符號(hào);掌握掌握J(rèn)KJK觸發(fā)器的邏輯功能,能根據(jù)輸入波形正觸發(fā)器的邏輯功能,能根據(jù)輸入波形正確畫(huà)出輸出波形確畫(huà)出輸出波形;能識(shí)讀集成能識(shí)讀集成JKJK觸發(fā)器的引腳,會(huì)使用觸發(fā)器的引腳,會(huì)使用JKJK觸發(fā)器。觸發(fā)器。一、一、JKJK觸發(fā)器的電路組

18、成和邏輯功能觸發(fā)器的電路組成和邏輯功能1 1、電路結(jié)構(gòu)和邏輯符號(hào)、電路結(jié)構(gòu)和邏輯符號(hào)JKJK觸發(fā)器是在同步觸發(fā)器是在同步RSRS觸發(fā)器的基礎(chǔ)上引觸發(fā)器的基礎(chǔ)上引入兩條反饋線,這樣當(dāng)入兩條反饋線,這樣當(dāng)CP=1CP=1、R=S=1R=S=1時(shí),時(shí),使使 ,可以從根,可以從根本上解決本上解決R=S=1R=S=1時(shí),時(shí),觸發(fā)器輸出不確定狀態(tài)的觸發(fā)器輸出不確定狀態(tài)的現(xiàn)象?,F(xiàn)象。QRQS、一、一、JKJK觸發(fā)器的電路組成和邏輯功能觸發(fā)器的電路組成和邏輯功能1 1、電路結(jié)構(gòu)和邏輯符號(hào)、電路結(jié)構(gòu)和邏輯符號(hào)并將并將S S、R R改成改成J J、K K輸入端,即為輸入端,即為JKJK觸發(fā)器。觸發(fā)器。如圖所示:如

19、圖所示:一、一、JKJK觸發(fā)器的電路組成和邏輯功能觸發(fā)器的電路組成和邏輯功能2 2、邏輯功能、邏輯功能在在CP=0CP=0期間,期間,G G3 3、G G4 4與非門(mén)被與非門(mén)被CPCP端的低電端的低電平關(guān)閉,使輸入信號(hào)不起作用,平關(guān)閉,使輸入信號(hào)不起作用, ,基,基本本RSRS觸發(fā)器保持原來(lái)狀態(tài)不變。觸發(fā)器保持原來(lái)狀態(tài)不變。1 RS一、一、JKJK觸發(fā)器的電路組成和邏輯功能觸發(fā)器的電路組成和邏輯功能2 2、邏輯功能、邏輯功能在在CP=1CP=1期間:期間:0101保保持持功功能能 當(dāng)當(dāng)J=K=0J=K=0時(shí),時(shí), 與非門(mén)的輸出與非門(mén)的輸出 ,觸發(fā)器保持原來(lái)狀態(tài)不,觸發(fā)器保持原來(lái)狀態(tài)不變,變,

20、。43GG 、11RS,nnQQ1一、一、JKJK觸發(fā)器的電路組成和邏輯功能觸發(fā)器的電路組成和邏輯功能2 2、邏輯功能、邏輯功能在在CP=1CP=1期間:期間:0202置置0 0功功能能 當(dāng)當(dāng) 時(shí),時(shí), 與非門(mén)的輸出與非門(mén)的輸出 門(mén)門(mén)的,輸出的,輸出 。若觸發(fā)器原狀態(tài)為。若觸發(fā)器原狀態(tài)為0,觸發(fā)器輸出,觸發(fā)器輸出保持原來(lái)狀態(tài),即輸出為保持原來(lái)狀態(tài),即輸出為0;若觸發(fā)器原狀態(tài)為;若觸發(fā)器原狀態(tài)為1,則,則 ,觸發(fā)器輸出置,觸發(fā)器輸出置0。10KJ、3G41GS、QR 0R一、一、JKJK觸發(fā)器的電路組成和邏輯功能觸發(fā)器的電路組成和邏輯功能2 2、邏輯功能、邏輯功能在在CP=1CP=1期間:期間:

21、0303置置1 1功功能能當(dāng)當(dāng) 時(shí),時(shí), 與非門(mén)的輸出與非門(mén)的輸出 門(mén)的輸出門(mén)的輸出 。若觸發(fā)器原狀態(tài)為。若觸發(fā)器原狀態(tài)為0,則,則 ,觸發(fā)器輸出置觸發(fā)器輸出置1;若觸發(fā)器原狀態(tài)為;若觸發(fā)器原狀態(tài)為1,則,則 ,觸,觸發(fā)器輸出保持原來(lái)狀態(tài),輸出為發(fā)器輸出保持原來(lái)狀態(tài),輸出為1。4GQS、01KJ、3G1R0S1S一、一、JKJK觸發(fā)器的電路組成和邏輯功能觸發(fā)器的電路組成和邏輯功能2 2、邏輯功能、邏輯功能在在CP=1CP=1期間:期間:0404翻翻轉(zhuǎn)轉(zhuǎn)功功能能當(dāng)當(dāng) 時(shí),時(shí), 與非門(mén)的輸出與非門(mén)的輸出 門(mén)的輸出門(mén)的輸出 。若觸發(fā)器原。若觸發(fā)器原狀態(tài)為狀態(tài)為0 0,則,則 ,觸發(fā)器輸出置,觸發(fā)器輸

22、出置1 1;若觸發(fā)器原狀態(tài)為若觸發(fā)器原狀態(tài)為1 1,則,則 ,觸發(fā),觸發(fā)器輸出置器輸出置0 0。即。即 。4GQS、11KJ、3GSR 10RS、01RS、nnQQ1一、一、JKJK觸發(fā)器的電路組成和邏輯功能觸發(fā)器的電路組成和邏輯功能2 2、邏輯功能、邏輯功能在在CP=1CP=1期間:期間:二、集成邊沿二、集成邊沿JKJK觸發(fā)器觸發(fā)器1 1、邊沿觸發(fā)方式、邊沿觸發(fā)方式利用利用CPCP脈沖上升沿觸脈沖上升沿觸發(fā)的稱為上升沿觸發(fā)器,發(fā)的稱為上升沿觸發(fā)器,利用利用CPCP脈沖下降沿觸發(fā)的脈沖下降沿觸發(fā)的稱為下降沿觸發(fā)器。稱為下降沿觸發(fā)器。邏輯符號(hào)中下降沿觸發(fā)邏輯符號(hào)中下降沿觸發(fā)器除了用器除了用“”符

23、號(hào)外,還符號(hào)外,還在在CPCP引腳標(biāo)注小圓圈。如引腳標(biāo)注小圓圈。如圖所示。圖所示。二、集成邊沿二、集成邊沿JKJK觸發(fā)器觸發(fā)器上升沿觸發(fā)器:上升沿觸發(fā)器:只在時(shí)鐘脈沖上升沿時(shí)刻,根據(jù)輸入信號(hào)輸出信號(hào)發(fā)只在時(shí)鐘脈沖上升沿時(shí)刻,根據(jù)輸入信號(hào)輸出信號(hào)發(fā)生變化,一個(gè)生變化,一個(gè)CPCP周期內(nèi)只動(dòng)作一次周期內(nèi)只動(dòng)作一次 ,工作波形和相對(duì)應(yīng)的邏輯符號(hào)如下,工作波形和相對(duì)應(yīng)的邏輯符號(hào)如下圖所示。圖所示。圖圖8.2.3 8.2.3 上升沿觸發(fā)器工作波形與邏輯符號(hào)上升沿觸發(fā)器工作波形與邏輯符號(hào)1 1、邊沿觸發(fā)方式、邊沿觸發(fā)方式二、集成邊沿二、集成邊沿JKJK觸發(fā)器觸發(fā)器下降沿觸發(fā)器:下降沿觸發(fā)器:只在只在CPC

24、P時(shí)鐘脈沖下降沿時(shí)刻,根據(jù)輸入信號(hào)輸出信號(hào)時(shí)鐘脈沖下降沿時(shí)刻,根據(jù)輸入信號(hào)輸出信號(hào)發(fā)生變化,在一個(gè)發(fā)生變化,在一個(gè)CPCP周期內(nèi)只動(dòng)作一次,工作波形和相對(duì)應(yīng)的邏輯符號(hào)如周期內(nèi)只動(dòng)作一次,工作波形和相對(duì)應(yīng)的邏輯符號(hào)如下圖所示。下圖所示。1 1、邊沿觸發(fā)方式、邊沿觸發(fā)方式圖圖8.2.4 8.2.4 下降沿觸發(fā)器工作波形和邏輯符號(hào)下降沿觸發(fā)器工作波形和邏輯符號(hào)任務(wù)實(shí)施任務(wù)實(shí)施1.1.準(zhǔn)備元件準(zhǔn)備元件讓學(xué)生根據(jù)電路原理圖讓學(xué)生根據(jù)電路原理圖8.1.28.1.2準(zhǔn)備相關(guān)元件,集成電準(zhǔn)備相關(guān)元件,集成電路選用路選用74ls0074ls00、邏輯電平開(kāi)關(guān)、邏輯電平開(kāi)關(guān)及顯示元件盒。及顯示元件盒。任務(wù)實(shí)施任務(wù)

25、實(shí)施2.2.連接電路原理圖連接電路原理圖QS S、R R接任意兩只邏接任意兩只邏輯電平開(kāi)關(guān)。輯電平開(kāi)關(guān)。Q Q和和 接任意兩只邏接任意兩只邏輯電平顯示發(fā)光管(發(fā)輯電平顯示發(fā)光管(發(fā)光二極管)。光二極管)。將集成電路的將集成電路的2 2腳和腳和5 5腳連腳連接,再與接,再與CPCP連接。連接。將集成電路的將集成電路的3 3腳和腳和1313腳連接、腳連接、6 6腳和腳和1010腳連接、腳連接、9 9腳和腳和1111腳連接、腳連接、1212腳和腳和8 8腳連接。腳連接。給集成電路通上給集成電路通上+5v+5v電源。電源。 ( ( 注:分清注:分清S S、R R所對(duì)應(yīng)的開(kāi)關(guān)以及所對(duì)應(yīng)的開(kāi)關(guān)以及Q Q和

26、和 對(duì)應(yīng)的發(fā)光管的位置。對(duì)應(yīng)的發(fā)光管的位置。) )任務(wù)實(shí)施任務(wù)實(shí)施3.3.驗(yàn)證同步驗(yàn)證同步RSRS觸發(fā)器邏輯功能觸發(fā)器邏輯功能按圖插裝和焊接,檢查元按圖插裝和焊接,檢查元器件安裝正確無(wú)誤后,才可以器件安裝正確無(wú)誤后,才可以接通電源(電源由外接穩(wěn)壓電接通電源(電源由外接穩(wěn)壓電源提供)。調(diào)試時(shí),觀察電路源提供)。調(diào)試時(shí),觀察電路有否異常現(xiàn)象,若有應(yīng)該立即有否異?,F(xiàn)象,若有應(yīng)該立即切斷電源,排故后再通電。切斷電源,排故后再通電。 根據(jù)下表輸入信號(hào),根據(jù)下表輸入信號(hào),觀察顯示發(fā)光管的狀態(tài)將觀察顯示發(fā)光管的狀態(tài)將結(jié)果填入下表。結(jié)果填入下表。任務(wù)實(shí)施任務(wù)實(shí)施3.3.驗(yàn)證同步驗(yàn)證同步RSRS觸發(fā)器邏輯功能觸

27、發(fā)器邏輯功能試根據(jù)實(shí)驗(yàn)結(jié)果總結(jié)出同步試根據(jù)實(shí)驗(yàn)結(jié)果總結(jié)出同步RSRS觸發(fā)器的邏輯功能。觸發(fā)器的邏輯功能。本章總結(jié)本章總結(jié)觸觸發(fā)器是數(shù)字電路中應(yīng)用十分廣泛的基本單元電路。發(fā)器是數(shù)字電路中應(yīng)用十分廣泛的基本單元電路。在輸入信號(hào)觸發(fā)下,觸在輸入信號(hào)觸發(fā)下,觸發(fā)發(fā) 器可以處于器可以處于0 0或或1 1兩種穩(wěn)態(tài)兩種穩(wěn)態(tài)之一,即使輸入信號(hào)消失后該之一,即使輸入信號(hào)消失后該狀態(tài)也將保持不變狀態(tài)也將保持不變,直到再次直到再次輸入信號(hào),狀態(tài)才可能改變。輸入信號(hào),狀態(tài)才可能改變。因此因此觸發(fā)器具有存放觸發(fā)器具有存放儲(chǔ)記憶信息的功能儲(chǔ)記憶信息的功能,可作為二可作為二 進(jìn)制存儲(chǔ)單進(jìn)制存儲(chǔ)單元來(lái)使用。元來(lái)使用。本章總結(jié)

28、本章總結(jié)從邏輯功能上分,觸發(fā)器可分為從邏輯功能上分,觸發(fā)器可分為RSRS駐發(fā)器、駐發(fā)器、JKJK觸發(fā)觸發(fā)器、器、D D發(fā)器等。其中發(fā)器等。其中JK JK 舷發(fā)器功能最齊全,通用性舷發(fā)器功能最齊全,通用性強(qiáng),應(yīng)用最為廣泛。強(qiáng),應(yīng)用最為廣泛。RS觸發(fā)器具有置觸發(fā)器具有置0、置、置1和保持的邏輯功能。和保持的邏輯功能。JK觸發(fā)器具有置觸發(fā)器具有置0、置、置I、保持和計(jì)數(shù)的邏輯功能。、保持和計(jì)數(shù)的邏輯功能。D舷發(fā)器具有置舷發(fā)器具有置()、置、置1的邏輯功能。的邏輯功能。本章總結(jié)本章總結(jié)基本基本RSRS舷發(fā)器是構(gòu)成各種觸發(fā)器的基砝,它不受時(shí)舷發(fā)器是構(gòu)成各種觸發(fā)器的基砝,它不受時(shí)鐘脈沖鐘脈沖CPCP的控制

29、。的控制。在線咨詢?cè)诰€求助求助信息管理按按CPCP時(shí)時(shí) 鐘脈沖的觸發(fā)方式分,觸發(fā)器可分鐘脈沖的觸發(fā)方式分,觸發(fā)器可分為同步觸發(fā)器和邊沿觸發(fā)器等,邊沿觸發(fā)器能確為同步觸發(fā)器和邊沿觸發(fā)器等,邊沿觸發(fā)器能確保保 在一個(gè)在一個(gè)CPCP脈沖期間,觸發(fā)器只動(dòng)作一次。脈沖期間,觸發(fā)器只動(dòng)作一次。任務(wù)三任務(wù)三 寄存器和計(jì)數(shù)器的應(yīng)用寄存器和計(jì)數(shù)器的應(yīng)用主講:主講:XXXXXXXXXX任務(wù)三任務(wù)三 寄存器和計(jì)數(shù)器的應(yīng)用寄存器和計(jì)數(shù)器的應(yīng)用觸發(fā)器是構(gòu)成寄存器和計(jì)數(shù)器最基本的元件。寄存器被廣觸發(fā)器是構(gòu)成寄存器和計(jì)數(shù)器最基本的元件。寄存器被廣泛應(yīng)用于數(shù)字系統(tǒng)和計(jì)算機(jī)中,它由觸發(fā)器組成,是一種用來(lái)泛應(yīng)用于數(shù)字系統(tǒng)和計(jì)算機(jī)

30、中,它由觸發(fā)器組成,是一種用來(lái)暫時(shí)存放二進(jìn)制數(shù)碼的邏輯部件。寄存器是暫時(shí)存放二進(jìn)制數(shù)碼的邏輯部件。寄存器是CPUCPU內(nèi)部的元件,它內(nèi)部的元件,它擁有非常高的讀寫(xiě)速度,在寄存器之間的數(shù)據(jù)傳送非???,因擁有非常高的讀寫(xiě)速度,在寄存器之間的數(shù)據(jù)傳送非???,因此應(yīng)用到我們生活中也很普遍。計(jì)數(shù)器是一個(gè)用以實(shí)現(xiàn)計(jì)數(shù)功此應(yīng)用到我們生活中也很普遍。計(jì)數(shù)器是一個(gè)用以實(shí)現(xiàn)計(jì)數(shù)功能的時(shí)序部件,它不僅可用來(lái)及脈沖數(shù),還常用作數(shù)子系統(tǒng)的能的時(shí)序部件,它不僅可用來(lái)及脈沖數(shù),還常用作數(shù)子系統(tǒng)的定時(shí)、分頻和執(zhí)行數(shù)字運(yùn)算以及其它特定的邏輯功能。定時(shí)、分頻和執(zhí)行數(shù)字運(yùn)算以及其它特定的邏輯功能。任務(wù)目標(biāo)任務(wù)目標(biāo)1熟悉寄存器的功能

31、、基本構(gòu)成和常見(jiàn)的類型。熟悉寄存器的功能、基本構(gòu)成和常見(jiàn)的類型。2了解計(jì)數(shù)器的功能及計(jì)數(shù)器的類型。了解計(jì)數(shù)器的功能及計(jì)數(shù)器的類型。3掌握計(jì)數(shù)器和寄存器的應(yīng)用。掌握計(jì)數(shù)器和寄存器的應(yīng)用。任務(wù)描述任務(wù)描述熟悉寄存器和計(jì)數(shù)器的功能和構(gòu)成,掌握寄熟悉寄存器和計(jì)數(shù)器的功能和構(gòu)成,掌握寄存器和計(jì)數(shù)器的應(yīng)用。存器和計(jì)數(shù)器的應(yīng)用。任務(wù)資料任務(wù)資料1. 1. 寄存器寄存器構(gòu)成構(gòu)成定義定義分類分類具有記憶功能的觸具有記憶功能的觸發(fā)器和門(mén)電路構(gòu)成。發(fā)器和門(mén)電路構(gòu)成。N N個(gè)觸發(fā)器可以構(gòu)成個(gè)觸發(fā)器可以構(gòu)成N N位位二進(jìn)制的數(shù)碼寄存器。二進(jìn)制的數(shù)碼寄存器。在數(shù)字電路中能夠在數(shù)字電路中能夠暫時(shí)存放二進(jìn)制數(shù)據(jù)的暫時(shí)存放二進(jìn)

32、制數(shù)據(jù)的電路稱為寄存器。電路稱為寄存器。按功能可以分為按功能可以分為基本數(shù)碼寄存器和移基本數(shù)碼寄存器和移位寄存器。位寄存器。任務(wù)資料任務(wù)資料1. 1. 寄存器寄存器 (1 1)數(shù)碼寄存器:(圖)數(shù)碼寄存器:(圖8.3.18.3.1)功能:功能:具有接收、存儲(chǔ)和清除原來(lái)數(shù)據(jù)的功能。具有接收、存儲(chǔ)和清除原來(lái)數(shù)據(jù)的功能。 如圖如圖8.1.78.1.7所示為四位二進(jìn)制數(shù)碼寄存器。所示為四位二進(jìn)制數(shù)碼寄存器。圖圖8.3.1 8.3.1 數(shù)碼寄存器的結(jié)構(gòu)數(shù)碼寄存器的結(jié)構(gòu)任務(wù)資料任務(wù)資料1. 1. 寄存器寄存器 (1 1)數(shù)碼寄存器:(圖)數(shù)碼寄存器:(圖8.3.18.3.1) 圖中圖中控制端控制端輸入端輸

33、入端清零端清零端4 4個(gè)觸發(fā)器的時(shí)鐘脈沖個(gè)觸發(fā)器的時(shí)鐘脈沖輸入端連接在一起,作輸入端連接在一起,作為接收數(shù)碼的控制端。為接收數(shù)碼的控制端。D D0 0D D3 3是寄存器的數(shù)碼輸出端:是寄存器的數(shù)碼輸出端:Q Q0 0Q Q3 3是寄存器的數(shù)據(jù)輸出端。是寄存器的數(shù)據(jù)輸出端。各觸發(fā)器的復(fù)位端連接在各觸發(fā)器的復(fù)位端連接在一起,作為寄存器的總清一起,作為寄存器的總清零端,低電平有效。零端,低電平有效。任務(wù)資料任務(wù)資料1. 1. 寄存器寄存器 (1 1)數(shù)碼寄存器:(圖)數(shù)碼寄存器:(圖8.3.18.3.1)工作過(guò)程:工作過(guò)程:送數(shù):高電平送數(shù):高電平CPCP脈沖到來(lái),脈沖到來(lái),與非門(mén)與非門(mén)G3G2G

34、1G0G3G2G1G0接收數(shù)碼接收數(shù)碼D3D2D1D0D3D2D1D0,然后將運(yùn)算的結(jié)果送,然后將運(yùn)算的結(jié)果送至基本至基本RSRS觸發(fā)器,最后由觸發(fā)器,最后由 Q3Q2Q1Q0Q3Q2Q1Q0輸出寄存的數(shù)據(jù)。輸出寄存的數(shù)據(jù)。CR清零:令清零:令 =0=0,Q Q0 0Q Q3 3輸出輸出均為均為0 0態(tài),待清零脈沖恢復(fù)高電態(tài),待清零脈沖恢復(fù)高電平后,開(kāi)始接收數(shù)據(jù)。平后,開(kāi)始接收數(shù)據(jù)。任務(wù)資料任務(wù)資料2. 2. 計(jì)數(shù)器計(jì)數(shù)器計(jì)數(shù)是一種最簡(jiǎn)單基本的運(yùn)算,計(jì)數(shù)器就是實(shí)現(xiàn)這種運(yùn)計(jì)數(shù)是一種最簡(jiǎn)單基本的運(yùn)算,計(jì)數(shù)器就是實(shí)現(xiàn)這種運(yùn)算的邏輯電路,計(jì)數(shù)器在數(shù)字系統(tǒng)中主要是對(duì)脈沖的個(gè)數(shù)進(jìn)算的邏輯電路,計(jì)數(shù)器在數(shù)字

35、系統(tǒng)中主要是對(duì)脈沖的個(gè)數(shù)進(jìn)行計(jì)數(shù),以實(shí)現(xiàn)測(cè)量、計(jì)數(shù)和控制的功能,同時(shí)兼有分頻功行計(jì)數(shù),以實(shí)現(xiàn)測(cè)量、計(jì)數(shù)和控制的功能,同時(shí)兼有分頻功能,計(jì)數(shù)器是由基本的計(jì)數(shù)單元和一些控制門(mén)所組成,計(jì)數(shù)能,計(jì)數(shù)器是由基本的計(jì)數(shù)單元和一些控制門(mén)所組成,計(jì)數(shù)單元?jiǎng)t由一系列具有存儲(chǔ)信息功能的各類觸發(fā)器構(gòu)成,這些單元?jiǎng)t由一系列具有存儲(chǔ)信息功能的各類觸發(fā)器構(gòu)成,這些觸發(fā)器有觸發(fā)器有RSRS觸發(fā)器、觸發(fā)器、T T觸發(fā)器、觸發(fā)器、D D觸發(fā)器及觸發(fā)器及JKJK觸發(fā)器等。觸發(fā)器等。任務(wù)資料任務(wù)資料2. 2. 計(jì)數(shù)器計(jì)數(shù)器定義定義組成組成應(yīng)用應(yīng)用種類種類能累計(jì)輸入脈沖個(gè)數(shù)的數(shù)字電路,稱為能累計(jì)輸入脈沖個(gè)數(shù)的數(shù)字電路,稱為計(jì)數(shù)器。計(jì)

36、數(shù)器。計(jì)數(shù)器是由基本的計(jì)數(shù)單元和一些控計(jì)數(shù)器是由基本的計(jì)數(shù)單元和一些控制門(mén)所組成。制門(mén)所組成。實(shí)現(xiàn)測(cè)量、計(jì)數(shù)和控制的功能,同時(shí)兼有分實(shí)現(xiàn)測(cè)量、計(jì)數(shù)和控制的功能,同時(shí)兼有分頻功能。頻功能。按計(jì)數(shù)的進(jìn)位體制不同,可分為二進(jìn)制、十進(jìn)制和按計(jì)數(shù)的進(jìn)位體制不同,可分為二進(jìn)制、十進(jìn)制和N N進(jìn)制計(jì)數(shù)器等;按計(jì)數(shù)器中數(shù)值的增、減情況,可分進(jìn)制計(jì)數(shù)器等;按計(jì)數(shù)器中數(shù)值的增、減情況,可分為加法計(jì)數(shù)器、減法計(jì)數(shù)器、可逆計(jì)數(shù)器;為加法計(jì)數(shù)器、減法計(jì)數(shù)器、可逆計(jì)數(shù)器;任務(wù)資料任務(wù)資料2. 2. 計(jì)數(shù)器計(jì)數(shù)器按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為

37、同步計(jì)數(shù)器和異步計(jì)數(shù)器。(1 1)二進(jìn)制計(jì)數(shù)器)二進(jìn)制計(jì)數(shù)器在計(jì)數(shù)脈沖作用下,各觸在計(jì)數(shù)脈沖作用下,各觸發(fā)器狀態(tài)的轉(zhuǎn)換按二進(jìn)制數(shù)的發(fā)器狀態(tài)的轉(zhuǎn)換按二進(jìn)制數(shù)的編碼規(guī)律進(jìn)行計(jì)數(shù)的數(shù)字電路編碼規(guī)律進(jìn)行計(jì)數(shù)的數(shù)字電路稱為二進(jìn)制計(jì)數(shù)器。稱為二進(jìn)制計(jì)數(shù)器。構(gòu)成計(jì)數(shù)器電路的核心構(gòu)成計(jì)數(shù)器電路的核心器件是具有翻轉(zhuǎn)功能的器件是具有翻轉(zhuǎn)功能的JKJK觸觸發(fā)器,可將發(fā)器,可將JKJK觸發(fā)器接成計(jì)觸發(fā)器接成計(jì)數(shù)狀態(tài),這樣在數(shù)狀態(tài),這樣在CPCP脈沖作用脈沖作用下,觸發(fā)器的狀態(tài)按下,觸發(fā)器的狀態(tài)按010010的規(guī)律翻轉(zhuǎn)。的規(guī)律翻轉(zhuǎn)。任務(wù)資料任務(wù)資料2. 2. 計(jì)數(shù)器計(jì)數(shù)器按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步

38、計(jì)數(shù)器和異步計(jì)數(shù)器。按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。(1 1)二進(jìn)制計(jì)數(shù)器)二進(jìn)制計(jì)數(shù)器圖圖8.3.2 8.3.2 二進(jìn)制計(jì)數(shù)器二進(jìn)制計(jì)數(shù)器 (a) (b)圖圖8.3.28.3.2(a a)所示電路是用三個(gè))所示電路是用三個(gè)JKJK觸發(fā)器連成的異步觸發(fā)器連成的異步3 3位二進(jìn)制加法計(jì)數(shù)器。位二進(jìn)制加法計(jì)數(shù)器。各觸發(fā)器的各觸發(fā)器的R R 端連接在一起作為計(jì)數(shù)器端連接在一起作為計(jì)數(shù)器的清零信號(hào),計(jì)數(shù)脈沖加到最低位觸發(fā)的清零信號(hào),計(jì)數(shù)脈沖加到最低位觸發(fā)器器FF0FF0的的C1 C1 端,其他觸發(fā)器的端,其他觸發(fā)器的 C1C1端依次端依次受低位觸發(fā)器受低位觸發(fā)器 Q

39、 Q端的控制。各觸發(fā)器接端的控制。各觸發(fā)器接收到收到CPCP下降沿時(shí)狀態(tài)就發(fā)生翻轉(zhuǎn),下降沿時(shí)狀態(tài)就發(fā)生翻轉(zhuǎn), 波形波形如圖如圖8.3.28.3.2(b b)所示。)所示。任務(wù)資料任務(wù)資料2. 2. 計(jì)數(shù)器計(jì)數(shù)器按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。(1 1)二進(jìn)制計(jì)數(shù)器)二進(jìn)制計(jì)數(shù)器1 1)清零)清零計(jì)數(shù)前,在清零端計(jì)數(shù)前,在清零端 先輸入一負(fù)脈沖,使先輸入一負(fù)脈沖,使 Q2Q1Q0 = 000 Q2Q1Q0 = 000 ,這一過(guò)程稱為清,這一過(guò)程稱為清0 0,清,清0 0后,后, 變?yōu)楦唠娖阶優(yōu)?/p>

40、高電平1 1時(shí)時(shí) ,進(jìn)行計(jì)數(shù)。,進(jìn)行計(jì)數(shù)。任務(wù)資料任務(wù)資料2. 2. 計(jì)數(shù)器計(jì)數(shù)器按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。(1 1)二進(jìn)制計(jì)數(shù)器)二進(jìn)制計(jì)數(shù)器2 2)計(jì)數(shù))計(jì)數(shù)當(dāng)?shù)谝粋€(gè)計(jì)數(shù)脈沖當(dāng)?shù)谝粋€(gè)計(jì)數(shù)脈沖CPCP下降下降沿作用后,該觸發(fā)器沿作用后,該觸發(fā)器FFFF0 0的的Q Q0 0由由0 0態(tài)轉(zhuǎn)為態(tài)轉(zhuǎn)為1 1態(tài),其他兩個(gè)觸發(fā)態(tài),其他兩個(gè)觸發(fā)器因沒(méi)有器因沒(méi)有CPCP下降沿的作用,仍下降沿的作用,仍保持保持0 0態(tài),所以當(dāng)?shù)谝粋€(gè)作用態(tài),所以當(dāng)?shù)谝粋€(gè)作用后,計(jì)數(shù)器狀態(tài)為后,計(jì)數(shù)器狀態(tài)為 Q Q2

41、2Q Q1 1Q Q0 0=001=001。當(dāng)?shù)诙€(gè)計(jì)數(shù)脈沖當(dāng)?shù)诙€(gè)計(jì)數(shù)脈沖CPCP下降沿下降沿作用后,該觸發(fā)器作用后,該觸發(fā)器FFFF0 0的的Q Q0 0由由1 1態(tài)態(tài)轉(zhuǎn)為轉(zhuǎn)為0 0態(tài),態(tài),F(xiàn)FFF1 1的的Q Q1 1由由0 0態(tài)轉(zhuǎn)為態(tài)轉(zhuǎn)為1 1態(tài),態(tài),F(xiàn)FFF2 2因沒(méi)有因沒(méi)有CPCP下降沿的作用,仍下降沿的作用,仍保持保持0 0態(tài),所以當(dāng)?shù)诙€(gè)態(tài),所以當(dāng)?shù)诙€(gè) CPCP下降下降沿作用后,計(jì)數(shù)器狀態(tài)為沿作用后,計(jì)數(shù)器狀態(tài)為 Q Q2 2Q Q1 1Q Q0 0=010 =010 。任務(wù)資料任務(wù)資料2. 2. 計(jì)數(shù)器計(jì)數(shù)器按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器

42、。按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。(1 1)二進(jìn)制計(jì)數(shù)器)二進(jìn)制計(jì)數(shù)器2 2)計(jì)數(shù))計(jì)數(shù)當(dāng)?shù)谄邆€(gè)當(dāng)?shù)谄邆€(gè)CP作用后計(jì)數(shù)器狀態(tài)為作用后計(jì)數(shù)器狀態(tài)為111,當(dāng)?shù)?,?dāng)?shù)诎藗€(gè)八個(gè) CP 作用后計(jì)數(shù)器又回到作用后計(jì)數(shù)器又回到000狀態(tài),完?duì)顟B(tài),完成一次計(jì)數(shù)循環(huán)。成一次計(jì)數(shù)循環(huán)。 依此依此類推類推任務(wù)資料任務(wù)資料2. 2. 計(jì)數(shù)器計(jì)數(shù)器按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。 2. 2.十進(jìn)制計(jì)數(shù)器十進(jìn)制計(jì)數(shù)器是在計(jì)數(shù)脈沖作用下各觸發(fā)器狀態(tài)的轉(zhuǎn)換是在計(jì)數(shù)脈沖作用下各觸發(fā)器狀態(tài)

43、的轉(zhuǎn)換按十進(jìn)制數(shù)的編碼規(guī)律進(jìn)行計(jì)數(shù)的數(shù)字電路。按十進(jìn)制數(shù)的編碼規(guī)律進(jìn)行計(jì)數(shù)的數(shù)字電路。由由4 4位二進(jìn)制計(jì)數(shù)器和一個(gè)用于計(jì)數(shù)器清位二進(jìn)制計(jì)數(shù)器和一個(gè)用于計(jì)數(shù)器清0 0的門(mén)的門(mén)電路組成;與二進(jìn)制加法計(jì)數(shù)器的主要差異是電路組成;與二進(jìn)制加法計(jì)數(shù)器的主要差異是跳過(guò)了二進(jìn)制數(shù)碼跳過(guò)了二進(jìn)制數(shù)碼1010101011111111的的6 6個(gè)狀態(tài)。個(gè)狀態(tài)。十進(jìn)制十進(jìn)制計(jì)數(shù)器計(jì)數(shù)器任務(wù)資料任務(wù)資料2. 2. 計(jì)數(shù)器計(jì)數(shù)器按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。按計(jì)數(shù)器中各觸發(fā)器狀態(tài)轉(zhuǎn)換時(shí)刻的不同,可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。 3. 3.集成計(jì)數(shù)器集成計(jì)數(shù)器74LSl6174LSl61下面以下面以74LSl6174LSl61為例介紹集為例介紹集成二進(jìn)制同步計(jì)數(shù)器的邏輯功成二進(jìn)制同步計(jì)數(shù)器的邏輯功能及應(yīng)用。能及應(yīng)用。集成計(jì)數(shù)器是將觸發(fā)器及有關(guān)集成計(jì)數(shù)器是將觸發(fā)器及有關(guān)門(mén)電路集成在一塊芯片上,常見(jiàn)的門(mén)電路集成在一塊芯片上,常見(jiàn)的4 4位十進(jìn)制同步計(jì)數(shù)器有位十進(jìn)制同步計(jì)數(shù)器有74LSl6074LSl60、74LSl6274LSl62、74LS19674LS196、CC40192CC40192等;等;4 4位二進(jìn)制同步計(jì)數(shù)器有位二進(jìn)制同步計(jì)數(shù)器有74LSl6174LSl61、74LSl6374LSl63、74LSl6974LSl69、74LSl9174LSl91等。

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論