第一講_專用集成電路概念及設計流程_第1頁
第一講_專用集成電路概念及設計流程_第2頁
第一講_專用集成電路概念及設計流程_第3頁
第一講_專用集成電路概念及設計流程_第4頁
第一講_專用集成電路概念及設計流程_第5頁
已閱讀5頁,還剩17頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、1第一講專用集成電路概念及設計流程2專用集成電路概念 通用集成電路: CPU, DSP, DRAM, TTL系列(數(shù)字電路) 運放OA, 基準源, ADC/DAC, DC/DC(模擬電路) 市場上能買到的電路 專用集成電路 玩具電路, 燈具電路, 工業(yè)控制電路, 等等, 市場上買不到的電路 (數(shù)字的、模擬的、混合的)3ASIC的優(yōu)點與發(fā)展趨勢 專用集成電路技術的應用, 使得電子產品的體積縮小、重量減輕、性能提高、成本降低、保密性增強等等。推動了ASIC技術向更廣泛領域的發(fā)展, 形成了良性循環(huán)。 ASIC的進一步發(fā)展,以及IP的復用技術,形成了后來SoC的問世以及SiP概念的提出。 4半導體制造

2、工藝 IC制造工藝 模擬IC電路(Bipolar工藝、CMOS工藝) 數(shù)字IC電路( CMOS工藝) 數(shù)?;旌闲盘朓C電路( CMOS、Bi-CMOS工藝) 電源相關功率IC電路( BCD工藝) ASIC制造常用工藝 標準CMOS工藝5設計流程 IC的設計流程 特殊工藝器件的設計流程 模擬電路設計流程 數(shù)字電路設計流程 數(shù)/?;旌想娐吩O計流程 ASIC設計流程 (標準CMOS工藝) 模擬電路設計流程 數(shù)字電路設計流程(Logic 工藝) 數(shù)/模混合電路設計流程 (Mixed-signal 工藝)6特殊工藝器件的設計流程7常用的TCAD軟件 所屬公司工藝仿真器件仿真特點 Avanti被Synop

3、sys公司收購Tsuprem4Medici國內業(yè)界廣泛使用ISE(瑞士)被ynopsys 公司收購DIOSMDRAW器件生成DESSIS器件仿真國外業(yè)界廣泛使用SILVACOAthenaAtlas圖形界面操作簡單易學8 模擬模擬IC設計流程設計流程9模擬集成電路模擬集成電路設計常用工具設計常用工具 公司 CadenceSynopsysMentor Graphics電路圖仿真 SpectreHSPICE版圖繪制Virtuoso版圖驗證及參數(shù)提取DivaDraculaCalibre10前端設計前端設計 數(shù)字數(shù)字IC設計流程設計流程11后端設計后端設計12數(shù)字集成電路數(shù)字集成電路設計常用工具設計常用

4、工具 公司 CadenceSynopsysMentor Graphics邏輯仿真NC-SimModelsim邏輯綜合Design- compiler布局布線SEEncounter時序驗證Pearl可測性設計DFT-CompilerTetraMAX13與目前IC技術相應的主要數(shù)據 元件數(shù)元件數(shù)/芯片芯片 1000萬晶體管/die 芯片面積芯片面積(mm2) 1-100mm2 硅片直徑硅片直徑(mm) 20mm ( 8英寸)/wafer 特征線寬特征線寬(m) 0.18m, 90nm /CD 結深結深(m) 0.2 m / xj 柵氧化層厚度柵氧化層厚度(nm) 5nm (50A) / d 工作電

5、壓工作電壓(V) 3.3V,1.8V 速度功耗乘積速度功耗乘積(J) -14關于速度功耗積 是衡量超大規(guī)模IC產品設計水平的重要標志 在ASIC設計的每一步, 都有對產品速度、功耗進行決擇、控制的能力(速度、功耗是一對矛盾) 在系統(tǒng)設計一級,算法的確定非常重要, 并行算法速度快但功耗大;串行算法則反之。 在邏輯設計一級,是否采用諸如超前進位鏈之類的附加電路,對芯片速度的影響也非常明顯 15器件結構/電路形式對速度、功耗的影響 器件結構對速度、功耗的影響 雙極型器件速度快, 但功耗大; MOS型器件功耗低, 但速度相對也低。 電路形式對速度、功耗的影響 同是雙極型器件,ECL電路快于TTL電路(

6、后者器件進入深飽和區(qū)而前者只達臨界飽和點) 同是MOS型器件,CMOS電路功耗低于單純NMOS或PMOS電路(后者有靜態(tài)功耗而前者無靜態(tài)功耗)16ASIC成本 每個芯片(chip)的成本可用下式估算: 總成本 = 設計成本 + 光罩成本 + 制造成本 (暫不考慮封裝測試成本) 其中Ct為芯片開發(fā)總成本 Cd 為設計成本, Cm 為光罩成本 Cp 為每片wafer上電路的加工成本 V 為總產量 y 為成品率 n 為每一大園片上的芯片數(shù)(chip數(shù)/wafer)17降低成本的方法增大V, V=ynw 當批量V做得很大時, 上式前二項可以忽略, 成本主要由生產加工費用決定。 增大y:縮小芯片面積,因

7、為當硅片的材料質量一定時, 其上的晶格缺陷數(shù)也基本上是確定的。一個芯片上如果有一個缺陷, 那芯片功能就難以保證。芯片做得越小, 缺陷落在其上的可能性也就越小, 成品率就容易提高。 18降低成本的方法(cont.) 增大n: 增大wafer尺寸( 2英寸 4英寸 5英寸 8英寸 12英寸) 這種方法需要工藝設備更新?lián)Q代的支持, 工藝設備的更新?lián)Q代反過來使每一大園片的加工成本Cp也有所提高 減小芯片面積, 使得在相同直徑的大圓片上可以做更多的芯片電路 這種方法會不斷要求工藝特征尺寸變小(0.6um 0.35um 0.18um 0.09um), 加工成本Cp也會有所提高19在確定工藝下減小芯片面積的

8、方法 優(yōu)化的邏輯設計 - 用最少的邏輯部件完成最多的系統(tǒng)功能。本課程中介紹的乘法器、平方器的優(yōu)化設計就是一些典型實例。 優(yōu)化的電路設計 - 用最少的器件實現(xiàn)特定的邏輯功能。本課程中介紹的用CMOS傳輸門的方法實現(xiàn)D觸發(fā)器, 較之傳統(tǒng)的用“與非門”的方法就可大大減少器件數(shù)目。 優(yōu)化的器件設計 - 盡量減小器件版圖尺寸。器件結構要合理, 驅動能力不要有冗余。 優(yōu)化的版圖設計 - 盡量充分利用版芯面積, 合理布局, 減小連線長度,減少無用區(qū)等。20封裝測試成本 封裝測試成本: DIP14 0.16元/顆 SOP14 0.20元/顆 SOT6 0.17元/顆封裝試樣費1000元/項目測試程序開發(fā)費2000元/項目21ASIC其他費用 光罩(掩膜板)費用 3um工藝0.4萬元/塊,一套板9-10塊 0.6umCMOS工藝1萬元/塊,一套板14-15塊 最小流片量 3um 5寸線, 4 wafer/批, 0.1萬元

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論