西安電子科技大學網(wǎng)教數(shù)字邏輯電路模擬題_第1頁
西安電子科技大學網(wǎng)教數(shù)字邏輯電路模擬題_第2頁
西安電子科技大學網(wǎng)教數(shù)字邏輯電路模擬題_第3頁
西安電子科技大學網(wǎng)教數(shù)字邏輯電路模擬題_第4頁
西安電子科技大學網(wǎng)教數(shù)字邏輯電路模擬題_第5頁
已閱讀5頁,還剩22頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、精選優(yōu)質(zhì)文檔-傾情為你奉上模擬試題一一、 單項選擇題(每題 2分,共30分)1 、下列數(shù)中最大的數(shù)是 。A ( 3.1 ) H B ( 3.1 ) DC (3.1) O D (11.1) B2 、( 35.7 ) D 的余 3BCD 是 。A .0111 B .1010C .0111 D .10103 、與非門的輸出完成 F= , 則多余輸入端 。A 全部接高電平 B 只需一個接高電平即可C 全部接地電平 D 只需一個接地即可4 、邏輯函數(shù) F= B 的最小項標準式為 。A F= B F= C F= D F= 5 、與 AB AC 相等的表達式為 。A C B C C D A + 6 、函數(shù)

2、F=(A C)(B ) 的反函數(shù)是 。A G=( B) B G=A C B C G=(A ) C B D G=(A ) (B+ )7 、邏輯函數(shù) 的邏輯相鄰項是 。A A C B A C B D D ABC 8 、已知輸入 A 、 B 和輸出 F 的波形如圖所示,其 F 與 AB 的邏輯關系為 。A 與非 B 或非C 異或 D 同或9 、下列邏輯部件屬于時序電路的是 。A 譯碼器 B 觸發(fā)器 C 全加器 D 移位寄存器10 、數(shù)據(jù)選擇器的功能是 。A 將一路輸入送至多路輸出 B 將輸入二進制代碼轉(zhuǎn)換為特定信息輸出 C 從多路輸入選擇一路輸出 D 考慮低位進位的加法11 、邏輯函數(shù)用卡諾圖化簡時

3、,八個邏輯相鄰項合并可消去 。A 一個變量 B 二個變量 C 三個變量 D 四個變量12 、 JK 觸發(fā)器從 0 1, 則激勵端 J 、 K 的取值為 。A JK=1X B JK=X0 C JK=X1 D JK=0X13 、移位寄存器的現(xiàn)態(tài)為 0110 ,經(jīng)過左移一位后,其次態(tài)為 。A 0110 或 1011 B 1011 或 1010 C 0110 或 1110 D 1101 或 110014 、 4 級觸發(fā)器組成計數(shù)器,組成 13 進制計數(shù)器,其無效的狀態(tài)數(shù)為 。A 3 個 B 4 個 C 13 個 D 16 個15 、 N 級觸發(fā)器組成環(huán)形計數(shù)器,其進位模為 。A N B 2NC D 二

4、、 填空題(每題 2 分,共 10 分)1. 格雷碼的特征是 _ 。2. F= =_ 。3. 偶數(shù)個 1 相異或,其結果為 _ 。4. 數(shù)字電路的輸出僅與當前輸入有關,而與電路過去狀態(tài)無關,該電路稱為 _ 。5. 100KH Z 輸入信號輸出頻率 20KH Z 為該電路的分頻系數(shù)為 _ 。三、 化簡題(每題 10 分,共 20 分)1. 將函數(shù) F(ABCD)= , 約束條件 AB+AC=0 ,2. 作出卡諾圖,并在卡諾圖上化簡 ;3. 寫出最簡與或非式 ;4. 畫出邏輯圖。5. 將函數(shù) F(ABC)= BC BCD AC+AD+ 化簡為最簡的與非式。四、 分析題(每題 10 分,共 20 分

5、)1 、譯碼器電路如圖。 寫出輸出 F 的方程 列出真值表 說明功能2.電路如圖所示,分別作出(a)(b)圖的狀態(tài)遷移關系并說明其功能(a) (b)五、 設計題(每題 10分,共20分)1.用門電路設計二位二進制數(shù)的平方電路,輸入二進制數(shù)B 2 B 1 ,輸出四位二進制數(shù)F 3 F 2 F 1 F 0 列出真值表 寫出方程 畫出電路2、用JK觸發(fā)器設計一個三進制加法計數(shù)器 作出狀態(tài)轉(zhuǎn)換表 求出狀態(tài)方程,確定激勵函數(shù)附 74LS161,74LS194的功能表74LS161功能表輸 入輸 出CPCrLDPTDCBAQ DQ CQ BQ AX0XXXXXXX000010XXDCBADCBAX110X

6、XXXX維持X11X0XXXX維持(進位位 O C =0 )1111XXXX計數(shù)74LS194 功能表輸 入輸 出CrS 1S 0CPS RS LD 0D 1D 2D 3Q 0Q 1Q 2Q 30XXXXXXXXX00001XXXXXXXXX維持100XXXXXXX維持101AXXXXXAQ 0Q 1Q 2110XBXXXXQ 1Q 2Q 3B111XXD 0D 1D 2D 3D 0D 1D 2D 3模擬試題二一、單項選擇題(每小題 2 分,共 30 分)1 、下列各數(shù)中與十進制數(shù) 100 不相等的數(shù)是 ( )A ( 64 ) 16 B. ( 144 ) 8C. ( ) 2 D. ( 0001

7、 0100 0100 ) 余 3BCD2 、八進制數(shù)( 30 ) 8 的 8421BCD 是( )A. 0001 1000 B. 0010 0100C. 0100 1011 D. 0101 10103 、為使或非門輸出為 1 則輸入( )A. 必須全為 1 B. 必須全為 0C. 只要有 0 即可 D. 只要有 1 即可4 、函數(shù) 與其相等的表達式是( )A. B. C. AB D. C+AB5 、使函數(shù) 等于 0 的輸入 ABC 的組合是( )A. ABC=000 B. ABC=011 C. ABC=100 D. ABC=1016 、四變量的最小項 的邏輯相鄰項是( )A. B. C. D.

8、 7 、函數(shù) 的反函數(shù)式是( )A. B. C. D. 8 、 的最簡式為( )A. B. 1C. D. A+BDE+CDE9 、函數(shù) 的最簡與非式為( )A. B. C. D. 10 、函數(shù) 的最簡或非式為( )A. B. C. D. 11 、函數(shù) ,約束條件為 ,其最簡與或非式是( )A. B. C. D. 12 、用觸發(fā)器組成 50 進制計數(shù)器,觸發(fā)器最少級數(shù)是( )A. 三級 B. 四級 C. 五級 D. 六級13 、 JK 觸發(fā)器由 0 1 ,其 JK 取值為( )A. JK=X1 B. JK=X0 C. JK=1X D. JK=0X14 、 n 級觸發(fā)器組成扭環(huán)形計數(shù)器其有效狀態(tài)數(shù)

9、為( )A. n 個 B. 2n 個 C. 2 n D. 2 n -2n15 、四位移位寄存器現(xiàn)態(tài)為 1101 ,經(jīng)過左移一位后,其次態(tài)為( )A. 0110 或 1011 B. 0110 或 1110 C.1010 或 1011 D. 1110 或 1010二、填空題(每小題 2 分,共 10 分)1 、輸入的數(shù)據(jù)為 如采用奇校驗碼,則其校驗位為 。2 、異或運算經(jīng)過取反運算后得 運算。3 、函數(shù) 的多余項是 。4 、一個數(shù)字電路,它的輸出不僅與當前輸入有關,而且與電路的過去狀態(tài)也有關,該電路稱為 電路。5 、時鐘頻率 f cp =5khz 經(jīng)過 5 分頻后,其輸出波形的頻率為 hz 。三、

10、 分析題 數(shù)據(jù)選擇器電路如圖所示( 1 )、寫出函數(shù) F 的表達式;。( 2 )、指出其功能。2 、 74LS161 和 74LS194 電路如圖所示。( 1 )、分別列狀態(tài)遷移表(或畫出狀態(tài)遷移圖)( 2 )、指出其功能。四、設計題1. 用三變量譯碼器 74LS138 和少量門電路,設計一個三變量的奇檢測電路1) 列出真值表;2) 寫出函數(shù)表達式;3) 畫出邏輯圖。2. 74LS161 設計一個起始狀態(tài)為 0011 的十一進制計數(shù)器。1) 列出狀態(tài)遷移關系;2) 畫出邏輯圖。附相關集成電路功能表1. 74LS161 功能表輸 入輸 出CPC rLDPTDCBAQ DQ CQ BQ AX0XX

11、XXXXX000010XXDCBADCBAX1101XXXX維持X11X0XXXX維持(進位位 O C =01111XXXX計數(shù)2. 74LS194 功能表輸 入輸 出C rS 1S 0CPS RS LD 0D 1D 2D 3Q 0Q 1Q 2Q 30XXXXXXXXX00001XXXXXXXXX維持100XXXXXXX維持101AXXXXXAQ 0Q 1Q 2110XBXXXXQ 1Q 2Q 3B111XXD 0D 1D 2D 2D 0D 1D 2D 2模擬試題三一、 單項選擇題(每題 2分,共30分)1 、下列數(shù)中最小的數(shù)是 。A ( 3.1 ) H B ( 3.1 ) DC (3.1)

12、O D (11.1) B2 、( 35.7 ) D 的 5421BCD 是 。A .0111 B .1010C .0111 D .10103 、或非門的輸出完成 F= , 則多余輸入端 。A 全部接高電平 B 只需一個接高電平即可C 全部接地電平 D 只需一個接地即可4 、邏輯函數(shù) F=AB B 的最小項標準式為 。A F= B F= C F= D F= 5 、與 B C 相等的表達式為 。A C B C C D + 6 、函數(shù) F=(A C)(B ) 的對偶式是 。A G=( B) B G=A C B C G=(A ) C B D G=(A ) (B+ )7 、邏輯函數(shù) C 的邏輯相鄰項是

13、。A A C B A D C B D D ABC 8 、已知輸入 A 、 B 和輸出 F 的波形如圖所示,其 F 與 AB 的邏輯關系為 。A 與非 B 或非C 異或 D 同或9 、下列邏輯部件屬于組合電路的是 。A 譯碼器 B 觸發(fā)器 C 計數(shù)器 D 移位寄存器10 、數(shù)據(jù)分配器的功能是 。A 將一路輸入送至多路輸出 B 將輸入二進制代碼轉(zhuǎn)換為特定信息輸出 C 從多路輸入選擇一路輸出 D 考慮低位進位的加法11 、邏輯函數(shù)用卡諾圖化簡時,四個邏輯相鄰項合并可消去 。A 四個變量 B 三個變量 C 二個變量 D 一個變量12 、 JK 觸發(fā)器從 0 0, 則激勵端 J 、 K 的取值為 。A

14、JK=0X B JK=X0 C JK=X1 D JK=1X13 、移位寄存器的現(xiàn)態(tài)為 1101 ,經(jīng)過左移一位后,其次態(tài)為 。A 0110 或 1011 B 1011 或 1010 C 0110 或 1110 D 1101 或 001114 、 4 級觸發(fā)器組成計數(shù)器,其最大進位模為 。A 5 進制 B 10 進制 C 16 進制 D 32 進制15 、 N 級觸發(fā)器組成扭環(huán)形計數(shù)器,其進位模為 。A N B 2NC D 二、 填空題(每題 2 分,共 10 分)1. 余 3BCD 碼與 8421BCD 碼的關系是 _ 。2. F=A =_ 。3. 偶數(shù)個 1 相同或,其結果為 _ 。4. 時

15、序電路的輸出不僅與當前輸入有關,而與電路過去狀態(tài) _ 。5. 100KH Z 輸入信號輸出頻率 25_KH Z 為該電路的分頻系數(shù)為 _ 。三、 化簡題(每題 10 分,共 20 分)1. 將函數(shù) F(ABCD)= , 約束條件 AB+AC=0 ,1) 作出卡諾圖,并在卡諾圖上化簡 ;2) 寫出最簡與非式 ;3) 畫出邏輯圖。2. 將函數(shù) F(ABC)= BC BCD AC+AD+ 化簡為最簡的與或非式。四、 分析題(每題 10 分,共 20 分)1. 已知組合電路如圖,分析其功能。1) 寫出函數(shù)表達式2) 列出真值表3) 說明功能2. 同步時序電路如圖示。1) 寫出激勵方程和狀態(tài)方程2) 列

16、出狀態(tài)遷移表3) 畫出狀態(tài)遷移圖,說明功能五、 設計題(每題 10分,共20分)1. 用四選一數(shù)據(jù)選擇器實現(xiàn)函數(shù) F= 1) 寫出最小項表達式2) 選 AC為地址,確定數(shù)據(jù)輸入端Di3) 畫出電路圖2 用 74LS161組成起始態(tài)0010的十一進制計數(shù)器1) 列出狀態(tài)轉(zhuǎn)換關系2) 確定反饋預置函數(shù)3) 畫出邏輯圖附 74LS161,74LS194的功能表74LS161功能表輸 入輸 出CPCrLDPTDCBAQ DQ CQ BQ AX0XXXXXXX000010XXDCBADCBAX110XXXXX維持X11X0XXXX維持(進位位 O C =0 )1111XXXX計數(shù)74LS194 功能表輸

17、 入輸 出CrS 1S 0CPS RS LD 0D 1D 2D 3Q 0Q 1Q 2Q 30XXXXXXXXX00001XXXXXXXXX維持100XXXXXXX維持101AXXXXXAQ 0Q 1Q 2110XBXXXXQ 1Q 2Q 3B111XXD 0D 1D 2D 3D 0D 1D 2D 3參考答案模擬試題一一、 單項選擇題(每題 2分,共30分)1、D; 2、D; 3、A; 4、B; 5、D;6、A; 7、B; 8、B; 9、D; 10、C;11、C; 12、A; 13、D; 14、A; 15、A二、 填空題(每題 2 分,共 10 分)1、相鄰兩組代碼僅有一位取值不同;2、F=0;

18、 3、0; 4、組合電路; 5、5三、 化簡題(每題 10 分,共 20 分)1 、圈 0 得反函數(shù),取反即得最簡“與或非式”2 、 將函數(shù)逐項移到卡諾圖上 四、 分析題(每題 10 分,共 20 分)1 、 (1) (2)(3) 該電路為三變量不一致電路,即 ABC 三個不相同的輸出為 1 ,否則為 0 。2 、( 1 )( 2 )五、 設計題(每題 10分,共20分)1、(1)2 、 (1)(2)模擬試題二一、 單項選擇題(每題 2分,共30分)1、D; 2、B; 3、B; 4、D; 5、D;6、B; 7、A; 8、A; 9、B; 10、A;11、B; 12、D; 13、C; 14、C;二、 填空題(每題 2 分,共 10 分)1、1; 2、同或運算; 3、 ; 4、時序; 5、1KH Z三、 分析題1 、( 1 )四選一方程為 從圖上看: A 1 =A , A 0 =B , D 0 =0 , D 1 =D 2 =C , D 3 =1代入得 ( 2 )列出真值表該電路為三變量的多數(shù)表決器2 、( 1 )( a )(b)四、 設計題1、(1)列真值表 (2)2 、模擬試題三一、 單項選擇題(每題 2分,共30分)1、A; 2、B; 3、C; 4、C; 5、D;6、A; 7、A; 8、D; 9、A; 10、A;11、C; 12、A; 13、B

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論