觸發(fā)器練習題_第1頁
觸發(fā)器練習題_第2頁
觸發(fā)器練習題_第3頁
觸發(fā)器練習題_第4頁
觸發(fā)器練習題_第5頁
免費預覽已結束,剩余1頁可下載查看

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、一、判斷題1、用邏輯門構成的各種觸發(fā)器均屬于電平異步時序邏輯電路()2、RS JK、D和T四種觸發(fā)器中,唯有 RS觸發(fā)器存在輸入信號的約束條件 ()3、與非門的輸入端加有低電平時,其輸出端恒為高電平。 ()4、數(shù)字電路可以分為組合邏輯電路和時序邏輯電路兩大類。()5、時序邏輯電路中存在反饋,其輸出不僅取決于當時的輸入,還與電路的上一個狀態(tài)有關。()6、組合邏輯電路的輸出只與當時的輸入有關,與電路的上一個狀態(tài)無關,沒有記憶功能。()7、觸發(fā)器是時序邏輯電路的基本單元。()8、時序邏輯電路由組合邏輯電路和存儲電路構成。()9、觸發(fā)器的反轉條件是由觸發(fā)輸入與時鐘脈沖共同決定的。()10、組合邏輯電路

2、任何時刻的輸出不僅與該時刻的輸入狀態(tài)有關,還與先前的輸出狀態(tài)有關。()11、譯碼器、比較器屬于組合邏輯電路。12、數(shù)字電路可分為組合邏輯電路和時序邏輯電路。13、全加器是實現(xiàn)兩個 1位二進制數(shù)相加并考慮低位進位的邏輯電路。14、實現(xiàn)同一邏輯功能的邏輯電路可以不同15、譯碼是編碼的逆過程。16、尋找組合邏輯電路輸入輸出關系表達式的過程和方法,是組合邏輯電路的設計過程 .17、公式化簡法有時不容易判斷結果是否最簡18、實現(xiàn)同一邏輯功能的電路是唯一的.19、加法器可以有并行進位加法器.20、七段顯示譯碼器有共陽極和共陰極顯示器兩種接法21、一個班級有80個學生,現(xiàn)采用二進制編碼器對每位學生進行編碼,

3、則編碼器輸出至少5位二進制數(shù)才能滿足要求22、高電平有效的顯示譯碼器可驅動共陰極接法的數(shù)碼管23、低電平有效的顯示譯碼器可驅動共陽極接法的數(shù)碼管24、高電平有效的顯示譯碼器可驅動共陽極接法的數(shù)碼管25、低電平有效的顯示譯碼器可驅動共陰極接法的數(shù)碼管26、同一 CP控制各觸發(fā)器的計數(shù)器稱為異步計數(shù)器()27、各觸發(fā)器的信號來源不同的計數(shù)器稱為同步計數(shù)器()28、1個觸發(fā)器可以存放 2個二進制數(shù)()29、D觸發(fā)器只有時鐘脈沖上升沿有效的品種。30、同步RS觸發(fā)器用在開關去抖中得到應用。31、不同觸發(fā)器間的邏輯功能是可以相互轉換的。32、對邊沿JK觸發(fā)器,在CP為高電平期間,當 J=K=1時,狀態(tài)會

4、翻轉一次。()33、JK觸發(fā)器只要J, K端同時為1,則一定引起狀態(tài)翻轉。()34、將D觸發(fā)器的Q端與D端連接就可構成 T'觸發(fā)器。()35、JK觸發(fā)器在CP作用下,若J=K=1,其狀態(tài)保持不變。()36、JK觸發(fā)器在CP作用下,若J=K=1,其狀態(tài)變反。()37、使j =記=D,就可實現(xiàn)JK觸發(fā)器到D觸發(fā)器的功能轉換。()38、JK觸發(fā)器在CP作用下,若J=K=0,其狀態(tài)保持不變。() 39JK觸發(fā)器在CP作用下,若J=K=0,則觸發(fā)器置0 (即復位)。()40、D觸發(fā)器的特性方程為Qn+1=D與Qn無關,所以它沒有記憶功能。()41、RS觸發(fā)器的約束條件 RS=0表示不允許出現(xiàn) R

5、=S=1的輸入。()42、同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。()43、所謂上升沿觸發(fā),是指觸發(fā)器的輸出狀態(tài)變化是發(fā)生在CP=1期間。()44、邊沿觸發(fā)型D觸發(fā)器的輸出狀態(tài)取決于CP=1期間輸入D的狀態(tài)。()二、單項選擇題1、當同步RS觸發(fā)器的CP=0時,若輸入由“ 0” - “1”且隨后由“1” - “0”,則觸發(fā)器的狀 態(tài)變化為()。A、“0” “1"B 、“1” “0”G不變 D 、不定2、bo觸發(fā)器是由邏輯門電路組成,所以它的功能特點是()A、和邏輯門電路功能相同B 、它有記憶功能G沒有記憶功能D 、全部是由門電路組成的3、Co下列觸發(fā)器中,不能用于移

6、位寄存器的是()A D觸發(fā)器 B 、 JK觸發(fā)器G基本RS觸發(fā)器 D 、 T觸發(fā)器4、下列()不屬于時序邏輯電路的范疇。A譯碼器B、計數(shù)器G寄存器D、移位寄存器5、時序邏輯電路的狀態(tài)一般由其()的組合確定A外部輸入B、外部輸出G內(nèi)部輸入D、內(nèi)部輸出6、下列幾種觸發(fā)器中,哪種觸發(fā)器的邏輯功能最靈活()A D型B、J K型G T型D、R S型7、由與非門組成的 RS觸發(fā)器不允許輸入的變量組合RS為();A 00B、 01C 11D 、 108、同步時序邏輯電路和異步時序邏輯電路的區(qū)別在于異步時序電路()A、沒有觸發(fā)器 B 、沒有統(tǒng)一的時鐘脈沖控制G沒有穩(wěn)定狀態(tài)D 、輸出只與內(nèi)部狀態(tài)有關9、要使JK

7、觸發(fā)器的狀態(tài)和當前狀態(tài)相反,所加激勵信號J和K應該是()A 00B、 01C 10D 、 1110、激勵信號有約束條件的觸發(fā)器是()A RS觸發(fā)器B 、 D觸發(fā)器G J K觸發(fā)器D 、T觸發(fā)器11、雙向移位寄存器的功能是()A、只能將數(shù)碼左移B 、只能將數(shù)碼右移G既可以左移,又可以右移 D 、不能確定12、構成計數(shù)器的基本單元電路是()A或非門B 、與非門G同或門D 、觸發(fā)器13、下列哪種方程不是描述時序邏輯電路的()1A、驅動方程B、輸出方程G狀態(tài)方程D 、邏輯函數(shù)式方程14、對于同步觸發(fā)的 D型觸發(fā)器,要使輸出為 1 ,則輸入信號 D滿足()A D=1 B 、 D=0G 不確定 D 、D=

8、0或D=1 15、要使JK觸發(fā)器的狀態(tài)由0轉為1,所加激勵信號 JK應為()A 0X B 、 1XG x 1 D 、xo16、對于D觸發(fā)器,若CP脈沖到來前所加的激勵信號D= 1 ,可以使觸發(fā)器的狀態(tài)()A由0變0 B 、由X變0G由1變0 D 、由X變117、使同步RS觸發(fā)器置0的條件是A RS=00 B 、 RS=01C RS=10 D 、 RS=1118、若基本觸發(fā)器的初始輸入為R反為1, S反為=0 ,當R反由“0” - “1”且同時 S反由“1” - “0”時,觸發(fā)器的狀態(tài)變化為()。A “0” “1" B 、“1” “0”G不變 D 、不定19、要使JK觸發(fā)器的狀態(tài)由0轉

9、為1,所加激勵信號 JK應為A 0X B、 1XC X1D、X020、移位寄存器不能實現(xiàn)的功能為()A存儲代碼B 、移位G數(shù)據(jù)的串行,并行轉換D 、計數(shù)21、D觸發(fā)器的R端為()A置0端B、置1端G保持端D、反轉端22、對于T觸發(fā)器,當T=()時,觸發(fā)器處于保持狀態(tài)。A 0 B 、1 C 、0, 1均可 D 、以上都不對23、對于JK觸發(fā)器,若J=K,則可完成()觸發(fā)器的邏輯功能。A、RS B 、D CT D 、T,24、要使JK觸發(fā)器在時鐘作用下的次態(tài)與現(xiàn)態(tài)相反,JK端取值應為()A JK=00 B 、 JK=01 C 、 JK=10 D 、 JK=1125、當J=0, K=0時,鐘控JK觸

10、發(fā)器的次態(tài)輸出為()。A、現(xiàn)態(tài)不變 B 、1 C 、現(xiàn)態(tài)取反D 、026、組成一個模為60的計數(shù)器,至少需要()個觸發(fā)器。A 6 B、7 C、8 D、927、基本RS觸發(fā)器在觸發(fā)脈沖消失后,輸出狀態(tài)將()A、隨之消失 B 、發(fā)生翻轉C 、恢復原態(tài) D 、保持現(xiàn)態(tài)28、當兩個輸入端均為1時,輸出Q不定的是()A基本RS觸發(fā)器 B 、鐘控同步RS觸發(fā)器 C 、主從JK觸發(fā)器 D 、 D觸發(fā)器29、滿足特征方程 Qn* =Qn的觸發(fā)器稱為()。A、D觸發(fā)器 B 、JK觸發(fā)器 C 、T 觸發(fā)器 D 、丁觸發(fā)器30、為了使觸發(fā)器克服空翻與振蕩,應采用()。A CP高電平觸發(fā) B、 CP低電平觸發(fā) C、

11、CP低電位觸發(fā) D 、 CP邊沿觸發(fā)31、如果J=K=1,每次出現(xiàn)時鐘脈沖時,JK觸發(fā)器都要()A、置1 B 、置0 C 、保持D 、翻轉32、欲使JK觸發(fā)器按Qn =Q工作,可使JK觸發(fā)器的輸入端()。A J=K=0 B、J=Q, K =Q C、J =Q , K=Q D、J=K=133、欲使JK觸發(fā)器按Qn* =Qn工作,可使JK觸發(fā)器的輸入端()。A J=K=0 B、J=Q, K =Q C、J = Q , K=Q D、J=Q, K=034、一個T觸發(fā)器,在T=1時,加上時鐘脈沖,則觸發(fā)器()。A、保持原態(tài) B、置0 C、置1 D、翻轉35、同步RS觸發(fā)器不允許輸入的變量組合RS為()A 、

12、00 B、01 C、10 D、1136、T觸發(fā)器的特征方程為()A Qn*=TQn+TQn B Qn*=TQn C Qn+=TQn +TQn D Qn* 二、“37、將D觸發(fā)器轉換成T觸發(fā)器,則應令()A T=D Q B、D =T© Q C、D=TBQ D、T = D© Q38、對于D觸發(fā)器,欲使 Qn+1=Qn應使輸入 D= () 。A 0B、1 C、Q D、Q39、欲使D觸發(fā)器按 Qn+1=Qn"工作,應使輸入 D=()°A、0B 、1 C、Q D、Q40、為實現(xiàn)將JK觸發(fā)器轉換為D觸發(fā)器,應使()。A J=D, K=D B 、K=D, J=D C 、J=K=D D 、J=K= D41、將D觸發(fā)器改造成T觸發(fā)器,圖示電路中的虛線框內(nèi)應是()。A.或非門 B.與非門 C.異或門 D.同或門42、對于T觸發(fā)器,若現(xiàn)態(tài) Qn=0,欲使次態(tài) Qn+1=1,應使輸入T=()。A 0B、1C、QD、Q43、。對于T觸發(fā)器,若現(xiàn)態(tài) Qn=1 ,欲使次態(tài)Qn+1=1 ,應使輸入T=()。A 0B、1C、QD、Q44、欲使JK觸發(fā)器按Qn+1=Qn工作,可使JK觸發(fā)器的輸入端()A J=K=0 B、J=Q,K=Q C、J=0,K= Q D、J=Q,K=045、欲使JK觸發(fā)器按Q

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論