




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、第一章1、有些計(jì)算機(jī)將一部分軟件永遠(yuǎn)地存于ROM中,稱為( B) A、硬件 B、固件 C、軟件 D、輔助存儲(chǔ)器2、以下說法錯(cuò)誤的是( D )A、硬盤是外部設(shè)備 B、軟件的功能與硬件的功能在邏輯上是等效的 C、硬件實(shí)現(xiàn)的功能一般比軟件實(shí)現(xiàn)具有更高的執(zhí)行速度 D、軟件的功能不能用硬件取代3、馮諾依曼計(jì)算機(jī)工作方式的基本特點(diǎn)是( C )A、采用存儲(chǔ)程序原理 B、控制流驅(qū)動(dòng)方式 C、按地址訪問并順序執(zhí)行指令 D、存儲(chǔ)器按內(nèi)容選擇地址4、下列描述中,正確的是( )A、控制器能理解、解釋并執(zhí)行所有的指令以及存儲(chǔ)結(jié)果 B、所有的數(shù)據(jù)運(yùn)算都在CPU的控制器中完成C、ALU可存放運(yùn)算結(jié)果D、輸入、輸出裝置以及外
2、界的輔助存儲(chǔ)器稱為外部設(shè)備5、完整的計(jì)算機(jī)系統(tǒng)應(yīng)該包括( )A、運(yùn)算器、存儲(chǔ)器、控制器 B、外部設(shè)備和主機(jī) C、主機(jī)和應(yīng)用程序 D、主機(jī)、外部設(shè)備、配套的軟件系統(tǒng)6、CPU中不包括( )A、操作譯碼器 B、指令寄存器 C、地址譯碼器 D、通用寄存器7、在計(jì)算機(jī)系統(tǒng)中,表明系統(tǒng)運(yùn)行狀態(tài)的部件是( )A、程序計(jì)數(shù)器 B、指令寄存器 C、程序狀態(tài)字 D、累加寄存器8、指令寄存器的位數(shù)取決于( )A、存儲(chǔ)器的容量 B、指令字長(zhǎng) C、機(jī)器字長(zhǎng) D、存儲(chǔ)字長(zhǎng)9、在下列部件中,CPU存取速度由慢到快的排列順序正確的是( )A、外存、主存、Cache、寄存器 B、外存、主存、寄存器、Cache C、外存、Ca
3、che、寄存器、主存 D、主存、Cache、寄存器、外存10、存放當(dāng)前執(zhí)行指令的寄存器是( C ),存放欲執(zhí)行指令地址的寄存器是( A )A、程序計(jì)數(shù)器 B、數(shù)據(jù)寄存器 C、指令寄存器 D、地址寄存器11、計(jì)算機(jī)硬件能夠直接識(shí)別的語(yǔ)言是( )A、高級(jí)語(yǔ)言 B、自然語(yǔ)言 C、匯編語(yǔ)言 D、機(jī)器語(yǔ)言12、計(jì)算機(jī)執(zhí)行最快的語(yǔ)言是( )。A、匯編語(yǔ)言 B、C語(yǔ)言 C、機(jī)器語(yǔ)言 D、Java語(yǔ)言13、只有當(dāng)程序需要執(zhí)行時(shí),它才會(huì)去將源程序翻譯成機(jī)器語(yǔ)言,而且一次只能讀取、翻譯并執(zhí)行源程序中的一行語(yǔ)句,此程序稱為( )。A、目標(biāo)程序 B、編譯程序 C、解釋程序 D、匯編程序14、32位個(gè)人計(jì)算機(jī)中,一個(gè)字
4、節(jié)由( )位組成。A、4 B、8 C、16 D、3215、CPU中的譯碼器主要用于( )A、地址譯碼 B、指令譯碼 C、數(shù)據(jù)譯碼 D、控制信號(hào)譯碼16、計(jì)算機(jī)系統(tǒng)采用層次化結(jié)構(gòu)組成系統(tǒng),從最上層的最終用戶到最底層的計(jì)算機(jī)硬件,其層次化構(gòu)成為( )A、高級(jí)語(yǔ)言機(jī)器操作系統(tǒng)機(jī)器匯編語(yǔ)言機(jī)器傳統(tǒng)機(jī)器微程序系統(tǒng) B、高級(jí)語(yǔ)言機(jī)器操作系統(tǒng)機(jī)器傳統(tǒng)機(jī)器匯編語(yǔ)言機(jī)器微程序系統(tǒng) C、高級(jí)語(yǔ)言機(jī)器匯編語(yǔ)言機(jī)器操作系統(tǒng)機(jī)器傳統(tǒng)機(jī)器微程序系統(tǒng) D、高級(jí)語(yǔ)言機(jī)器匯編語(yǔ)言機(jī)器傳統(tǒng)機(jī)器操作系統(tǒng)機(jī)器微程序系統(tǒng)第二章1、為了表示無符號(hào)十進(jìn)制整數(shù),下列哪些是合法的8421BCD碼( )0111 10011101 0110000
5、0 11001000 0101A、, B、, C、, D、,2、計(jì)算機(jī)中表示地址時(shí),采用( )。A、原碼 B、補(bǔ)碼 C、移碼 D、無符號(hào)數(shù)3、在整數(shù)定點(diǎn)機(jī)中,下列說法正確的是( )A、原碼和反碼不能表示-1,補(bǔ)碼可以表示-1 B、3種機(jī)器數(shù)均可表示-1 C、原碼和補(bǔ)碼不能表示-1,反碼可以表示-1 D、都不能表示-14、下列說法正確的是( )A、當(dāng)機(jī)器數(shù)采用補(bǔ)碼表示時(shí),0有兩種編碼方式 B、當(dāng)機(jī)器數(shù)采用原碼表示時(shí),0有兩種編碼方式 C、當(dāng)機(jī)器數(shù)采用反碼表示時(shí),0有一種編碼方式 D、無論機(jī)器數(shù)采用何種碼表示,0都有兩種編碼方式5、假設(shè)機(jī)器字長(zhǎng)為16位,用定點(diǎn)補(bǔ)碼小數(shù)(一位符號(hào)位)表示時(shí),一個(gè)字能
6、表示的范圍是()A、0(1-2-15) B、-(1-2-15)(1-2-15) C、-1 1 D、-1(1-2-15)6、某機(jī)器字長(zhǎng)為8位,采用原碼表示法(一位符號(hào)位),則機(jī)器數(shù)所能表示的范圍是( )A、-127+127 B、-127+128 C、-127 +127 D、-128+1287、定點(diǎn)補(bǔ)碼加法運(yùn)算中,( )時(shí)表明運(yùn)算結(jié)果必定發(fā)生了溢出。A、雙符號(hào)位相同 B、雙符號(hào)位不同 C、正負(fù)相加 D、兩個(gè)負(fù)數(shù)相加8、X補(bǔ)=1.X1X2X3X4,當(dāng)滿足下列( )時(shí),X>-1/2成立。A、X1必須為1,X2X4至少有一個(gè)為1 B、X1必須為1,X2X4任意C、X1必須為0,X2X4至少有一個(gè)為
7、1 D、X1必須為0,X2X4任意9、設(shè)X為整數(shù),X補(bǔ)=1,X1X2X3X4X5,若要X<-16,X1X5應(yīng)滿足的條件是( )A、X2X5至少有一個(gè)為1 B、X1必須為1,X2X5至少有一個(gè)為1 C、X1必須為0,X2X5至少有一個(gè)為1 D、X1必須為0,X2X5任意10、假設(shè)有4個(gè)整數(shù)用8位補(bǔ)碼分別表示,r1=FEH, r2=F2H, r3=90H, r4=F8H,若將運(yùn)算結(jié)果存放在一個(gè)8位寄存器中,則下列運(yùn)算會(huì)發(fā)生溢出的是( )A、r1×r2 B、r2×r3 C、r1×r4 D、r2×r411、假設(shè)寄存器的內(nèi)容為00000000,若它等于-12
8、8,則該機(jī)器采用了( )A、原碼 B、補(bǔ)碼 C、反碼 D、移碼12、在定點(diǎn)機(jī)中執(zhí)行算術(shù)運(yùn)算時(shí)會(huì)產(chǎn)生溢出,其根本原因是( )A、主存容量不夠 B、運(yùn)算結(jié)果無法表示 C、操作數(shù)地址過大 D、棧溢出13、當(dāng)定點(diǎn)運(yùn)算發(fā)生溢出時(shí),應(yīng)( )A、向左規(guī)格化 B、向右規(guī)格化 C、舍入處理 D、發(fā)出出錯(cuò)信息14、若浮點(diǎn)數(shù)用補(bǔ)碼表示,則判斷運(yùn)算結(jié)果為規(guī)格化數(shù)的方法是( )A、階符與數(shù)符相同,則為規(guī)格化數(shù) B、小數(shù)點(diǎn)后第一位為1,則為規(guī)格化數(shù) C、數(shù)符與小數(shù)點(diǎn)后第一位數(shù)字相異,則為規(guī)格化數(shù) D、數(shù)符與小數(shù)點(diǎn)后第一位數(shù)字相同,則為規(guī)格化數(shù) 15、在浮點(diǎn)機(jī)中,判斷原碼規(guī)格化的形式的原則是( )A、尾數(shù)的符號(hào)位與第一數(shù)位
9、不同 B、尾數(shù)第一數(shù)位為1,數(shù)符任意 C、尾數(shù)的符號(hào)位與第一位相同 D、階符與數(shù)符不同16、在浮點(diǎn)機(jī)中,( )是隱藏的。A、階碼 B、數(shù)符 C、尾數(shù) D、基數(shù)17、關(guān)于浮點(diǎn)數(shù)在IEEE754標(biāo)準(zhǔn)中的規(guī)定,下列說法中錯(cuò)誤的是( )浮點(diǎn)數(shù)可以表示正無窮大和負(fù)無窮大兩個(gè)值如果需要,也允許使用非格式化的浮點(diǎn)數(shù)對(duì)任何形式的浮點(diǎn)數(shù)都要求使用隱藏位技術(shù)對(duì)32為浮點(diǎn)數(shù)的階碼采用了偏移值為127的移碼表示,尾數(shù)用原碼表示A、, B、, C、只有 D、,18、float型數(shù)據(jù)通常用IEEE754標(biāo)準(zhǔn)中的單精度浮點(diǎn)格式表示。如果編譯器將float型變量X分配在一個(gè)32為浮點(diǎn)寄存器FR1中,且X=-8.25,則FR1
10、的內(nèi)容是( )A、C104 0000H B、C242 0000H C、C184 0000H D、C1C2 0000H19、float類型(IEEE754單精度浮點(diǎn)數(shù)格式)能表示的最大正整數(shù)是( )A、2126-2103 B、2127-2104 C、2127-2103 D、2128-210420、算術(shù)邏輯單元(ALU)的功能一般包括( )A、算術(shù)運(yùn)算 B、邏輯運(yùn)算 C、算術(shù)運(yùn)算和邏輯運(yùn)算 D、加法運(yùn)算21、加法器采用先行進(jìn)位的根本目的是( )A、優(yōu)化加法器的結(jié)構(gòu) B、快速傳遞進(jìn)位信號(hào) C、增強(qiáng)加法器的功能 D、以上都不是22、組成一個(gè)運(yùn)算器需要多個(gè)部件,但下列所列( )不是組成運(yùn)算器的部件。A、
11、通用寄存器組 B、數(shù)據(jù)總線 C、ALU D、地址寄存器23、串行運(yùn)算器結(jié)構(gòu)簡(jiǎn)單,其運(yùn)算規(guī)律是( )A、由低位到高位先行進(jìn)行進(jìn)位運(yùn)算 B、由低位到高位先行進(jìn)行借位運(yùn)算 C、由低位到高位逐位運(yùn)算 D、由高位到低位逐位運(yùn)算24、ALU屬于( )A、時(shí)序電路 B、控制器 C、組合邏輯電路 D、寄存器第三章1、下述說法正確的是( )半導(dǎo)體RAM信息可讀可寫,且斷電后仍能保持記憶動(dòng)態(tài)RAM是易失性RAM,而靜態(tài)RAM中的存儲(chǔ)信息是不易失的半導(dǎo)體RAM是易失性RAM,但只要電源不斷電,所存信息是不丟失的半導(dǎo)體RA是非易失性的RAMA、, B、只有 C、 D、全錯(cuò)2、半導(dǎo)體靜態(tài)存儲(chǔ)器(SRAM)的存儲(chǔ)原理是(
12、 )A、依靠雙穩(wěn)態(tài)電路 B、依靠定時(shí)刷新 C、依靠讀后再生 D、信息不再變化3、下面描述錯(cuò)誤的是( )A、隨機(jī)存儲(chǔ)器可隨時(shí)存取信息,掉電后信息丟失 B、在訪問隨機(jī)存儲(chǔ)器是,訪問時(shí)間與單元的物理位置無關(guān) C、主存儲(chǔ)器中存儲(chǔ)的信息均是不可改變的 D、隨機(jī)存儲(chǔ)器和只讀存儲(chǔ)器可以統(tǒng)一編址4、在對(duì)破壞性讀出的存儲(chǔ)器進(jìn)行讀寫操作時(shí),為維持原存信息不變,必須輔以的操作是( )A、刷新 B、再生 C、寫保護(hù) D、主存校驗(yàn)5、在CPU執(zhí)行一段程序的過程中,Cache的存取次數(shù)為4600次,由主存完成的存取次數(shù)為400次。若Cache的存取時(shí)間為5ns,主存的存取時(shí)間為25ns,則CPU的平均訪問時(shí)間為( )ns
13、。A、5.4 B、6.6 C、8.8 D、9.26、若主存讀寫時(shí)間為30ns,Cache的讀寫時(shí)間為3ns,平均讀寫時(shí)間為3.27ns,則Cache的命中率為( )。A、90% B、95% C、97% D、99%7、某SRAM芯片,其容量為512×8位,除電源和接地端外,該芯片引出線的最小數(shù)目應(yīng)該是( )A、23 B、25 C、50 D、198、某機(jī)器的主存儲(chǔ)器共32KB,由16片16K×1位(內(nèi)部采用128×128存儲(chǔ)陣列)的DRAM芯片構(gòu)成。若采用集中式刷新方式,且刷新周期為2ms,那么所有存儲(chǔ)單元刷新一遍需要( )個(gè)存儲(chǔ)周期。A、128 B、256 C、10
14、24 D、163849、某機(jī)器字長(zhǎng)為32位,存儲(chǔ)容量64MB,若按字編址,它的尋址范圍是( )A、8M B、16MB C、16M D、8MB10、采用八體并行低位交叉存儲(chǔ)器,設(shè)每個(gè)體的存儲(chǔ)容量為32K×16位,存取周期為400ns,下述說法正確的是()A、在400ns內(nèi),存儲(chǔ)器可向CPU提供27位二進(jìn)制信息B、在100ns內(nèi),每個(gè)體可向CPU提供27位二進(jìn)制信息C、在400ns內(nèi),存儲(chǔ)器可向CPU提供28位二進(jìn)制信息 D、在100ns內(nèi),每個(gè)體可向CPU提供28位二進(jìn)制信息11、雙端口存儲(chǔ)器之所以能高速進(jìn)行讀寫,是因?yàn)椴捎茫?)A、新型器件 B、流水技術(shù) C、兩套相互獨(dú)立的讀寫電路
15、D、高速芯片12、關(guān)于Cache的3中基本映射方式,下面敘述中錯(cuò)誤的是( )A、Cache的地址映射有全相聯(lián)、直接、多路組相聯(lián)等3種基本映射方式 B、全相映射方式,即主存單元與Cache單元隨意對(duì)應(yīng),線路過于復(fù)雜,成本太高 C、多路組相聯(lián)映射是全相聯(lián)映射和直接映射的一種折中方案,有利于提高命中率 D、直接映射是全相聯(lián)映射和組相聯(lián)映射的一種折中方案,有利于提高命中率13、主存按字節(jié)編址,地址從0A4000H到0CBFFFH,共有( )字節(jié);若用存儲(chǔ)容量為32K×8位的存儲(chǔ)芯片構(gòu)成該主存,至少需要()片。A、80K,2 B、96K,2 C、160K,5 D、192K,514、一般來講,直
16、接映射常用在( )A、小容量高速Cache B、大容量高速Cache C、小容量低速Cache D、大容量低速Cache 15、存儲(chǔ)器采用部分譯碼法片選時(shí),( )A、不需要地址譯碼器 B、不能充分利用存儲(chǔ)器空間 C、會(huì)產(chǎn)生地址重疊 D、CPU的地址線全參與譯碼16、地址線A15A0(低),若選取用16K×1位存儲(chǔ)芯片構(gòu)成64KB存儲(chǔ)器,則應(yīng)由地址碼()譯碼產(chǎn)生片選信號(hào)。A、A15、A14 B、A0、A1 C、A14、A13 D、A1、A217、如果一個(gè)存儲(chǔ)單元被訪問,那么可能這個(gè)存儲(chǔ)單元會(huì)很快地被再次訪問,這稱為( )A、時(shí)間局部性 B、空間局部性 C、程序局部性 D、數(shù)據(jù)局部性18
17、、為了解決CPU與主存速度不匹配的問題,通常采用的方法是( )A、采用速度更快的主存 B、在CPU和主存之間插入少量的高速緩沖存儲(chǔ)器 C、在CPU周期中插入等待周期 D、擴(kuò)大主存的容量19、下面關(guān)于計(jì)算機(jī)Cache的論述中,正確的是( )A、Cache是一種介于主存和輔存之間的存儲(chǔ)器,用于主存和輔存之間的緩沖存儲(chǔ)B、如果訪問Cache不命中,則用從內(nèi)存中取到的字節(jié)代替Cache中最近訪問過的字節(jié)C、Cache的命中率必須很高,一般要達(dá)到90%以上 D、Cache中的信息必須與主存中的信息時(shí)刻保持一致20、容量為64塊的Cache采用組相聯(lián)映射方式,字塊大小為128個(gè)字,每4塊為一組。如果主存為
18、4K塊,且按字編址,那么主存地址和主存標(biāo)記的位數(shù)分別是( )A、16,6 B、17,6 C、18,8 D、19,821、Cache用組相聯(lián)映射,一塊大小為128B,Cache共64塊,4塊分一組,主存有4096塊,主存地址共需( )位。A、19 B、18 C、17 D、1622、關(guān)于LRU算法,以下論述正確的是( )A、LRU算法替換掉那些在Cache中駐留時(shí)間最長(zhǎng)且未被引用的塊B、LRU算法替換掉那些在Cache中駐留時(shí)間最短且未被引用的塊C、LRU算法替換掉那些在Cache中駐留時(shí)間最長(zhǎng)且仍在引用的塊D、LRU算法替換掉那些在Cache中駐留時(shí)間最短且仍在引用的塊第四章1、指令系統(tǒng)中采用不
19、同尋址方式的目的主要是( )A、可降低編程難度 B、可降低指令的譯碼難度 C、縮短指令字長(zhǎng),擴(kuò)大尋址空間,提高編程靈活性 D、以上均不正確2、在CPU執(zhí)行指令的過程中,指令的地址由( A )給出,操作數(shù)的地址由(D )給出。A、程序計(jì)數(shù)器(PC) B、操作系統(tǒng) C、指令的操作碼字段 D、指令的地址碼字段3、下述關(guān)于零地址指令的說法正確的是( )A、零地址指令是不需要操作數(shù)的指令 B、零地址指令需要操作數(shù),其操作數(shù)通過隱含尋址得到 C、有的零地址指令不需要操作數(shù),有的零地址指令需要并使用隱含尋址得到操作數(shù) D、以上說法都不正確4、一地址指令中,為完成兩個(gè)數(shù)的算術(shù)運(yùn)算,除地址譯碼指明的一個(gè)操作數(shù)外
20、,另一個(gè)數(shù)常采用( )A、直接尋址方式 B、立即尋址方式 C、隱含尋址方式 D、以上都有可能5、某指令系統(tǒng)有200條指令,對(duì)操作碼采用固定長(zhǎng)度二進(jìn)制編碼是,最少需要用( )位。A、4 B、8 C、16 D、326、某機(jī)器字長(zhǎng)為32位,存儲(chǔ)器按半字編址,每取出一條指令后PC的值自動(dòng)加2,說明其指令長(zhǎng)度是( )A、16位 B、32位 C、128位 D、256位7、某機(jī)器采用16位單字長(zhǎng)指令,采用定長(zhǎng)操作碼,地址碼為5位,現(xiàn)已定義60條二地址指令,那么單地址指令最多有( )條。A、4 B、32 C、128 D、256 8、指令尋址的基本方式有兩種,一種是順序?qū)ぶ贩绞?,其指令地址由?B )給出,有一
21、種是跳躍尋址方式,其指令地址由( D )給出。A、指令寄存器 B、程序計(jì)數(shù)器 C、累加器 D、指令本身9、有效地址是指( )A、操作數(shù)的真實(shí)地址 B、指令地址碼字段給出的地址 C、程序計(jì)數(shù)器(PC)給出的地址 D、指令本身10、直接尋址的無條件轉(zhuǎn)移指令的功能是將指令中的地址碼送入( )A、程序計(jì)數(shù)器(PC) B、累加器(ACC) C、指令寄存器(IR) D、地址寄存器(MAR)11、下列不屬于程序控制指令的是( )A、無條件轉(zhuǎn)移指令 B、條件轉(zhuǎn)移指令 C、中斷隱指令 D、循環(huán)指令12、執(zhí)行操作的數(shù)據(jù)不可能來自( )A、寄存器 B、指令本身 C、控制存儲(chǔ)器 D、存儲(chǔ)器13、寄存器間接尋址方式中,
22、操作數(shù)在( )中。A、通用寄存器 B、堆棧 C、主存單元 D、指令本身14、在指令的相對(duì)尋址方式中,其相對(duì)的基準(zhǔn)地址是( )A、基址寄存器 B、變址寄存器 C、堆棧指示器 D、程序計(jì)數(shù)器15、設(shè)變址寄存器為X,形式地址為D,某機(jī)器具有先變址再間址的尋址方式,則這種尋址方式的有效地址為( )A、EA=(X) +D B、EA=(X) +(D) C、EA=X+D D、EA=(X) +D)16、直接、間接、立即3種尋址方式指令的執(zhí)行速度,由快至慢的排序是( )A、直接、間接、立即 B、直接、立即、間接C、立即、直接、間接 D、立即、間接、直接17、在下列尋址中,( )尋址方式需要先運(yùn)算,再訪問主存。A
23、、立即 B、變址 C、間接 D、直接18、下列不同類型的指令中,執(zhí)行時(shí)間最長(zhǎng)的是( )指令。A、RR型 B、SS型 C、RS型 D、不能確定,需要由指令格式來決定19、(C)對(duì)于程序浮動(dòng)提供了較好的支持,( B )便于處理數(shù)組問題,(D)有利于編制循環(huán)程序。A、間接尋址 B、變址尋址 C、相對(duì)尋址 D、寄存器間接尋址20、下列關(guān)于CISC/RISC的敘述中,錯(cuò)誤的是( )A、RISC機(jī)器指令比CISC機(jī)器指令簡(jiǎn)單 B、RISC中通用寄存器比CISC多 C、RISC中的尋址方式比CISC少 D、CISC比RISC機(jī)器可以更好地支持高級(jí)語(yǔ)言29、RISC思想主要基于的是( )A、減少指令的平均執(zhí)行
24、周期 B、減少指令的復(fù)雜程度 C、減少硬件的復(fù)雜程度 D、便于編譯器編寫第五章1、下列部件不屬于控制部件的是( )A、指令寄存器 B、操作控制器 C、程序計(jì)數(shù)器 D、狀態(tài)條件寄存器2、下列部件不屬于執(zhí)行部件的是( )A、控制器 B、存儲(chǔ)器 C、運(yùn)算器 D、外部設(shè)備3、指令寄存器中寄存的是( )A、下一條要執(zhí)行的指令 B、已執(zhí)行完了的指令 C、正在執(zhí)行的指令 D、要轉(zhuǎn)移的指令4、在CPU的組成結(jié)構(gòu)中,不需要( )A、指令寄存器 B、數(shù)據(jù)寄存器 C、地址譯碼器 D、地址寄存器5、在取指令操作結(jié)束后,程序計(jì)數(shù)器中存放的是( )A、當(dāng)前指令的地址 B、程序中指令的數(shù)量 C、下一條指令的地址 D、已執(zhí)行
25、指令的計(jì)數(shù)值6、指令譯碼器進(jìn)行譯碼的是( )A、整條指令 B、指令的操作碼字段 C、指令的地址 D、指令的操作數(shù)字段7、下列說法正確的是( )A、采用微程序控制器是為了提高速度 B、控制存儲(chǔ)器采用高速RAM電路組成C、微指令計(jì)數(shù)器覺得指令的執(zhí)行順序 D、一條微指令放在控制存儲(chǔ)器的一個(gè)單元中8、從一條指令的啟動(dòng)到下一條指令啟動(dòng)的時(shí)間間隔稱為( )A、時(shí)鐘周期 B、機(jī)器周期 C、節(jié)拍 D、指令周期9、( )不是常用三級(jí)時(shí)序系統(tǒng)中的一級(jí)。A、指令周期 B、機(jī)器周期 C、節(jié)拍 D、定時(shí)脈沖10、下列說法中,正確的是( )A、加法指令的執(zhí)行周期一定要訪存 B、加法指令的執(zhí)行周期一定不要訪存C、指令的地址
26、碼給出存儲(chǔ)器地址的加法指令,在執(zhí)行周期一定要訪存D、指令的地址碼給出存儲(chǔ)器地址的加法指令,在執(zhí)行周期一定不需要訪存11、同步控制是( )A、只適用于CPU控制的方式 B、由統(tǒng)一時(shí)序信號(hào)控制的方式 C、所有指令執(zhí)行時(shí)間都相同的方式 D、不強(qiáng)調(diào)統(tǒng)一時(shí)序信號(hào)控制的方式12、采用同步控制的目的是( )A、提高執(zhí)行速度 B、簡(jiǎn)化控制時(shí)序 C、滿足不同操作對(duì)時(shí)間安排的需要 D、滿足不同設(shè)備對(duì)時(shí)間安排的需要13、下列說法中正確的是( )A、微程序控制方式與硬布線控制方式相比較,前者可以使指令的執(zhí)行速度更快 B、若采用微程序控制方式,則可用uPC取代PC C、控制存儲(chǔ)器可以用掩膜ROM,EPROM或閃速存儲(chǔ)器
27、實(shí)現(xiàn) D、指令周期也稱為CPU周期14、微程序控制器中,機(jī)器指令與微指令的關(guān)系是( )A、一條機(jī)器指令由一條微指令來執(zhí)行 B、一條機(jī)器指令由一段用微指令編成的微程序來解釋執(zhí)行 C、一段機(jī)器指令組成的程序可由一個(gè)微程序來執(zhí)行 D、每一條微指令由一條機(jī)器指令來解釋執(zhí)行15、下列不屬于微指令結(jié)構(gòu)設(shè)計(jì)所追求的目標(biāo)是( )A、提高微程序的執(zhí)行速度 B、提高微程序設(shè)計(jì)的靈活性 C、縮短微指令的長(zhǎng)度 D、增大控制存儲(chǔ)器的容量16、微程序控制器的速度比硬布線控制器慢,主要是因?yàn)椋?)A、增加了從磁盤存儲(chǔ)器讀取微指令的時(shí)間 B、增加了從主存儲(chǔ)器讀取微指令的時(shí)間 C、增加了從指令寄存器讀取指令的時(shí)間 D、增加了從
28、控制存儲(chǔ)器讀取微指令的時(shí)間17、微指令大體可分為兩類:水平型微指令和垂直型微指令。在下列幾項(xiàng)中,不符合水平型微指令特點(diǎn)的是( )A、執(zhí)行速度快 B、并行度較低 C、更多地體現(xiàn)了控制器的硬件細(xì)節(jié) D、微指令長(zhǎng)度較長(zhǎng)18、微指令操作控制字段的每一位代表個(gè)控制信號(hào),這種微程序的控制方式叫做( )A、字段直接編碼 B、字段間接編碼 C、混合編碼 D、直接編碼19、關(guān)于微指令操作控制字段的編碼方法,下面敘述正確的是( )A、直接編碼,字段間接編碼法和字段直接編碼法都不影響微指令的長(zhǎng)度 B、一般情況下,直接編碼的微指令位數(shù)最多 C、一般情況下,字段間接編碼法的微指令位數(shù)最多 D、一般情況下,字段直接編碼法
29、的微指令位數(shù)最多20、組合邏輯控制器和微程序控制器的主要區(qū)別在于( )A、ALU結(jié)構(gòu)不同 B、數(shù)據(jù)通路不同 C、CPU寄存器組織不同D、微操作信號(hào)發(fā)生器的構(gòu)成方法不同21、關(guān)于超標(biāo)量流水技術(shù),下列說法正確的是( )A、縮短原來流水線的處理器周期 B、在每個(gè)時(shí)鐘周期內(nèi)同時(shí)并發(fā)多條指令C、把多條能并行操作的指令組合成一條具有多個(gè)操作碼字段的指令D、以上都不對(duì)22、相對(duì)于微程序控制器,硬布線控制器的特點(diǎn)是( )A、指令執(zhí)行速度慢,指令功能的修改和擴(kuò)展容易B、指令執(zhí)行速度慢,指令功能的修改和擴(kuò)展難C、指令執(zhí)行速度快,指令功能的修改和擴(kuò)展容易 D、指令執(zhí)行速度快,指令功能的修改和擴(kuò)展難23、某計(jì)算機(jī)的指
30、令流水線由4個(gè)功能段組成,指令流各功能段的時(shí)間(忽略各功能段之間的緩沖時(shí)間)分別為90ns,80ns,70ns和60ns,則該計(jì)算機(jī)的CPU時(shí)鐘周期至少是( )。A、90ns B、80ns C、70ns D、60ns24、下列不會(huì)引起指令流水阻塞的是( )A、數(shù)據(jù)旁路 B、數(shù)據(jù)相關(guān) C、條件轉(zhuǎn)移 D、資源沖突第六章1、總線中地址線的作用是( )A、僅僅用于選擇存儲(chǔ)器的某一單元 B、僅僅用于選擇I/O設(shè)備接口地址 C、用于選擇存儲(chǔ)器的某一單元和 I/O設(shè)備接口地址 D、以上均不正確2、總線復(fù)用可以( )A、提高總線的傳輸帶寬 B、增加總線的功能C、減少總線中信號(hào)線的數(shù)量 D、提高總線的負(fù)載能力3
31、、總線寬度與下列( )有關(guān)A、控制線根數(shù) B、數(shù)據(jù)線根數(shù) C、地址線根數(shù) D、以上都不對(duì)4、系統(tǒng)總線中的數(shù)據(jù)線、地址線、控制線是根據(jù)( )來劃分的。A、總線所處的位置 B、總線的傳輸方向C、總線傳輸?shù)膬?nèi)容 D、總線的材料5、總線的仲裁可采用兩種不同的方式,它們分別是( )A、集中式和分布式 B、同步式和異步式 C、動(dòng)態(tài)式和靜態(tài)式 D、以上都不對(duì)6、在集中式總線仲裁方式中,響應(yīng)時(shí)間最快的是( )A、鏈?zhǔn)讲樵?B、計(jì)數(shù)器定時(shí)查詢 C、獨(dú)立請(qǐng)求 D、分組鏈?zhǔn)讲樵?、在計(jì)數(shù)器定時(shí)查詢方式下,正確的描述是( )A、總線設(shè)備的優(yōu)先級(jí)可變 B、越靠近控制器的設(shè)備,優(yōu)先級(jí)越高 C、各設(shè)備的優(yōu)先級(jí)相等 D、對(duì)硬
32、件電路故障敏感8、為了對(duì)n各設(shè)備使用總線的請(qǐng)求進(jìn)行仲裁,如果使用獨(dú)立請(qǐng)求方式,則需要( )根控制線。A、n B、log2n+2 C、2n D、39、在鏈?zhǔn)讲樵兎绞较拢粲蠳個(gè)設(shè)備,則( )A、只需一條總線請(qǐng)求線 B、需要N條總線請(qǐng)求先 C、視情況而定,可能一條,可能N條 D、以上說法都不對(duì)10、總線的通信控制主要解決( )問題。A、由哪個(gè)設(shè)備占用總線 B、通信雙方如何獲知傳輸開始和結(jié)束 C、通信過程中雙方如何協(xié)調(diào)配合 D、B和C11、在手術(shù)過程中,醫(yī)生將手伸出,等護(hù)士將手術(shù)刀遞上,待醫(yī)生握緊后,護(hù)士才松手,如果把醫(yī)生和護(hù)士看做兩個(gè)通信模塊,上述動(dòng)作相當(dāng)于( )。A、同步通信 B、異步通信的全互
33、鎖方式 C、異步通信的半互鎖方式 D、異步通信的無互鎖方式其他1、計(jì)算機(jī)的外部設(shè)備指( )A、輸入/輸出設(shè)備 B、外存儲(chǔ)器 C、輸入/輸出和外存儲(chǔ)器 D、以上均不正確2、在統(tǒng)一編址的方式下,存儲(chǔ)單元和I/O設(shè)備是靠( )來區(qū)分的。A、不同的地址碼 B、不同的地址線 C、不同的指令 D、不同的數(shù)據(jù)線3、在獨(dú)立編址的方式下,存儲(chǔ)單元和I/O設(shè)備是靠( )來區(qū)分的。A、不同的地址碼 B、不同的地址線 C、不同的指令 D、不同的數(shù)據(jù)線4、隱指令指( )A、操作數(shù)隱含在操作碼中的指令 B、在一個(gè)機(jī)器周期里完成全部操作的指令 C、隱含地址碼的指令 D、指令系統(tǒng)中沒有的指令5、中斷響應(yīng)是在( )A、一條指令
34、執(zhí)行開始 B、一條指令執(zhí)行中間 C、一條指令執(zhí)行之末 D、一條指令執(zhí)行的任何時(shí)刻6、在DMA方式中,周期竊取是竊取總線占用權(quán)的一個(gè)或者多個(gè)( )A、存取周期 B、指令周期 C、CPU周期 D、總線周期7、DMA方式的接口電路中有程序中斷部件,其作用是( )A、實(shí)現(xiàn)數(shù)據(jù)傳送 B、向CPU提供總線使用權(quán) C、向CPU提出傳輸結(jié)束 D、發(fā)出中斷請(qǐng)求8、在DMA傳送方式中,發(fā)出DMA請(qǐng)求的是( )A、外部設(shè)備 B、DMA控制器 C、CPU D、主存9、主機(jī)與外設(shè)傳輸數(shù)據(jù)時(shí),采用( )對(duì)CPU打擾最少。A、程序中斷控制傳送 B、DMA控制傳送 C、程序查詢控制傳送 D、通道控制傳送10、活動(dòng)頭磁盤存儲(chǔ)器
35、的找道時(shí)間通常是指 ( )A、最大找道時(shí)間 B、最小找道時(shí)間C、最大找道時(shí)間與最小找道時(shí)間的平均值 D、最大找道時(shí)間與最小找道時(shí)間之和 11、周期挪用法用于( )方式的數(shù)據(jù)傳送方法中。A、程序中斷 B、DMA C、程序查詢 D、通道1、在串行進(jìn)位的并行加法器中,影響加法器運(yùn)算速度的關(guān)鍵因素是( C )。 A、門電路的級(jí)延時(shí) B、元器件速度 C、進(jìn)位傳遞延時(shí) D、各位加法器速度的不同 2、補(bǔ)碼的加減法是指( C ) A、操作數(shù)用補(bǔ)碼表示,兩數(shù)相加減,符號(hào)位單獨(dú)處理,減法用加法代替 B、操作數(shù)用補(bǔ)碼表示,符號(hào)位和數(shù)值位一起參加運(yùn)算,結(jié)果的符號(hào)與加減相同 C、操作數(shù)用補(bǔ)碼表示,連同符號(hào)位直接相加減,
36、減某數(shù)用加某負(fù)數(shù)的補(bǔ)碼代替,結(jié)果的符號(hào)在運(yùn)算中形成 D、操作數(shù)用補(bǔ)碼表示,由數(shù)符決定兩數(shù)的操作,符號(hào)位單獨(dú)處理 3、在定點(diǎn)機(jī)中執(zhí)行算術(shù)運(yùn)算時(shí)會(huì)產(chǎn)生溢出,其原因是( D ) A、主存容量不夠 B、操作數(shù)過大 C、操作數(shù)地址過大 D、運(yùn)算結(jié)果無法表示 4、4片74181ALU和1片74182CLA相配合,具有( D )傳遞功能。 A、串行進(jìn)位 B、組內(nèi)并行進(jìn)位,組間串行進(jìn)位 C、組內(nèi)串行進(jìn)位,組件并行進(jìn)位 D、組內(nèi)、組間均為并行進(jìn)位 5、某計(jì)算機(jī)存儲(chǔ)器按字(16位)編址,每取出一條指令后PC值自動(dòng)加1,說明其指令長(zhǎng)度是( B ) A、1字節(jié) B、2字節(jié) C、3字節(jié) D、4字節(jié) 6、在寄存器間接尋址
37、方式中,操作數(shù)應(yīng)在( D )中。 A、寄存器 B、堆棧棧頂 C、累加器 D、主存單元 7、程序控制類指令的功能是( A ) A、改變程序執(zhí)行順序 B、進(jìn)行主存和CPU之間的數(shù)據(jù)傳送 C、進(jìn)行CPU和外設(shè)之間的數(shù)據(jù)傳送 D、控制進(jìn)、出棧操作 8、以下器件中存取速度最快的是( A ) A、Cache B、主存 C、寄存器 D、磁盤 9、存儲(chǔ)器容量為32K×16,則( C ) A、地址線為16根,數(shù)據(jù)線為32根 B、地址線為32根,數(shù)據(jù)線為16根 C、地址線為15根,數(shù)據(jù)線為16根 D、地址線為16根,數(shù)據(jù)線為15根 10、通常計(jì)算機(jī)的主存儲(chǔ)器可采用( A ) A、RAM和ROM B、RO
38、M C、RAM D、RAM或ROM 11、指令寄存器的位數(shù)取決于( B ) A、存儲(chǔ)器的容量 B、指令字長(zhǎng) C、機(jī)器字長(zhǎng) D、存儲(chǔ)字長(zhǎng) 12、微操作信號(hào)發(fā)生器的作用是( D ) A、從主存中取出指令 B、完成指令操作碼的分析功能 C、產(chǎn)生控制時(shí)序 D、產(chǎn)生各種微操作控制信號(hào) 13、在微程序控制器中,機(jī)器指令與微指令的關(guān)系是( B ) A、每一條機(jī)器指令由一條微指令來執(zhí)行 B、一條機(jī)器指令需要若干條微指令來解釋執(zhí)行 C、一段機(jī)器指令組成的程序可由一個(gè)微程序來執(zhí)行 D、每一條微指令由一條機(jī)器指令來解釋執(zhí)行 14、DMA方式是在( A )之間建立一條直接數(shù)據(jù)通路。 A、I/O設(shè)備和主存 B、兩個(gè)I/
39、O設(shè)備C、I/O設(shè)備和CPU D、CPU和主存 15、在集中式總線控制中,( C )方式響應(yīng)時(shí)間最快。 A、鏈?zhǔn)讲樵?B、計(jì)數(shù)器定時(shí)查詢 C、獨(dú)立請(qǐng)求 D、不能確定二、填空題(每空1分,共10分) 1、主機(jī)由CPU和 內(nèi)存儲(chǔ)器 組成。 2、8位補(bǔ)碼定點(diǎn)整數(shù)所能表示的絕對(duì)值最大的負(fù)數(shù)的值是 -128 。 3、在浮點(diǎn)數(shù)中,當(dāng)數(shù)據(jù)的絕對(duì)值太小,以至于小于所能表示的數(shù)據(jù)時(shí),稱為浮點(diǎn)數(shù)的 下溢 。 4、在變址尋址方式中,若變址寄存器的內(nèi)容是4E3CH,指令中的形式地址是63H,則它對(duì)應(yīng)的有效地址是 4E9FH 。 5、在雙符號(hào)位判斷溢出的方案中,出現(xiàn)正溢出時(shí),雙符號(hào)位應(yīng)當(dāng)為 01 。 6、動(dòng)態(tài)半導(dǎo)體存儲(chǔ)
40、器的刷新一般有 集中刷新、 分散刷新 和 異步刷新 三種方式。 7、微程序控制的計(jì)算機(jī)中,控制存儲(chǔ)器CM是用來存放 微程序 的。 8、微指令分為垂直型微指令和 水平微指令 。1、存儲(chǔ)程序的基本含義是將編好的程序和原始數(shù)據(jù)事先存入主存中。( y ) 2、利用大規(guī)模集成電路技術(shù)把計(jì)算機(jī)的運(yùn)算部件和控制部件做在一塊集成電路芯片上,這樣的芯片叫做單片機(jī)。( x ) 3、若X補(bǔ)>Y補(bǔ),則|X|>|Y|。 ( x ) 4、浮點(diǎn)數(shù)的取值范圍由階碼的位數(shù)決定,而浮點(diǎn)數(shù)的精度由尾數(shù)的位數(shù)決定。 ( y ) 5、在一條機(jī)器指令中可能出現(xiàn)不止一種尋址方式。 ( y ) 6、浮點(diǎn)數(shù)對(duì)階的原則是:大階向小階
41、看齊。 ( x ) 7、存儲(chǔ)周期是指啟動(dòng)一次存儲(chǔ)器操作到完成該操作所需的時(shí)間。 ( x ) 8、斷電后,RAM中的數(shù)據(jù)不會(huì)丟失。 ( x ) 9、指令周期又稱為CPU周期。 ( y ) 10、微指令的操作控制字段采用字段編碼時(shí),相容的微命令應(yīng)安排在同一段中。 ( x )二、簡(jiǎn)答題:1說明計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)。 計(jì)算機(jī)系統(tǒng)可分為:微程序機(jī)器級(jí),一般機(jī)器級(jí)(或稱機(jī)器語(yǔ)言級(jí)),操作系統(tǒng)級(jí),匯編語(yǔ)言級(jí),高級(jí)語(yǔ)言級(jí)。DRAM存儲(chǔ)器為什么要刷新?DRAM存儲(chǔ)器采用何種方式刷新?有哪幾種常用的刷新方式? DRAM存儲(chǔ)元是通過柵極電容存儲(chǔ)電荷來暫存信息。由于存儲(chǔ)的信息電荷終究是有泄漏的,電荷數(shù)又不能像SRAM
42、存儲(chǔ)元那樣由電源經(jīng)負(fù)載管來補(bǔ)充,時(shí)間一長(zhǎng),信息就會(huì)丟失。為此必須設(shè)法由外界按一定規(guī)律給柵極充電,按需要補(bǔ)給柵極電容的信息電荷,此過程叫“刷新”。 DRAM采用讀出方式進(jìn)行刷新。因?yàn)樽x出過程中恢復(fù)了存儲(chǔ)單元的MOS柵極電容電荷,并保持原單元的內(nèi)容,所以讀出過程就是再生過程。 常用的刷新方式由三種:集中式、分散式、異步式。什么是閃速存儲(chǔ)器?它有哪些特點(diǎn)? 閃速存儲(chǔ)器是高密度、 非易失性的讀/寫半導(dǎo)體存儲(chǔ)器。從原理上看,它屬于ROM型存儲(chǔ)器,但是它又可隨機(jī)改寫信息;從功能上看,它又相當(dāng)于RAM,所以傳統(tǒng)ROM與RAM的定義和劃分已失去意義。因而它是一種全新的存儲(chǔ)器技術(shù)。 閃速存儲(chǔ)器的特點(diǎn):(1)固有
43、的非易失性,(2)廉價(jià)的高密度,(3)可直接執(zhí)行,(4)固態(tài)性能。12、cache與主存之間的地址映射有哪幾種方式?全相連映射,直接映射,組相連映射14、總線有哪幾種仲裁方式? 集中式多采用CPU為仲裁器,可以實(shí)現(xiàn)計(jì)數(shù)器式查詢、鏈?zhǔn)讲樵?、?dú)立查詢?nèi)N方式。分布式仲裁的仲裁器為各個(gè)參與的主設(shè)備,實(shí)現(xiàn)所謂“比大小”的仲裁方式,最終獲勝的主設(shè)備獲得BUS的使用權(quán)。1、 什么是微命令?什么是微操作?(5分) 答:微命令 控制部件通過控制線向執(zhí)行部件發(fā)出的各種控制命令 微操作 執(zhí)行部件接受微命令后所進(jìn)行的操作 2、 簡(jiǎn)述RISC的設(shè)計(jì)思想?(5分) 答:RISC構(gòu)架的指令格式和長(zhǎng)度通常是固定的、且指令和
44、尋址方式少而簡(jiǎn)單、大多數(shù)指令 在一個(gè)周期內(nèi)就可以執(zhí)行完畢,RISC在結(jié)構(gòu)設(shè)計(jì)上是一個(gè)載入/存儲(chǔ)的構(gòu)架,只有載入和存儲(chǔ)指令可以訪問存儲(chǔ)器,數(shù)據(jù)處理指令只對(duì)寄存器的內(nèi)容進(jìn)行操作。為了加速程序的運(yùn)算,RISC會(huì)設(shè)定多組的寄存器,并且指定特殊用途的寄存器。 3、 微程序控制器和硬布線控制器哪一種速度更快?為什么?(5分) 答:硬布線控制器比微程序控制器快,因?yàn)橛膊季€控制器減少了從控制存儲(chǔ)器讀取微指令的時(shí)間。 4、 串行總線和并行總線有什么區(qū)別?各適用于什么場(chǎng)合?(5分) 答:并行總線,速度快,傳輸距離很短。 串行總線,速度相對(duì)來說慢,但是傳輸距離很長(zhǎng)。可以選擇串性的話一般選擇串行,現(xiàn)在的技術(shù)串行的傳輸速率還是相當(dāng)?shù)目斓模伎梢詽M足使用。特殊設(shè)備除外,例如12864液晶屏和單片機(jī)的數(shù)據(jù)接口。1在寄存器寄存器型,寄存器存儲(chǔ)器型和存儲(chǔ)器存儲(chǔ)器型三類指令中,哪類指令的執(zhí)行時(shí)間最長(zhǎng)?哪類指令的執(zhí)行時(shí)間最短?為什么?寄存器-寄存器型執(zhí)行速度最快,存儲(chǔ)器-存儲(chǔ)器型執(zhí)行速度最慢。因?yàn)榍罢卟僮鲾?shù)在寄存器中,后者操作數(shù)在存儲(chǔ)器中,而訪問一次存儲(chǔ)器所需的時(shí)間一般比訪問一次寄存器所需時(shí)間長(zhǎng)。2簡(jiǎn)述CPU的主要功能。CPU主要有以下四方面的功能:(1)指令控制 程序的順序控制,稱為指令控制。(2)操作控制 CPU管理并
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年滌綸高彈絲合作協(xié)議書
- 藥品監(jiān)督管理機(jī)構(gòu)概述與職責(zé)
- 木質(zhì)裝飾材料零售企業(yè)ESG實(shí)踐與創(chuàng)新戰(zhàn)略研究報(bào)告
- 清洗溶劑企業(yè)ESG實(shí)踐與創(chuàng)新戰(zhàn)略研究報(bào)告
- 冷飲雪糕企業(yè)數(shù)字化轉(zhuǎn)型與智慧升級(jí)戰(zhàn)略研究報(bào)告
- 廚房設(shè)備批發(fā)企業(yè)數(shù)字化轉(zhuǎn)型與智慧升級(jí)戰(zhàn)略研究報(bào)告
- 2025年地質(zhì)勘查技術(shù)服務(wù)合作協(xié)議書
- 二零二五年度企業(yè)食堂承包經(jīng)營(yíng)及綠色餐飲推廣合同
- 2025年度智能制造股份公司股權(quán)轉(zhuǎn)讓協(xié)議書
- 二零二五年度父母資助購(gòu)房貸款償還協(xié)議
- 2025年海南??谑兴畡?wù)局招聘事業(yè)單位人員35人歷年高頻重點(diǎn)模擬試卷提升(共500題附帶答案詳解)
- COP生產(chǎn)一致性控制計(jì)劃
- 2025年電力人工智能多模態(tài)大模型創(chuàng)新技術(shù)及應(yīng)用報(bào)告-西安交通大學(xué)
- 天津2025年天津市機(jī)關(guān)后勤事務(wù)服務(wù)中心分支機(jī)構(gòu)天津市迎賓館招聘2人筆試歷年參考題庫(kù)附帶答案詳解
- 華東師大版七年級(jí)數(shù)學(xué)下冊(cè)“第1周周考”
- 教師論文撰寫培訓(xùn)
- 2024年道路運(yùn)輸企業(yè)安全生產(chǎn)管理人員證考試題庫(kù)
- EPC總承包管理方案
- 安全生產(chǎn)管理體系建設(shè)講解
- 學(xué)習(xí)雷鋒主題班會(huì)雷鋒日學(xué)習(xí)雷鋒精神-
- 事故隱患內(nèi)部舉報(bào)獎(jiǎng)勵(lì)制度
評(píng)論
0/150
提交評(píng)論