




版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、數(shù)字電子技術(shù)基礎(chǔ)試卷試題1一、單項(xiàng)選擇題(每小題1分,共15分)1一位十六進(jìn)制數(shù)可以用多少位二進(jìn)制數(shù)來(lái)表示?( C )A. B. C. D. 162以下電路中常用于總線應(yīng)用的是( A )A.TSL門(mén) B.OC門(mén) C. 漏極開(kāi)路門(mén) D.CMOS與非門(mén)3以下表達(dá)式中符合邏輯運(yùn)算法則的是( D )A.CC=C2 B.1+1=10 C.01.5K) B、懸空 C、通過(guò)小電阻接地(1K) D、通過(guò)電阻接4.圖2所示電路為由555定時(shí)器構(gòu)成的( A)。 A、施密特觸發(fā)器 B、多諧振蕩器 圖2C、單穩(wěn)態(tài)觸發(fā)器 D、T觸發(fā)器 5.請(qǐng)判斷以下哪個(gè)電路不是時(shí)序邏輯電路(C )。A、計(jì)數(shù)器 B、寄存器 C、譯碼器
2、D、觸發(fā)器 6下列幾種A/D轉(zhuǎn)換器中,轉(zhuǎn)換速度最快的是(A )。 A、并行A/D轉(zhuǎn)換器 B、計(jì)數(shù)型A/D轉(zhuǎn)換器 C、逐次漸進(jìn)型A/D轉(zhuǎn)換器 D、雙積分A/D轉(zhuǎn)換器 7某電路的輸入波形 u I 和輸出波形 u O 如圖 3所示,則該電路為(C )。 圖3 A、施密特觸發(fā)器 B、反相器 C、單穩(wěn)態(tài)觸發(fā)器 D、JK觸發(fā)器 8要將方波脈沖的周期擴(kuò)展10倍,可采用(C )。 A、10級(jí)施密特觸發(fā)器 B、10位二進(jìn)制計(jì)數(shù)器 C、十進(jìn)制計(jì)數(shù)器 D、10位D/A轉(zhuǎn)換器 9、已知邏輯函數(shù) 與其相等的函數(shù)為(D )。 A、 B、 C、 D、 10、一個(gè)數(shù)據(jù)選擇器的地址輸入端有3個(gè)時(shí),最多可以有(C)個(gè)數(shù)據(jù)信號(hào)輸出
3、。 A、4 B、6 C、8 D、16 三、邏輯函數(shù)化簡(jiǎn) (每題5分,共10分) 1、用代數(shù)法化簡(jiǎn)為最簡(jiǎn)與或式 Y= A + 解:Y=A+B2、用卡諾圖法化簡(jiǎn)為最簡(jiǎn)或與式 Y= + C +A D,約束條件:A C + A CD+AB=0 用卡諾圖圈0的方法可得:Y=( +D)(A+ )( + ) 四、分析下列電路。 (每題6分,共12分) 1、寫(xiě)出如圖4所示電路的真值表及最簡(jiǎn)邏輯表達(dá)式。 圖 4 解: 該電路為三變量判一致電路,當(dāng)三個(gè)變量都相同時(shí)輸出為1,否則輸出為0。2、寫(xiě)出如圖5所示電路的最簡(jiǎn)邏輯表達(dá)式。 圖 5 解:若 B =1,則 Y = A , 若 B =0,則Y 呈高阻態(tài)。五、判斷如
4、圖 6所示電路的邏輯功能。若已知 u B =-20V,設(shè)二極管為理想二極管,試根據(jù) u A 輸入波形,畫(huà)出 u 0 的輸出波形 (8分) 圖 6 解:u 0 = u A u B ,輸出波形 u 0 如圖 10所示: 選擇題: (選擇一個(gè)正確答案填入括號(hào)內(nèi),每題3分,共30分 ) 1、 在四變量卡諾圖中,邏輯上不相鄰的一組最小項(xiàng)為:(D ) A、m 1 與m 3 B、m 4 與m 6 C、m 5 與m 13 D、m 2 與m 8 2、 L=AB+C 的對(duì)偶式為:( B) A 、 A+BC ; B 、( A+B ) C ; C 、 A+B+C ; D 、 ABC ; 3、半加器和的輸出端與輸入端的
5、邏輯關(guān)系是 (D ) A、 與非 B、或非 C、 與或非 D、異或 4、 TTL 集成電路 74LS138 是 / 線譯碼器,譯碼器為輸出低電平有效,若輸入為 A 2 A 1 A 0 =101 時(shí),輸出: 為( B)。 A . 00100000 B. 11011111 C.11110111 D. 00000100 5、屬于組合邏輯電路的部件是( A)。 A、編碼器 B、寄存器 C、觸發(fā)器 D、計(jì)數(shù)器 6存儲(chǔ)容量為8K8位的ROM存儲(chǔ)器,其地址線為(C )條。 A、8 B、12 C、13 D、14 7、一個(gè)八位D/A轉(zhuǎn)換器的最小電壓增量為0.01V,當(dāng)輸入代碼為10010001時(shí),輸出電壓為(C
6、 )V。 A、1.28 B、1.54 C、1.45 D、1.56 8、T觸發(fā)器中,當(dāng)T=1時(shí),觸發(fā)器實(shí)現(xiàn)(C )功能。 A、置1 B、置0 C、計(jì)數(shù) D、保持 9、指出下列電路中能夠把串行數(shù)據(jù)變成并行數(shù)據(jù)的電路應(yīng)該是(C)。 A、JK觸發(fā)器 B、3/8線譯碼器 C、移位寄存器 D、十進(jìn)制計(jì)數(shù)器 10、只能按地址讀出信息,而不能寫(xiě)入信息的存儲(chǔ)器為(B )。 A、 RAM B、ROM C、 PROM D、EPROM 數(shù)字電子技術(shù)試題6一選擇題(18分)1以下式子中不正確的是(C ) a1AA bAA=A c d1A12 已知下列結(jié)果中正確的是( C )3 aYA bYB cYAB d3TTL反相器
7、輸入為低電平時(shí)其靜態(tài)輸入電流為( C) a3mA b5mA c1mA d7mA4下列說(shuō)法不正確的是( C ) a集電極開(kāi)路的門(mén)稱(chēng)為OC門(mén) b三態(tài)門(mén)輸出端有可能出現(xiàn)三種狀態(tài)(高阻態(tài)、高電平、低電平) cOC門(mén)輸出端直接連接可以實(shí)現(xiàn)正邏輯的線或運(yùn)算 d利用三態(tài)門(mén)電路可實(shí)現(xiàn)雙向傳輸5以下錯(cuò)誤的是( B ) a數(shù)字比較器可以比較數(shù)字大小 b實(shí)現(xiàn)兩個(gè)一位二進(jìn)制數(shù)相加的電路叫全加器 c實(shí)現(xiàn)兩個(gè)一位二進(jìn)制數(shù)和來(lái)自低位的進(jìn)位相加的電路叫全加器 d編碼器可分為普通全加器和優(yōu)先編碼器6下列描述不正確的是( A )a觸發(fā)器具有兩種狀態(tài),當(dāng)Q=1時(shí)觸發(fā)器處于1態(tài)b時(shí)序電路必然存在狀態(tài)循環(huán)c異步時(shí)序電路的響應(yīng)速度要比同
8、步時(shí)序電路的響應(yīng)速度慢 d邊沿觸發(fā)器具有前沿觸發(fā)和后沿觸發(fā)兩種方式,能有效克服同步觸發(fā)器的空翻現(xiàn)象7電路如下圖(圖中為下降沿Jk觸發(fā)器),觸發(fā)器當(dāng)前狀態(tài)Q3 Q2 Q1為“011”,請(qǐng)問(wèn)時(shí)鐘作用下,觸發(fā)器下一狀態(tài)為( B )a“110” b“100” c“010” d“000”8、下列描述不正確的是( A )a時(shí)序邏輯電路某一時(shí)刻的電路狀態(tài)取決于電路進(jìn)入該時(shí)刻前所處的狀態(tài)。b寄存器只能存儲(chǔ)小量數(shù)據(jù),存儲(chǔ)器可存儲(chǔ)大量數(shù)據(jù)。c主從JK觸發(fā)器主觸發(fā)器具有一次翻轉(zhuǎn)性d上面描述至少有一個(gè)不正確9下列描述不正確的是( B)aEEPROM具有數(shù)據(jù)長(zhǎng)期保存的功能且比EPROM使用方便b集成二十進(jìn)制計(jì)數(shù)器和集成
9、二進(jìn)制計(jì)數(shù)器均可方便擴(kuò)展。c將移位寄存器首尾相連可構(gòu)成環(huán)形計(jì)數(shù)器d上面描述至少有一個(gè)不正確二判斷題(10分)1TTL門(mén)電路在高電平輸入時(shí),其輸入電流很小,74LS系列每個(gè)輸入端的輸入電流在40uA以下( )2三態(tài)門(mén)輸出為高阻時(shí),其輸出線上電壓為高電平( )3超前進(jìn)位加法器比串行進(jìn)位加法器速度慢( )4譯碼器哪個(gè)輸出信號(hào)有效取決于譯碼器的地址輸入信號(hào)( )5五進(jìn)制計(jì)數(shù)器的有效狀態(tài)為五個(gè)( )6 施密特觸發(fā)器的特點(diǎn)是電路具有兩個(gè)穩(wěn)態(tài)且每個(gè)穩(wěn)態(tài)需要相應(yīng)的輸入條件維持。( )7 當(dāng)時(shí)序邏輯電路存在無(wú)效循環(huán)時(shí)該電路不能自啟動(dòng)()8 RS觸發(fā)器、JK觸發(fā)器均具有狀態(tài)翻轉(zhuǎn)功能( )9 D/A的含義是模數(shù)轉(zhuǎn)換
10、( )10構(gòu)成一個(gè)7進(jìn)制計(jì)數(shù)器需要3個(gè)觸發(fā)器( )三計(jì)算題(5分)如圖所示電路在Vi0.3V和Vi5V時(shí)輸出電壓V0分別為多少,三極管分別工作于什么區(qū)(放大區(qū)、截止區(qū)、飽和區(qū))。解:(1)時(shí),三極管截止,工作在截止區(qū),;(2)時(shí),三極管導(dǎo)通,工作在飽和區(qū), 四分析題(24分)1分析如圖所示電路的邏輯功能,寫(xiě)出Y1、Y2的邏輯函數(shù)式,列出真值表,指出電路能完成什么邏輯功能。 解: 2分析下面的電路并回答問(wèn)題(1) 寫(xiě)出電路激勵(lì)方程、狀態(tài)方程、輸出方程; Qn+11=XQ2 Q n+12= Y=XQ1(2) 畫(huà)出電路的有效狀態(tài)圖; ( 3)當(dāng)X=1時(shí),該電路具有什么邏輯功能;(3) 當(dāng)X=1時(shí);
11、該電路為三進(jìn)制 計(jì)數(shù)器五應(yīng)用題(43分) 用卡諾圖化簡(jiǎn)以下邏輯函數(shù) ,給定約束條件為ABCD0解: 數(shù)字電子技術(shù)基礎(chǔ)試題7一、選擇題(每題2分,共26分)1將代碼(10000011)8421轉(zhuǎn)換為二進(jìn)制數(shù)( B )。A、(01000011)2 B、(01010011)2 C、(10000011)2 D、(000100110001)2 2函數(shù)的對(duì)偶式為( A )。A、( B、;C、 D、3有符號(hào)位二進(jìn)制數(shù)的原碼為(11101),則對(duì)應(yīng)的十進(jìn)制為( C )。A、-29 B、+29 C、-13 D、+134邏輯函數(shù)的最簡(jiǎn)的與或式( B )。 A、AC+BD; B、 C、AC+B D、A+BD5邏輯函
12、數(shù)的F=的標(biāo)準(zhǔn)與或式為( A )。A、 B、 C、 D、6邏輯函數(shù)Y(A,B,C)=的最簡(jiǎn)與或非式為( A )。A、 B、 C、 D、7邏輯函數(shù)Y(A,B,C,D)=其約束條件為AB+AC=0則最簡(jiǎn)與或式為( A )。A、 B、 ;C、 D、8右圖為T(mén)TL邏輯門(mén),其輸出Y為( A )。A、0 B、 1 C、 D、9右圖為OD門(mén)組成的線與電路其輸出Y為( A )。A、1 B、0 C、 D、10下圖中觸發(fā)器的次態(tài)方程Qn+1為( A )。 A、A B、0 C、Qn D、n11RS觸發(fā)器要求狀態(tài)由0 1其輸入信號(hào)為( A )。A、RS=01 B、RS=1 C、RS=0 D、RS=1012電源電壓為+
13、12V的555定時(shí)器、組成施密特觸發(fā)器,控制端開(kāi)路,則該觸發(fā)器的回差電壓VT為( B )。A、4V B、6V C、8V D、12V13為了將三角波換為同頻率的矩形波,應(yīng)選用( )。A、施密特觸發(fā)器 B、單穩(wěn)態(tài)觸發(fā)器 C、多諧振器 D、計(jì)數(shù)器二、判斷題(每題1分,共10分)( )1OC門(mén)的輸出端可并聯(lián)使用。( X )2當(dāng)TTL門(mén)輸出電流IOH=0.4mA, IOL=16mA,IIH=40A,IIL=1mA時(shí)N=16。( )3N進(jìn)制計(jì)數(shù)器可以實(shí)現(xiàn)N分頻。( X )4組合邏輯電路在任意時(shí)刻的輸出不僅與該時(shí)刻的輸入有關(guān),還與電路原來(lái)的狀態(tài)有關(guān)。( )5單穩(wěn)態(tài)觸發(fā)器暫穩(wěn)態(tài)維持時(shí)間的長(zhǎng)短取決于外界觸發(fā)脈沖
14、的頻率和幅度。( X )6在邏輯電路中三極管即可工作在放大,飽和、截止?fàn)顟B(tài)。( )7邏輯函數(shù)Y=滿(mǎn)足一定條件時(shí)存在兩處競(jìng)爭(zhēng)冒險(xiǎn)。( X )8寄存器、編碼器、譯存器、加法器都是組合電路邏輯部件。( )9二進(jìn)制數(shù)(101110)B轉(zhuǎn)換成8421BCD碼為(0100 0110)8421。( X )10邏輯函數(shù)Y(ABC)=時(shí)即:Y(ABC)=。三、分析題(共20分)1試分析同步時(shí)序邏輯電路,要求寫(xiě)出各觸發(fā)器的驅(qū)動(dòng)方程、狀態(tài)方程,畫(huà)出完整的狀態(tài)轉(zhuǎn)換圖(按Q3Q2Q1排列)。(6分)驅(qū)動(dòng)方程(3分) 狀態(tài)方程(3分) 狀態(tài)轉(zhuǎn)換圖(2分) Q0 Q3 Q2 Q1 D0 D3 D2 D1 CP C ET E
15、P 74160 1 1 RDLDCP 12分析下圖由74160構(gòu)成的計(jì)數(shù)器為幾進(jìn)制計(jì)數(shù)器,畫(huà)出有效狀態(tài)轉(zhuǎn)換圖。解:1)為五進(jìn)制計(jì)數(shù)器 狀態(tài)轉(zhuǎn)換圖 3分析邏輯電路,要求寫(xiě)出輸出邏輯式、列出真值表、說(shuō)明其邏輯功能。解:邏輯式:(2分)真值表:(2分) 題3圖邏輯功能:數(shù)值比較器4分析如下74LS153數(shù)據(jù)選擇器構(gòu)成電路的輸出邏輯函數(shù)式。(4分)FABYD0 D1 D2 D 3 A1A0 解:四、設(shè)計(jì)題1用74LS160及少量的與非門(mén)組成能顯示0048的計(jì)數(shù)器(使用 完成)2試用圖示3線8線譯碼器74LS138和必要的門(mén)電路產(chǎn)生如下多輸出邏輯函數(shù)。要求:(1)寫(xiě)出表達(dá)式的轉(zhuǎn)換過(guò)程(6分);(2)在給定的邏輯符號(hào)圖上完成最終電路圖。(6分)解:轉(zhuǎn)換過(guò)程(6分) 連接圖(6分)3使用74LS161和74LS152設(shè)計(jì)一個(gè)序列信號(hào)發(fā)生器,產(chǎn)生的8位序列信號(hào)為00010111(時(shí)間順序自左向右)。(6分) 解: 五、畫(huà)圖題(共18分)VCC DISC VCO GND 555 VO TH 1用555定時(shí)器及電阻R1、R2和電容C構(gòu)成一個(gè)多諧振蕩器電路。畫(huà)出電路,并寫(xiě)出脈沖周期T的計(jì)算公式。(8分)解:(2分) (6分)圖2圖(a)中CP的波形如圖(b)所示。要求:(1)寫(xiě)出觸發(fā)器次態(tài)Qn+1的最簡(jiǎn)函數(shù)表達(dá)式和Y1、Y2的輸出方程。(4分)(2)在圖(b)中畫(huà)出Q、Y1和Y2的波
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 二零二五年度學(xué)生傷害賠償協(xié)議書(shū)(校園意外)
- 二零二五年度道路運(yùn)輸企業(yè)司機(jī)薪酬管理合同
- 2025年度物業(yè)保潔項(xiàng)目管理勞動(dòng)合同
- 二零二五年度業(yè)主委員會(huì)與物業(yè)服務(wù)社區(qū)停車(chē)管理合同
- 2025年度門(mén)面房出租與租賃合同爭(zhēng)議解決協(xié)議
- 典當(dāng)與拍賣(mài)服務(wù)作業(yè)指導(dǎo)書(shū)
- 2025年IT服務(wù)管理培訓(xùn)課件
- 二手住房出售協(xié)議
- 網(wǎng)絡(luò)直播行業(yè)主播言論免責(zé)協(xié)議
- 客戶(hù)關(guān)系管理軟件開(kāi)發(fā)外包合同書(shū)
- 機(jī)電一體化(專(zhuān)業(yè)畢業(yè)論文)
- 小學(xué)2年級(jí)心理健康教育課件《智斗“攔路虎”-人人都會(huì)有困難》
- 2024年新疆區(qū)公務(wù)員錄用考試《行測(cè)》真題及答案解析
- 焊工(初級(jí))考試題庫(kù)及答案
- 2024年云南省中考物理試題含答案
- 感染科質(zhì)控中心工作匯報(bào)
- Module1Unit1Welivedinasmallhouse (教案) 英語(yǔ)五年級(jí)下冊(cè)
- 期末試卷(試題)-2024-2025學(xué)年滬教版三年級(jí)上冊(cè)數(shù)學(xué)
- 風(fēng)險(xiǎn)評(píng)估報(bào)告模板
- 合肥市2024年中考理化生實(shí)驗(yàn)評(píng)分細(xì)則
- 2024年湖南學(xué)業(yè)水平考試地理真題及答案
評(píng)論
0/150
提交評(píng)論